JPH05122665A - テレテキスト信号処理を有するテレビ装置 - Google Patents

テレテキスト信号処理を有するテレビ装置

Info

Publication number
JPH05122665A
JPH05122665A JP3142889A JP14288991A JPH05122665A JP H05122665 A JPH05122665 A JP H05122665A JP 3142889 A JP3142889 A JP 3142889A JP 14288991 A JP14288991 A JP 14288991A JP H05122665 A JPH05122665 A JP H05122665A
Authority
JP
Japan
Prior art keywords
signal
logic circuit
period
oscillator
clock
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP3142889A
Other languages
English (en)
Inventor
John Michael Rowe
マイケル ロウ ジヨン
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
FUAAGASON Ltd
Thomson Multimedia Sales UK Ltd
Original Assignee
FUAAGASON Ltd
Ferguson Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by FUAAGASON Ltd, Ferguson Ltd filed Critical FUAAGASON Ltd
Publication of JPH05122665A publication Critical patent/JPH05122665A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/025Systems for the transmission of digital non-picture data, e.g. of text during the active part of a television frame
    • H04N7/035Circuits for the digital non-picture data signal, e.g. for slicing of the data signal, for regeneration of the data-clock signal, for error detection or correction of the data signal
    • H04N7/0352Circuits for the digital non-picture data signal, e.g. for slicing of the data signal, for regeneration of the data-clock signal, for error detection or correction of the data signal for regeneration of the clock signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/08Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/08Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division
    • H04N7/087Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division with signal insertion during the vertical blanking interval only
    • H04N7/088Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division with signal insertion during the vertical blanking interval only the inserted signal being digital
    • H04N7/0882Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division with signal insertion during the vertical blanking interval only the inserted signal being digital for the transmission of character code signals, e.g. for teletext

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Systems (AREA)

Abstract

(57)【要約】 【目的】論理回路によって発生されるクロックとデータ
ー信号内の高調波による再生画面への妨害を避けること
が本発明の目的ないし特徴である。 【構成】 ディジタルのテレテキスト信号が、テレビ信
号の垂直ブランキング周期の部分の間、伝送される。テ
レテキスト信号によって同期化されるクロック発振器
は、テレテキスト処理のためのクロックとデーター信号
を提供するための論理回路の同期入力に結合される。再
生画面内に妨害を発生する、クロックとデーター信号内
に含まれる高調波を避けるため、クロック発振器の出力
信号の振幅が、垂直トレース間には減少され、テレテキ
スト信号は伝送されず、論理回路内のスイッチング動作
は禁止される。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、垂直ブランキング周期
内の、いくつかのビデオラインのテレテキスト伝送周期
の間に伝送されるテレテキスト信号の処理を行うテレビ
受像機に関する。
【0002】
【従来の技術】テレビ放送システムの中には、垂直フラ
イバック周期の1つまたはそれ以上のビデオラインの間
に伝送される、付加的なディジタルテレテキスト信号を
含むものがある。このディジタルテレテキスト信号は受
像機内でデコードされ、テレテキスト表示のために画像
管に関する付加的な制御信号を発生する。そのようなテ
レテキスト処理回路は、テレテキスト信号で同期化され
た正弦波のクロック発振器を有することもできる。この
発振器は、テレテキスト信号を処理する論理回路の同期
またはトリガー入力に結合される、実質的に正弦波のク
ロック信号を発生する。この論理回路は、テレテキスト
信号処理のために用いられる1つのまたはそれ以上のデ
ーター同期化クロックとデーター信号とを発生する。
【0003】クロック発振器の出力信号は実質的に正弦
波であって、実質的に何の高調波も含んでない。そのた
め、この出力信号は再生画面内に重大な影響を与えるも
のとはならない。
【0004】しかし、論理回路の出力信号は、特に小形
化された回路素子と結び付いた場合に、極めて速い過渡
時間を有している。そのことは、それらの信号がかなり
の振幅の高調波を含んでいることを意味している。その
高調波は再生画面内に妨害を生じさせることになる。例
えば、クロック発振器の周波数が55MHzであるとす
れば、クロックとデーター信号内の10次高調波は55
0MHzであり、それはUHF帯に存在している。
【0005】
【発明が解決しょうとする課題】論理回路によって発生
されるクロックとデーター信号内の高調波による再生画
面への妨害を避けることは望ましいことである。
【0006】
【課題を解決するための手段】本発明の特色によれば、
論理回路と結合している発振器出力信号の振幅は、論理
回路がテレテキストデーターを処理する必要のない垂直
フィールド周期内の時間には、減少させられる。
【0007】本発明は以下の考えを基にしている。テレ
テキスト信号は垂直ブランキング周期の1つまたはそれ
以上のビデオラインの間だけ存在する。当然の結果とし
てクロックとデーター信号とは、他の時間、特に、完全
な垂直フォワードスキャン周期、においてはテレテキス
トデーターの処理のために発生される必要がない。そう
すると、妨害を避けるために、テレテキストデーターが
処理される時間周期内、これはつまりテレテキストデー
ター伝送周期内、の他は論理回路を無効(非作用化)と
することが可能であるということになる。一方、テレテ
キストデーターの伝送周期の間には、クロックとデータ
ー信号が必要であるが、これは妨害を生じさせない。妨
害が生じないのは、テレテキストデーター伝送周期の間
は垂直フライバックとブランキングの結果として画面が
作られていないからである。テレテキストデーターの伝
送周期以外で論理回路をスイッチオフすることにより、
前に述べた妨害は極めて簡単な方法で除去することがで
きる。
【0008】本発明の特色(アスペクト)を実施する上
では、クロック発振器の出力と論理回路のトリガー入力
との間にスイッチが設けられる。このスイッチは、テレ
テキストデーター伝送周期の間は発振器出力信号をトリ
ガー入力に結合させ、そしてそれ以外の時には、それを
トリガー入力から切り離す。こうして、垂直フォワード
スキャンまたはトレース周期の間には、スイッチは発振
器出力またはトリガー信号を論理回路から切り離すの
で、論理回路にはスイッチグ動作は発生しない。
【0009】本発明の別の特色(アスペクト)を実施す
るには、トリガー信号を論理回路から切り離す代わり
に、トリガー信号の振幅を、論理回路のトリガーが不可
能な程度まで減少させる。これは、クロック発振器で発
生する実質的に正弦波の発振器出力を減衰させることに
よって実施できる。
【0010】本発明のさらに別の特色(アスペクト)を
実施するには、例えば発振器の入力に特別なゲートパル
スを印加することによってクロック発振器を完全に無効
(非作用化、非作動)とし、それによって発振出力を停
止させる。
【0011】論理回路の動作が許されている期間は、テ
レテキスト信号が利用され、または処理される間のテレ
テキストデーター伝送周期よりもわずかに長くされるこ
とが望ましい。この特長は信号の立ち上がりと信号遅延
とを配慮したものである。
【0012】本発明によれば下記の装置構成を用い得
る、すなわち、前記テキストデーター信号を搬送する前
記ビデオラインが前記テレビ信号の前記周期の垂直ブラ
ンキング部分で発生し、スイッチング動作が前記垂直ブ
ランキング周期の間に発生し、そしてスイッチグ動作は
前記テレビ信号の前記周期の垂直トレース部分の間には
発生しないような、特許請求の範囲第1項記載の装置構
成が用いられ得る。
【0013】当該クロック信号発生装置が、前記クロッ
ク信号を前記テキストデーター信号処理装置から結合解
除するためのスイッチを有しているような、特許請求の
範囲第1項記載の装置構成が用いられ得る。
【0014】更に前記クロック信号発生装置が、前記ク
ロック信号を減衰させるための装置を有しているよう
な、特許請求の範囲第1項記載の装置構成が用いられ得
る。
【0015】更に前記クロック信号発生装置が、前記垂
直トレース部分の間はスイッチ動作を無効とするよう、
発振を停止する発振器を有しているような、特許請求の
範囲第1項記載の装置構成が用いられる得る。
【0016】更に前記テキストデーター信号処理装置に
おける前記テキストデーター信号処理のために必要な、
前記周期の前記最初の部分の長さよりも、少なくとも1
つのビデオラインインターバルの長さだけ長いインター
バルの間、前記スイッチ動作が発生するような、特許請
求の範囲第1項記載の装置構成が用いられ得る。
【0017】更に垂直ブランキング周期の間の1つのま
たはそれ以上のビデオラインのテレテキスト周期の間に
伝送されたテレテキスト信号を処理するためのテレビ装
置において、クロック発振器と、テレテキストクロック
とテレテキストデーター信号とを発生させるため前記発
振器から発生される同期信号に応答する論理回路と、そ
して、前記テレテキスト周期以外で生じるインターバル
の間には、前記インターバルの間は前記論理回路が無効
となるよう、前記同期信号の振幅を減じさせるための装
置、とを有することを特徴とするテレビ装置構成が用い
られ得る。
【0018】更に前記同期信号を、前記インターバルの
間、前記論理回路から結合解除するためにスイッチが設
けられているような、特許請求の範囲第7項に記載の装
置構成が用いられ得る。
【0019】更に前記インターバルの間、前記同期信号
の前記振幅が、前記論理回路をトリガーするのに不十分
な振幅にまで低減させられるような、特許請求の範囲第
7項記載の装置構成が用いられ得る。
【0020】更に、前記発振器の発振が前記インターバ
ルの間、停止するような、特許請求の範囲第7項に記載
の装置構成が用いられ得る。
【0021】
【実施例】図1のaは、フィールド同期パルスF、等化
パルスEおよびライン同期パルスZを含む垂直フライバ
ック周期の間の、ベースバンドテレビ記号TVの波形図
である。
【0022】1つまたはそれ以上のビデオラインの間に
は、図1のaのテレテキストデーター周期WPを形成す
るディジタルテレテキスト信号TSが伝送される。図1
のbのテレテキストウィンドー信号Wは図1のaのフィ
ールド同期パルスFを評価し、そしてビデオラインを計
数することによって発生される。図1のbのウィンドー
信号Wは図1のdの周期T、これは周期WPよりもいく
つかのビデオラン分だけ長い、を規定する。ウィンドー
信号Wから、図1のcの周期Tの間にゲートパルスGが
得られる。図1のcのゲートパルスGは、図1のdのク
ロック信号Cを発生するクロック発振器の通常動作を可
能とさせるために用いられる。周期T以外では、図1の
cのゲートパルスGはクロック発振器をスイッチオフ
し、あるいは逆にその出力信号の振幅を減少させて、そ
れによって周期化される。図1のa〜図1のdでは示さ
れていない、論理回路がスイッチング動作できないよう
にする。
【0023】図2は本発明を実施したテレテキストデコ
ーダーを描いている。図1のa〜図1のdと図2の同等
の記号や数字は、同等の品目と機能を表わしている。
【0024】図2においては、テレテキスト信号TSに
よって同期化されるクロック発振器1の出力は、スイッ
チSを通して論理回路2の同期またはトリガー入力に結
合されている。論理回路2は図1のaの信号TSのテレ
テキストデーターを処理し、それから図2のクロックと
データー信号、3と4を発生するが、それらの信号は速
い過渡時間を有していて、そのため極めて多くの高調波
を含んでいる。スイッチSは図1のdの周期Tの間だ
け、ゲートパルスGによって閉じられ、こうして図2の
クロックとデーター信号3と4は、テレテキスト信号を
処理するために図4の周期Tの間だけ発生される。図1
のdの周期T以外、特に完全な垂直スキャンまたはトレ
ース周期の間、はスイッチSは開いている。スイッチS
が開いていると、クロック発振器1の出力におけるクロ
ック信号Cは、論理回路2のトリガー入力と結合してい
ない。こうして、論理回路2はスイッチング動作を行う
ことができない。その結果、クロックおよびデーター信
号3および4は、発生されず、高調波によって生ずる妨
害は画面が再生されている垂直トレースの間には発生し
ない。
【0025】図3は本発明の別の特長を実施した回路を
示している。図1のa〜図1のd、図2と図3における
同等の記号と数字は同等の品目と機能を表わしている。
図3の回路の部分は、発振器1に外付けされたもので、
クロック信号Cの振幅を減少させるために利用されるも
のである。ウィンドー信号WはダイオードD1で整流さ
れ、コンデンサーC1を充電してゲートパルスGを発生
させる。
【0026】ゲートパルスGがハイレベルにある間は、
トランジスターT1とダイオードD2がターンオンして
おり、1方、ダイオードD3はオフである。この時に
は、発振器1のピン5および6における信号の動作は、
発振器1の出力信号を減衰させることなく、発振器1が
通常の振幅で発振するようにしている。図3の発振器1
は、例えば、フィリップス社の集積回路SAA5231
によって実現できる。
【0027】ゲートパルスGのローレベルの間は、トラ
ンジスターT1とダイオードD2はターンオフとなり、
1方、ダイオードD3はターンオフとなる。この時、発
生されるクロック信号Cの振幅は、図2の論理回路2が
トリガーできない程度にまで減衰する。
【0028】図4は、図1のdおよび図4の周期Tの間
の、そして図4の周期T以外の間の、図3のクロック信
号Cの振幅を示している。
【0029】図1のa〜図1のd、図2、図3および図
4における同等の記号と数字は、同等の品目と機能を表
わしている。図4におけるレベルUsは、図2の論理回
路2をトリガーするのに必要な最小レベルを示してい
る。図4の周期Tの間は、クロック信号Cは図2の論理
回路2をトリガーすることができる。しかし、図4の周
期T以外の間は、クロック信号CはトリガーレベルUs
よりも小さい。こうして、図2の論理回路2はトリガー
されず、そして、妨害を発生し得るクロックおよびデー
ター信号を発生することもない。
【0030】
【発明の効果】再生画面への高調波妨害を避けることの
できるテレテキスト処理回路を持つテレビ装置が提供で
きる。
【図面の簡単な説明】
【図1】本発明の特長を説明するための波形図である。
【図2】テレテキストデコーダーの論理回路をトリガー
するための出力信号を発生する発振器をを含む、本発明
の実施例のブロック図である。
【図3】図2の論理回路をトリガーするクロック発振器
の出力信号の振幅を減少させるための、本発明の別の実
施例を示す図である。
【図4】図3の回路の動作を説明するためのタイミング
図である。 1 発振器 2 論理回路

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】 当該テキストデーター信号から得られる
    情報を含む出力信号を発生するため、テレビ信号の周期
    の最初の部分の間に前記テキストデーター信号を搬送す
    るビデオラインを含む到来テレビ信号に応答するテレビ
    装置において、トリガー信号の振幅がある値の範囲内に
    ある時にはテキストデーター信号処理装置内にスイッチ
    ング動作を生じさせ、前記トリガー信号の前記振幅が前
    記ある範囲の外側にある時にはスイッチング動作が行な
    われないように、前記出力信号を発生するよう前記テキ
    ストデータ信号を処理するため、周期的なトリガー信号
    および前記テレビ信号に応答する装置と、 前記テキストデーター信号処理装置におけるスイッチン
    グ動作が必要とされる時を表わす制御信号を発生するた
    めの装置と、 前記周期の前記最初の部分の間に前記ある値の範囲内に
    ある前記振幅において、そして前記周期の前記最初の部
    分以外では前記ある値の範囲外にある前記振幅におい
    て、前記クロック信号を発生するために前記制御信号に
    応答する装置、とを有することを特徴とするテレビ装
    置。
JP3142889A 1990-06-15 1991-06-14 テレテキスト信号処理を有するテレビ装置 Pending JPH05122665A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
GB909013434A GB9013434D0 (en) 1990-06-15 1990-06-15 Television device with processing of teletext signals
GB9013434.7 1990-06-15

Publications (1)

Publication Number Publication Date
JPH05122665A true JPH05122665A (ja) 1993-05-18

Family

ID=10677708

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3142889A Pending JPH05122665A (ja) 1990-06-15 1991-06-14 テレテキスト信号処理を有するテレビ装置

Country Status (7)

Country Link
EP (1) EP0461551B1 (ja)
JP (1) JPH05122665A (ja)
KR (1) KR0178398B1 (ja)
AT (1) ATE149771T1 (ja)
DE (1) DE69124845T2 (ja)
ES (1) ES2100903T3 (ja)
GB (2) GB9013434D0 (ja)

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4202012A (en) * 1977-03-15 1980-05-06 Matsushita Electric Industrial Co., Ltd. Sampling clock reproducing device
FR2496376B1 (fr) * 1980-12-11 1985-06-28 Signalisation Continental Procede et systeme de teletexte pour l'affichage de donnees sur l'ecran d'un recepteur de television
JPS598485A (ja) * 1982-07-05 1984-01-17 Matsushita Electric Ind Co Ltd 文字多重放送受信機
US4638358A (en) * 1982-07-19 1987-01-20 Matsushita Electric Industrial Co., Ltd. Sampling clock reproducing circuit
DE3242517A1 (de) * 1982-11-18 1984-05-24 Robert Bosch Gmbh, 7000 Stuttgart Zaehlvorrichtung fuer fernsehanlagen
US4620227A (en) * 1984-01-30 1986-10-28 Cybernetic Data Products Data decoder
FR2608873B1 (fr) * 1986-12-23 1989-03-24 Radiotechnique Compelec Dispositif de reception de donnees numeriques comportant un circuit de reconnaissance de debut de paquet

Also Published As

Publication number Publication date
ATE149771T1 (de) 1997-03-15
GB9112462D0 (en) 1991-07-31
EP0461551A2 (en) 1991-12-18
GB9013434D0 (en) 1990-08-08
EP0461551B1 (en) 1997-03-05
KR0178398B1 (ko) 1999-05-01
DE69124845D1 (de) 1997-04-10
ES2100903T3 (es) 1997-07-01
DE69124845T2 (de) 1997-09-18
GB2245464A (en) 1992-01-02
KR920001959A (ko) 1992-01-30
EP0461551A3 (en) 1993-03-17

Similar Documents

Publication Publication Date Title
KR840001037A (ko) 다중성 방송파 위상 보상장치를 가진 텔레비젼 다중상 삭제 시스템
KR20010024498A (ko) 집적형 텔레비전 프로세서
US4992872A (en) Method of synchronizing the horizontal deflection of electron beams in television receivers
KR850002370A (ko) 텔레비젼 수상기
JPH05122665A (ja) テレテキスト信号処理を有するテレビ装置
KR950010615A (ko) 광폭 텔레비젼 수상기의 화면생성 장치
US4524387A (en) Synchronization input for television receiver on-screen alphanumeric display
EP1205065B1 (en) Method and apparatus for providing a clock signal with high frequency accuracy
JPH04115790A (ja) 同期回路
US6130719A (en) Method and apparatus for accurately recovering the synchronization signals contained in composite video signals
US5274676A (en) Multi-standard synchronizing signal recovery system
KR20050090080A (ko) 고정 레이트 샘플링 모드에서 동기식 샘플링 설계를사용하기 위한 방법
KR100498433B1 (ko) 디지탈 회로를 이용한 수평동기신호 발생장치 및 방법
KR0140122Y1 (ko) 복합 동기신호의 등화펄스 제거장치
KR0168361B1 (ko) 영상신호의 수평동기신호 발생장치
US7528671B2 (en) Timing generator
KR850001845Y1 (ko) 수직 톱니파 제어장치
KR950022805A (ko) 캠코더의 온 스크린 디스플레이(osd) 자동녹화장치
JPH08237675A (ja) 発振信号発生器
KR880004317A (ko) 텔레비죤 해상도 측정기
JPH0434349B2 (ja)
KR920017448A (ko) 텔레비젼 고스트 시그날을 소거하기 위한 시스템, 장치 및 방법
JPH0787356A (ja) 同期信号発生装置
JPH10210418A (ja) 磁気記録再生装置
JPH10136228A (ja) 水平同期パルス生成回路