JPH05103308A - 映像信号帯域圧縮伝送方法とその装置 - Google Patents

映像信号帯域圧縮伝送方法とその装置

Info

Publication number
JPH05103308A
JPH05103308A JP599992A JP599992A JPH05103308A JP H05103308 A JPH05103308 A JP H05103308A JP 599992 A JP599992 A JP 599992A JP 599992 A JP599992 A JP 599992A JP H05103308 A JPH05103308 A JP H05103308A
Authority
JP
Japan
Prior art keywords
video signal
axis
component
block
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP599992A
Other languages
English (en)
Other versions
JP2648806B2 (ja
Inventor
Hun-Sok Oh
勳 錫 呉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of JPH05103308A publication Critical patent/JPH05103308A/ja
Application granted granted Critical
Publication of JP2648806B2 publication Critical patent/JP2648806B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/60Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using transform coding
    • H04N19/63Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using transform coding using sub-band based transform, e.g. wavelets

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)
  • Color Television Systems (AREA)

Abstract

(57)【要約】 (修正有) 【目的】 映像信号の低周波帯域の信号中DC成分を抽
出して帯域圧縮伝送を行うDC成分抽出方法とこのため
のエンコーダとデコーダ装置を提供する。 【構成】 水平軸と垂直軸及び時間軸に対して低い周波
数成分の部分を分けてサブブロックを決めるサブブロッ
ク決定過程と、サブブロック決定過程後にサブブロック
に対して水平軸と垂直軸を夫々1/Mでデシメーション
を行って帯域圧縮したブロックを発生してDC成分を抽
出するエンコーディング過程のH1,V1と、このエン
コーディング過程後にDC成分を垂直軸及び水平軸へ夫
々M倍で補間した後DC成分を抽出したブロックを復元
させるデコーディング過程とのV2,H2を含んでな
り、所定のスペックを持つ映像信号から情報量が一番沢
山ある低い周波数帯の映像信号のみをBからディジタル
伝送させそれ以外のサブブロックはCからアナログ伝送
するようし、信号の歪曲がないようにした。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は高画質TVの映像信号帯
域圧縮伝送方法とその装置に関し、特に映像信号の低周
波帯域の信号中DC成分を抽出して帯域圧縮伝送を行う
ようにしたDC成分抽出方法とこれを実現するためのエ
ンコーダとデコーダに関する。
【0002】
【従来の技術】現在開発中の高画質TVはATV,HD
TV等多数が開発されているのに、これは現在使用され
ているTVの525走査線数を増やして微細な部分まで
もTV画面にディスプレイされるようにしたものである
が、これは映像信号のアナログ伝送によって信号の歪曲
があるようになり高画質を実現するのに障害があった。
このような問題は映像信号をディジタル方式で伝送すれ
ば映像信号の歪曲がなくなる。しかし、映像信号の全帯
域をディジタル伝送させようとすればその帯域があまり
にも大きいので、装置の構成が大変複雑になる問題があ
ることになる。
【0003】
【発明が解決しようとする課題】本発明はこのような問
題を解決するためのもので、本発明の目的は映像信号で
のほとんどすべての情報が含まれている低い周波数成分
の信号だけをディジタル伝送用ブロックで選択してこの
周波数帯でDC成分を抽出して帯域圧縮伝送を行うこと
により、信号の歪曲がない映像信号伝送が実現されるよ
うにした映像信号帯域圧縮伝送方法とその装置を提供す
ることにある。
【0004】
【課題を解決するための手段】このような目的を達成す
るための本発明は、水平軸と垂直軸及び時間軸に対して
低い周波数成分の部分を分けてサブブロックを決めるサ
ブブロック決定過程と、このサブブロック決定過程後に
サブブロックに対して水平軸と垂直軸とを夫々1/Mで
デシメーションを行って帯域圧縮したブロックを生じて
DC成分を抽出するエンコーディング過程と、このエン
コーディング過程後にDC成分をM倍で補間した後DC
成分を抽出したブロックを復元させるデコーディング過
程を含む映像信号帯域圧縮伝送方法を提供することにあ
る。
【0005】本発明の他の特徴は、一定の大きさの水平
及び垂直のスペックを持つサブブロックを入力映像信号
としてこの入力映像信号中時間軸に対して1/Mでデシ
メーションを行って水平軸のスペックを1/Mで圧縮さ
せる水平軸のデシメーション回路と、このデシメーショ
ン回路から出力された映像信号の垂直軸に対して1/M
でデシメーションを行って垂直軸のスペックを1/Mで
圧縮させて最終的にDC成分の出力を抽出する垂直軸の
デシメーション回路と、このデシメーション回路の出力
中垂直軸へM倍で補間を行う垂直軸の補間回路と、この
補間回路の出力から水平軸へM倍で補間を行う水平軸の
補間回路と、ディレイマックング段を通った入力映像信
号と水平軸の補間回路の出力信号との差信号を求めてD
C成分を除去したアナログ成分の出力を発生する加算器
を備えたエンコーダとよりなる映像信号帯域圧縮伝送装
置にある。
【0006】本発明のその他の特徴は、エンコーディン
グされて伝送されるDC成分の信号を垂直軸へM倍補間
する垂直軸の補間回路と、この垂直軸の補間回路から出
力される信号を水平軸でM倍補間する水平軸の補間回路
と、エンコーディングされて伝送されるDC成分を除外
したアナログ成分の信号をディレイマッチング段を通っ
て入力されて上記水平軸の補間回路から出力される最終
補間された信号を加えて本の信号を復元する加算器を備
えたデコーダとよりなる映像信号帯域圧縮伝送装置にあ
る。
【0007】
【実施例】このような本発明による映像信号帯域圧縮伝
送のためのDC成分抽出装置の一実施例に対して添付図
面により詳細に説明する。
【0008】先ず、図1はTVの水平、垂直及び時間軸
のスペックを3次元で示すもので、垂直軸へ720LP
H(ライン/画高)、水平軸へ1280SPW(サンプ
ル/画幅)、時間軸へは秒当60FPS(フレーム/
秒)の3次元となる。ここで、垂直、水平軸で低い値に
存在する低周波成分は映像信号の殆ど全ての情報が含ま
れているのに、垂直軸へ90LPH、水平軸へ160S
PW、時間軸へ15FPSに相当する低い周波数成分を
図2に拡大して示した。この信号帯域に映像信号の殆ど
大部分の情報が存在するのでこのスプックのDC成分を
抽出してディジタル伝送できるが、これは帯域幅が大変
大きくなるのでチャネルの帯域幅の余裕度を勘案してこ
れを再び1/2スペックで分けて垂直軸で45LPH、
水平軸で80SPWとなるブロックB1で分けた。勿
論、このようなブロック分離はチャネルの帯域を考慮し
たもので、その余裕度によりブロックB2やブロックB
3,B4,B5等でも分けられる。本発明では上記ブロ
ックB1を一例として説明する。
【0009】このようにDC成分を抽出するための映像
信号中のブロックの大きさをどの大きさでするかあるい
は映像信号をサブブロック中のどの位の大きさでDCを
選択抽出するつもりであるかを決定する。
【0010】上記の図1及び図2でのように、DC成分
は水平軸の低域と垂直軸の低域の90×160ブロック
のブロックB5に存在すると仮定し、ブロックB1の大
きさでDC成分を選択する時はブロックB5を水平及び
垂直軸で夫々2:1デシメーションした大きさとなる。
720×1280の映像信号を垂直及び水平軸で4×4
のサブブロックで区分してその中DCの大きさをブロッ
クB1の大きさと見ると水平軸4:1、垂直軸4:1の
デシメーションが必要である。
【0011】このようにDC成分をどんな大きさで選択
するかは伝送方式等によりチャネルの帯域を勘案して選
択する。図2のようなブロックB1のDCを抽出するた
めの構成は図3と同じである。図3はDC成分を抽出し
て伝送するための本発明によるエンコーダの構成を示し
たもので、入力される映像信号Aは90×160スペッ
クを持つサブブロックB5の映像信号である。この映像
信号A中水平軸の低域を濾波してデシメーションをする
ための水平軸の低域フィルタ(H−LPF)10とデシ
メータ20とで成る水平軸のデシメーション回路H1
と、このデシメーション回路H1を通った信号で垂直軸
の低域を濾波してデシメーションを行うための垂直軸低
域フィルタ(V−LPF)30とデシメータ40とで成
る垂直軸のデシメーション回路V1でDC成分抽出を行
ってブロックB1のような45×80のスペックのDC
成分のディジタル出力信号Bを発生するようになり、全
体スペックでDC成分が抽出された信号を補間するため
の補間器41と垂直軸低域フィルタ31でなった垂直軸
補間回路V2と、この垂直軸補間回路V2の後段で続い
て水平軸の補間を行うための補間器21と水平軸の低域
フィルタ11とから成る水平軸補間回路H2となり、4
5×80のスペックを補間させ、入力される映像信号A
をディレイマッチング段50を通って入力されて上記各
補間回路V2,H2を通って生ずる信号を合算して、抽
出されたDC成分を引いた残りの全体スペックの信号を
出力するための加算器60で構成される。即ち、この加
算器60の出力信号Cは映像信号のスペック90×16
0でDC成分を引いた残りのアナログ成分の信号であ
る。
【0012】一方、このDC成分を抽出したディジタル
出力信号Bとその残り信号である加算器60の出力信号
Cを伝送されて元来の信号で存在するデコーダ回路の構
成は図4と同じである。即ち、ディジタル伝送されてく
る信号Bで垂直軸信号を補間する補間器42とこの補間
器42の出力で低域を濾波する垂直軸低域フィルタ32
でなる垂直軸補間回路V3と、上記信号Bから水平軸信
号を補間するための補間器22と、この補間器22の出
力から低域を濾波する水平軸低域フィルタ12でなる水
平軸補間回路H3と、DC成分を除外した残りスペック
の信号Cをディレイマッチング段51を通って入力され
て上記垂直、水平軸の補間された信号とを合算して本の
映像信号Aを出力する加算器61で構成される。
【0013】このように構成された本発明は、先ず図3
のエンコーダの作用効果を説明すると、ブロックB5の
スペック90×160を持つ入力映像信号Aが水平軸の
デシメーション回路H1を通って90×80スペックと
なり、水平軸のデシメーション回路V1を通っては45
×80スペックでデシメーションされ45×80スペッ
クのDC成分が抽出されてディジタル伝送されるように
なる。
【0014】ここで、低域フィルタ10は水平軸の低域
を通過させこの低域信号をデシメータ20でM:1でデ
シメーションを行うのに、この場合にM=2になる。よ
って、デシメータ20の出力は水平軸のみが1/2でデ
シメーションされて90×80スペックとなり、この信
号が垂直軸の低域フィルタ30を通ってその低域のみを
通過させデシメータ40を通っては垂直軸がM:1即ち
2:1でデシメーションされて垂直軸のスペックが1/
2でなった45×80スペックのDC信号成分が抽出さ
れる。この出力信号Bは受信側へディジタル伝送されて
歪曲がなくなるのに、スペック45×80を引いた残り
のアナログ成分の信号を伝送するために上記水平軸デシ
メーション回路H1と垂直軸デシメーション回路V1を
逆で構成した垂直軸補間回路V2と、水平軸補間回路H
2で構成されたものである。上記垂直軸の補間回路V2
の補間器41が1:Mで補間を行って低域フィルタ31
を通って垂直軸が補間された信号即ち90×80スペッ
クの信号を出力するようになる。かつ、水平軸の補間器
21により1:Mで補間され低域フィルタを通って水平
軸が2倍で補間された90×160スペックの信号で補
間され水平軸デシメーション回路H1の本の入力映像信
号Aと同一なスペックで補間される。
【0015】入力映像信号Aはディレイマッチング段5
0を通って加算器60にも入力されるのでこの加算器6
0より元の信号と補間された信号との合算が行われてそ
の差信号が出力される。即ち、出力信号Cは元の信号で
ある映像信号Aで抽出されたDC成分を除外した信号と
して通常的な方法のアナログ伝送を行うようになる。こ
のように低域の信号の図2のブロックB1のDC成分は
ディジタル伝送しその外のサブブロックB5の信号はア
ナログ伝送をすることになる。この伝送された信号を受
信側で元の信号で復帰させるための回路が図4のデコー
ダである。
【0016】このデコーダの動作は、ディジタル伝送さ
れた信号Bとアナログ伝送された信号Cを全部入力さ
れ、エンコーダの垂直及び水平軸補間回路V2,H2と
同様の構成の垂直軸補間回路H3を通って90×160
スペックで補間を行う。即ち、45×80スペックの信
号Bが、入力される信号を1:Mで補間させる補間器4
2と垂直軸低域フィルタ32を通って垂直軸が2倍で補
間されて90×80スペックの信号となり、再び1:M
で補間させる補間器22と水平軸低域フィルタ12を通
っては水平軸が2倍で補間され90×160スペックの
信号となりエンコーダ側の元の映像信号Aと同一な大き
さとなる。
【0017】この信号は加算器61に入力されるのに加
算器61はエンコーダを通ってアナログ伝送されてくる
信号Cをディレイマッチング段51を通って入力される
ので加算器61で二つの信号が加えるようになる。よっ
て、抽出されたDC成分の信号が補間されてアナログ信
号に加えることになるので、加算器61の出力は元の信
号Aと同一な信号となる。よって、受信側では送信側で
伝送する信号を歪曲なしでほとんど完璧に伝送されるこ
とになるのでディスプレイ時画質が大きく改善される。
【0018】一方、上記エンコーダ及びデコーダから使
用された水平軸の低域フィルタ10,11,12と垂直
軸の低域フィルタ30,31,32の特性をその伝送さ
れる形式により決定するが、このフィルタの特性がいい
場合には45×80スペックの成分が全部抽出され特性
が低い場合にはアナログ伝送されるデータ量が増加す
る。しかし、この発明においては上記フィルタの特性と
は関係なく元の入力信号Aとデコーダとから出力される
信号Aが同一になるのでフィルタの特性はあまり重要視
されない。
【0019】
【発明の効果】以上のように本発明による映像信号帯域
圧縮伝送方法とその装置によると、水平軸と垂直軸及び
時間軸に対して低い周波数成分を分けてサブブロックを
決めるサブブロック決定過程と、このサブブロック決定
過程後に対して水平軸と垂直軸を夫々1/Mでデシメー
ションを行って帯域圧縮したブロックを発生してDC成
分を抽出するエンコーディング過程と、該エンコーディ
ング過程後にDC成分を垂直軸及び水平軸へ夫々M倍で
補間した後DC成分を抽出したブロックを復元させるデ
コーディング過程を含んでなるので、所定のスペックを
持つ映像信号で情報量がいちばん多くあるいは低い周波
数帯の映像信号のみをディジタル伝送することになり信
号の歪曲がなくなる。よって、高画質が要求されるTV
等のディスプレイ装置で映像信号の伝送による画質の劣
化を防止することになるので更に鮮明度が大きく向上さ
れる効果を持つ。
【図面の簡単な説明】
【図1】映像信号の水平、垂直、時間軸のスペックを3
次元で示した特性図である。
【図2】本発明による映像信号帯域圧縮伝送のためのD
C成分抽出状態を示した3次元の特性図である。
【図3】本発明による映像信号帯域圧縮伝送のためのD
C成分抽出装置のエンコーダブロック構成図である。
【図4】本発明による映像信号帯域圧縮伝送のためのD
C成分抽出装置のデコーダブロック構成図である。
【符号の説明】
10,11,12 水平軸の低域フィルタ 20,40 デシメータ 21,22,41,42 補間器 30,31,32 垂直軸の低域フィルタ 50,51 ディレイマッチング段 60,61 加算器 H1 水平軸のデシメーション V1 垂直軸のデシメーション回路 H2,H3 水平軸の補間回路 V1,V2 垂直軸の補間回路 M デシメータ th ピクセルディレイ Fv フレームメモリ Lh,Lv ラッチ Ph,Pv 加算器 αh,αv フィルタ係数

Claims (8)

    【特許請求の範囲】
  1. 【請求項1】 水平軸、垂直軸及び時間軸について低い
    周波数成分の部分を分けてサブブロックを決めるサブブ
    ロック決定過程と、このサブブロック決定過程後にサブ
    ブロックに対して水平軸と垂直軸とを夫々1/Mでデシ
    メーションを行って帯域縮小したブロックを発生させて
    DC成分を抽出するエンコーディング過程と、このエン
    コーディング過程後にDC成分をM倍で補間した後、D
    C成分を抽出したブロックを復元させるデコーディング
    過程とを含んでなる映像信号帯域圧縮伝送方法。
  2. 【請求項2】 上記エンコーディング過程は、チャネル
    の帯域によりデシメーションの大きさを決定して帯域縮
    小ブロックを決める段階を更に含んでなる請求項1記載
    の映像信号帯域圧縮伝送方法。
  3. 【請求項3】 一定の大きさの水平及び垂直のスペック
    を持つサブブロックB5を入力映像信号Aとしてこの入
    力映像信号A中時間軸に対して1/Mでデシメーション
    を行って水平軸のスペックを1/Mで圧縮させる水平軸
    のデシメーション回路H1と、このデシメーション回路
    H1から出力された映像信号を垂直軸について1/Mで
    デシメーションを行って垂直軸のスペックを1/Mで圧
    縮させて最終的にDC成分Bを抽出する垂直軸のデシメ
    ーション回路V1と、上記DC成分B中垂直軸に対して
    M倍で補間を行う垂直軸の補間回路V2と、この補間回
    路V2の出力から水平軸に対してM倍で補間を行う水平
    軸の補間回路H2と、ディレイマッチング段50を通っ
    た入力映像信号Aと水平軸の補間回路H2より出力され
    る信号の差を求めてDC成分を除去したアナログ成分の
    出力Cを発生する加算器60とを備えたエンコーダとよ
    りなる映像信号帯域圧縮伝送装置。
  4. 【請求項4】 水平軸のデシメータ回路H1は、水平軸
    の映像信号に低域を濾波する低域フィルタ10と、低域
    フィルタ10の出力を1/Mでデシメーションするデシ
    メータ20とからなる請求項3記載の映像信号帯域圧縮
    伝送装置。
  5. 【請求項5】 垂直軸のデシメータ回路V1は、垂直軸
    の映像信号で低域を濾波する低域フィルタ30と、低域
    フィルタ30の出力を1/Mでデシメーションするデシ
    メータ40とから成る請求項3記載の映像信号帯域圧縮
    伝送装置。
  6. 【請求項6】 エンコーディングされて伝送されるDC
    成分の信号を垂直軸に対してM倍で補間する垂直軸の補
    間回路V3と、この補間回路V3で出力される信号を水
    平軸に対してM倍補間する水平軸の補間回路H3と、エ
    ンコーディングされて伝送されるDC成分を除外したア
    ナログ成分の信号をディレイマッチング段51を通って
    入力されて上記水平軸の補間回路H3より出力される最
    終補間された信号を加えて本の信号で復元する加算器6
    1とを備えたデコーダとを含んでなる映像信号帯域圧縮
    伝送装置。
  7. 【請求項7】 垂直軸の補間回路V3は、入力信号を垂
    直軸に対してM倍で補間を行う補間器42と、この補間
    器42の出力で低域を濾波する低域フィルタ32とから
    なる請求項6記載の映像信号帯域圧縮伝送装置。
  8. 【請求項8】 水平軸の補間回路H3は、垂直軸の補間
    回路V3の出力される信号を水平軸に対してM倍補間を
    行う補間器22と、この補間器22の出力で低域を濾波
    する低域フィルタ12とから成る請求項6記載の映像信
    号帯域圧縮伝送装置。
JP599992A 1991-01-17 1992-01-16 映像信号帯域圧縮伝送方法とその装置 Expired - Fee Related JP2648806B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1019910000747A KR930011288B1 (ko) 1991-01-17 1991-01-17 영상신호 대역 압축 전송을 위한 dc 성분 추출장치
KR747/1991 1991-01-17

Publications (2)

Publication Number Publication Date
JPH05103308A true JPH05103308A (ja) 1993-04-23
JP2648806B2 JP2648806B2 (ja) 1997-09-03

Family

ID=19309978

Family Applications (1)

Application Number Title Priority Date Filing Date
JP599992A Expired - Fee Related JP2648806B2 (ja) 1991-01-17 1992-01-16 映像信号帯域圧縮伝送方法とその装置

Country Status (3)

Country Link
US (1) US5949485A (ja)
JP (1) JP2648806B2 (ja)
KR (1) KR930011288B1 (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6868124B2 (en) * 2001-06-18 2005-03-15 Webtv Networks Inc. (Microsoft) Method and systems for compressing a video stream with minimal loss after subsampled decoding
US7971225B2 (en) * 2002-02-08 2011-06-28 Finisar Corporation Bandpass component decimation and transmission of data in cable television digital return path
JP6024952B2 (ja) * 2012-07-19 2016-11-16 パナソニックIpマネジメント株式会社 画像送信装置、画像送信方法、画像送信プログラム及び画像認識認証システム

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US2850574A (en) * 1955-11-02 1958-09-02 Bell Telephone Labor Inc Apparatus for compression of television bandwidth
US3017456A (en) * 1958-03-24 1962-01-16 Technicolor Corp Bandwidth reduction system for television signals
US4318126A (en) * 1980-04-02 1982-03-02 Sassler Marvin L Multiplexed video transmission apparatus for satellite communications
US4706260A (en) * 1986-11-07 1987-11-10 Rca Corporation DPCM system with rate-of-fill control of buffer occupancy
FR2613568A1 (fr) * 1987-04-03 1988-10-07 Radiotechnique Ind & Comm Systeme de television avec restitution de composante continue
NL8701261A (nl) * 1987-05-27 1988-12-16 Philips Nv Televisie-overdrachtsysteem met pyramidale kodeer/dekodeerschakeling.
US5016100A (en) * 1988-04-04 1991-05-14 Zenith Electronics Corporation Transmission of a video signal using adaptive delta modulation
US5136381A (en) * 1988-04-04 1992-08-04 Zenith Electronics Corporation TV signal transmission systems and methods
US5144431A (en) * 1988-04-04 1992-09-01 Zenith Electronics Corporation Television signal transmission system with temporal processing
US4829378A (en) * 1988-06-09 1989-05-09 Bell Communications Research, Inc. Sub-band coding of images with low computational complexity
US4918524A (en) * 1989-03-14 1990-04-17 Bell Communications Research, Inc. HDTV Sub-band coding using IIR filter bank
JPH03127558A (ja) * 1989-10-12 1991-05-30 Mitsubishi Electric Corp 映像信号処理装置
US4969040A (en) * 1989-10-26 1990-11-06 Bell Communications Research, Inc. Apparatus and method for differential sub-band coding of video signals
US5040062A (en) * 1990-03-19 1991-08-13 At&T Bell Laboratories Television signal arrangement where selected signals are encoded digitally
US5367334A (en) * 1991-05-20 1994-11-22 Matsushita Electric Industrial Co., Ltd. Video signal encoding and decoding apparatus
KR950002658B1 (ko) * 1992-04-11 1995-03-24 주식회사금성사 영상신호의 압축 부호화 및 복호화장치

Non-Patent Citations (4)

* Cited by examiner, † Cited by third party
Title
IEEE TRANSACTIONS ON COMMUNICATIONS=1983 *
OPTICAL ENGINEERING=1988 *
OPTICAL ENGINNERING=1988 *
SMPTE JOURNAL=1989 *

Also Published As

Publication number Publication date
KR920015851A (ko) 1992-08-27
JP2648806B2 (ja) 1997-09-03
US5949485A (en) 1999-09-07
KR930011288B1 (ko) 1993-11-29

Similar Documents

Publication Publication Date Title
JP3292486B2 (ja) インターレース高精細度テレビジョン信号デジタル処理装置
EP0542196B1 (en) Digital video signal recording and reproducing apparatus
US6437827B1 (en) Filtering video signals containing chrominance information
JPH0937243A (ja) 動画像符号化装置及び復号装置
JP2648806B2 (ja) 映像信号帯域圧縮伝送方法とその装置
JPH06326555A (ja) サブバンド・フィルタ装置及びその応用
JP3319347B2 (ja) 記録再生装置
TW417403B (en) System for deriving a decoded reduced-resolution video signal from a coded high-definiton video signal
US6360018B1 (en) Image processing apparatus and method
JP3022713B2 (ja) 画像信号処理方法
JPH05176293A (ja) 映像信号処理回路
JP4035890B2 (ja) 画像処理装置及び方法、並びに記録媒体
US5307143A (en) Method and circuit for transmitting a direct current component of a color signal
JPH05153550A (ja) 映像信号の記録装置および再生装置
JP3445705B2 (ja) 画像信号の信号フォーマット、画像信号のフォーマット変換方法、及びその装置
JP2821124B2 (ja) 復号化方法および復号装置
JPS6146684A (ja) フレ−ム間符号化・復号化方式および装置
JP3275328B2 (ja) 符号化および復号化装置
KR0157532B1 (ko) 동화상 크기를 축소/확대를 위한 압축/복원 개선방법 및 시스템
JP3087563B2 (ja) ディジタル画像データの伝送装置
JP2557466B2 (ja) Museデコーダの低域置換回路
JPH07322255A (ja) ディジタル画像信号の階層符号化装置
JP2000092512A (ja) 映像信号符号化装置、映像信号復号装置および映像信号変換装置
JPH07154791A (ja) 補間されたビデオ信号を同時に発生させる補間装置
JPH0937266A (ja) 画像符号化装置および画像符号化方法、画像復号化装置および画像復号化方法、並びに記録媒体

Legal Events

Date Code Title Description
R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090516

Year of fee payment: 12

LAPS Cancellation because of no payment of annual fees