JPH0486582A - レーダ装置 - Google Patents

レーダ装置

Info

Publication number
JPH0486582A
JPH0486582A JP2201661A JP20166190A JPH0486582A JP H0486582 A JPH0486582 A JP H0486582A JP 2201661 A JP2201661 A JP 2201661A JP 20166190 A JP20166190 A JP 20166190A JP H0486582 A JPH0486582 A JP H0486582A
Authority
JP
Japan
Prior art keywords
trigger
prf
selector
output
outputs
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2201661A
Other languages
English (en)
Inventor
Atsushi Igari
淳 猪狩
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP2201661A priority Critical patent/JPH0486582A/ja
Publication of JPH0486582A publication Critical patent/JPH0486582A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Radar Systems Or Details Thereof (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明は異なったタイミングで動作する複数のPRF
トリガ発生器を持つレーダ装置に係り、特にそのPRF
 トリガ発生器のトリガ切換えタイミングによって起こ
る送信機故障の防止に関するものである。
〔従来の技術〕
第3図は従来のレーダ装置の機能ブロック図の一例を示
すものである。
図において1はPRF hリガを発生する第1のPRF
 トリガ発生器、2は第1のPRFトリガ発生器lのト
リガ出力、3は第1のPRF トリガ発生器のトリガ出
力とは異なるPRF トリガを発生する第2のPRFト
リガ発生器、4は第2のPRFトリガ発生器3のトリガ
出力、10は上記第1のPRF トリガ発生器のトリガ
出力2と上記、第2のPRF トリガ発生器のトリガ出
力4のどちらか一方を選択する選択器、11は上記選択
器1゜の選択を行う切換え信号、12は上記選択器10
の出力、11は選択器の出力12をトリガにして送信パ
ルスを発生する送信機である。
次に動作について説明する。
異なったPRF トリガを発生する第1のPRFトリガ
発生器1と第2のPRFI−リガ発生器3を切換え信号
11のタイミングによって選択器10でどちらか一方の
入力に切換え、選択器10の出力12を送信機13へ出
力する。
(発明が解決しようとする課題) 従来のレーダ装置において、異なったタイミングで動作
する複数のPRFトリガを切換えて使用する場合、第4
図に示すようなタイミングとなる。
図において2は、第1のPRF トリガ発生器のトリガ
出力を示し、4は第2のPRFトリガ発生器のトリガ出
力を示す。
切換え信号11が切の時は、第1のPRFトリガ発生器
のトリガ出力が選択器10で選択され、切換え信号11
が人の時は第2のPRF トリガ発生器のトリガ出力が
選択器10で選択される。20は図における選択器の出
力12の波形である。これからもわかるよう切換え信号
11の切から人に変わった直後の選択器の出力12はト
リガ間隔がせまくなることがある。そのためマグ7トロ
ンを使用した送信機でPRFトリガのトリガ間隔がせま
くなると送信機のマグネトロンにストレスが加わったこ
とになり、送信機故障の原因になるという課題があった
この発明はかかる課題を解決するためになされたもので
切換え信号11のタイミングに依存せず常に一定のタイ
ミングでPRFトリガを切換えトリガ間隔がせまくなる
ことがないレーダ装置を得ることを目的とする。
〔課題を解決するための手段〕
この発明に係るレーダ装置において、異なったタイミン
グで動作する複数のPRFI−リガを切換えて使用する
場合、切換えた直後の初めのPRFトリガをブランキン
グできるように、従来の切換え信号にタイミング制御機
能を付加したものである。
〔作 用〕
この発明におけるレーダ装置はPRFI−リガの切換え
信号を各々のPRF トリガに同期させた信号によって
切換えることで、切換え直後のPRFトリガがブランク
され、各々のPRF トリガの周期より短いトリガの発
生が防止でき、送信機が保護される。
〔実施例〕
第1図はこの発明の一実施例を示す機能ブロック図であ
る。1〜4.11〜13については従来装置と全く同一
のものである。5は第1のPRFトリガ発生器の出力2
を波尾微分に波形整形する第1の波尾微分回路、6は第
2のP RF ) IJガ発生器2の出力3を波尾微分
に波形整形する第2の波尾微分回路7は上記第1の波尾
微分回路5の出力をトリガに切換え信号11の切もしく
は人のステータスをラッチする第1のレジスタ、8は上
記第2の波尾微分回路6の出力をトリガに切換え信号1
1のステータスをラッチする第2のレジスタ、9は上記
第1のレジスタ7の出力と、上記第2のレジスタ8の出
力のどちらか一方を切換え信号11のステータスで選択
する第1の選択器、10は第2の選択器である。
上記のように構成されたレーダ装置においては、第1の
PRF トリガ発生器1と第2のPRF トリガ発生器
3の2つのトリガ出力2,4を一旦、第1の波尾微分回
路5もしくは第2の波尾微分回路6で微分しその出力を
トリガにして切換え信号11のステータスを第1のレジ
スタ7と第2のレジスタ8でラッチする。更にラッチさ
れた第1のレジスタ7第2のレジスタ8出力を第1の選
択器9の入力にし、上記切換え信号11のステータスで
どちらか一方のレジスタ出力を選択し、この出力を第2
の選択器10の選択信号にしている。
これによって従来、切換え信号11のステータスによっ
て第1のPRF トリガ発生器1と第2のPRFトリガ
発生器3の出力を、選択器10で選択していたものを、
切換え信号11は各PRF トリガ発生器のトリガ出力
で一旦、第1のレジスタ7と第2のレジスタ8で同期を
とったものを、第2の選択器10の選択信号にしている
ため、常に切換えるタイミングが一定となる。
また、第1の波尾微分回路5、第2の波尾微分回路6で
PRF トリガ発生器の出力を波形整形しているため、
第2の選択器10の選択信号は切換え信号11のタイミ
ングからI PRF後に発生するPRFトリガから切換
わることになる。これによって、切換え信号11が切換
わった直後の最初のPRFがブランキン、グされ、次の
PRF トリガから出力される。
第2図はこの発明で実施した後の切換え信号11とPR
F トリガの関係を示した図である。
図において11は切換え信号を示し、ステータスが切か
ら人に変わっている。2は第1のPRFトリガ発生器の
出力、3は第2のPRF トリガ発生器の出力、14は
第1の波尾微分回路の出力、15は第2の波尾微分回路
の出力、16は第1のレジスタの出力、17は第2のレ
ジスタの出力、18は第1の選択器の出力である。18
の波形は、切換え信号11の切の期間は第1のレジスタ
7の出力が現われ、人の期間は第2のレジスタ8出力が
現われる。
19は第2の選択器10の出力を示し、論理りの時、第
1のPRFトリガ発生器1の出力2が現われ、論理Hの
時、第2のPRF トリガ発生器2の出力4が現われる
このようにして19の波形からもわかるよう第2のPR
Fトリガ発生器2の出力4の左から2番目のトリガが出
力されずブランキングされている。
〔発明の効果〕
この発明は以上説明したとおり、従来装置に波尾微分回
路5〜選択器9の機能を付加することで、複数の異なっ
たPRFトリガを切換えた直後にトリガ間隔が短くなる
のを、I PRF分、PRF トリガをブランキングす
ることで防止し、送信機を保護する。
【図面の簡単な説明】
第1図はこの発明の一実施例を示す機能ブロック図、第
2図はこの発明による装置の切換え信号とPRF トリ
ガの関係を示す図、第3図は従来装置の一実施例を示す
機能ブロック図、第4図は従来装置の切換え信号とPR
F トリガの関係を示す図である。 図において1は第1のPRF トリガ発生器、2は第1
のPRF トリガ発生器1の出方、3は第2のPRF 
トリガ発生器、4は第2のPRFトリガ発生器3の出力
、5は第1の波尾微分回路、6は第2の波尾微分回路、
7は第1のレジスタ、8は第2のレジスタ、9は第1の
選択器、1oは第2の選択器、11は切換え信号、12
は第2の選択器10の出力、13は送信機、14は第1
の波尾微分回路5の出力波形、15は第2の波尾微分回
路6の出力波形、16は第1のレジスタ7の出方波形、
17は第2のレジスタ8の出方波形、18は第1の選択
器9の出力波形、19は第2の選択器10の出力波形、
2oは従来装置の選択器1゜の出力波形である。尚、図
中、同一符号は同−又は相当部分を示す。

Claims (1)

    【特許請求の範囲】
  1. 互いに異なるタイミングでPRF(PulseRepe
    tition Frequency)トリガを発生する
    第1、第2のPRFトリガ発生器と、上記第1、第2の
    PRFトリガ発生器の出力を波尾微分に波形整形する第
    1、第2の波尾微分回路と、上記第1、第2の波尾微分
    回路の出力をトリガにして、上記第1、第2のPRFト
    リガ発生器のトリガ出力のどちらか一方を選択する切換
    え信号をデータ入力とする第1、第2のレジスタと、上
    記第1、第2のレジスタの出力を上記切換え信号により
    どちらか一方を選択する第1の選択器と、上記第1の選
    択器の出力で、上記第1、第2のPRFトリガ発生器の
    トリガ出力のどちらか一方を選択する第2の選択器と、
    上記第2の選択器の出力をトリガとしてレーダの送信パ
    ルスを発生させる送信機とを備えたことを特徴とするレ
    ーダ装置。
JP2201661A 1990-07-30 1990-07-30 レーダ装置 Pending JPH0486582A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2201661A JPH0486582A (ja) 1990-07-30 1990-07-30 レーダ装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2201661A JPH0486582A (ja) 1990-07-30 1990-07-30 レーダ装置

Publications (1)

Publication Number Publication Date
JPH0486582A true JPH0486582A (ja) 1992-03-19

Family

ID=16444803

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2201661A Pending JPH0486582A (ja) 1990-07-30 1990-07-30 レーダ装置

Country Status (1)

Country Link
JP (1) JPH0486582A (ja)

Similar Documents

Publication Publication Date Title
US5261081A (en) Sequence control apparatus for producing output signals in synchronous with a consistent delay from rising or falling edge of clock input signal
EP0017091B1 (en) Two-mode-shift register/counter device
US5369672A (en) Interface circuit capable of performing exact data transfer
US4317053A (en) High speed synchronization circuit
JPH0486582A (ja) レーダ装置
KR100241765B1 (ko) Atm방식의 통신에서 고유번호 생성장치
JPH01290013A (ja) 非同期クロツク選択同期化回路
JPH01116815A (ja) クロック切換え回路
JP2743407B2 (ja) クロックパルス発生回路
JPS61280135A (ja) スペクトラム拡散通信方式におけるm系列符号発生装置
JP2564105Y2 (ja) パルス生成器
SU781801A1 (ru) Формирователь импульсов,сдвинутых во времени
JPS6359017A (ja) パルス発生回路
RU2013801C1 (ru) Устройство для синхронизации работы быстродействующих микропроцессоров с внешними устройствами
JPH08122408A (ja) 半導体試験装置の波形整形回路
JPH05297976A (ja) クロック切替回路
KR200144729Y1 (ko) Prom 데이터를 이용한 트리거 신호 발생회로
JP2693798B2 (ja) 制御信号発生回路
RU1781816C (ru) Устройство дл формировани серий импульсов
SU640311A1 (ru) Вычислительное устройство дл определени соотношений между частотными сигналами
SU1679613A2 (ru) Уctpoйctbo kohtpoля пocлeдobateльhoctи иmпульcob
JP2901355B2 (ja) 出力同時動作低減回路
JPS605622A (ja) クロツク信号発生装置
JPH04235426A (ja) シリアル信号切替制御回路
JPH1188470A (ja) 要求信号生成装置