JPH044755B2 - - Google Patents

Info

Publication number
JPH044755B2
JPH044755B2 JP57048569A JP4856982A JPH044755B2 JP H044755 B2 JPH044755 B2 JP H044755B2 JP 57048569 A JP57048569 A JP 57048569A JP 4856982 A JP4856982 A JP 4856982A JP H044755 B2 JPH044755 B2 JP H044755B2
Authority
JP
Japan
Prior art keywords
potential
input
well region
power supply
protection
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP57048569A
Other languages
English (en)
Other versions
JPS58165369A (ja
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP57048569A priority Critical patent/JPS58165369A/ja
Publication of JPS58165369A publication Critical patent/JPS58165369A/ja
Publication of JPH044755B2 publication Critical patent/JPH044755B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0248Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
    • H01L27/0251Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
    • H01L27/0266Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using field effect transistors as protective elements

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Description

【発明の詳細な説明】 〔発明の技術分野〕 この発明は、C MOS回路における入力保護
装置に関する。
〔発明の技術的背景〕
従来、C MOS回路における入力保護回路は
第1図に示すように構成されている。すなわち、
入力パツド11と内部回路12の入力端Aとの間
に保護抵抗Rが配設され、上記入力端Aと第1電
源VCCとの間にダイオードDが設けられる。さら
に、上記入力端Aと電源VCCとの間にNPN型の
トランジスタBTrが設けられ、第2電源VSS(接地
電位)で導通制御される。
第2図は、上記第1図の入力保護回路の断面構
成を示すもので、n-型の半導体基板13上にp+
型の不純物拡散領域14を形成してダイオードD
を構成し、抵抗Rを介して入力パツド11に接続
する。さらに、この基板13上にp-型のウエル
領域15を形成し、このウエル領域15上にn+
型の不純物拡散領域16を形成して抵抗Rの一端
に接続するとともに、このウエル領域15と基板
13との境界にp+型の不純物拡散領域17を形
成して接地する。また、基板13上にn+型の不
純物拡散領域18を形成して電源電圧VCCを供給
する。
上記のような構成において、入力パツド11に
電源電圧VCCを超える高電圧が印加されると、ダ
イオードDが順方向にバイアスされてホールが半
導体基板13に注入される。また、入力パツド1
1に負の電圧が印加されると、NPN型のトラン
ジスタBTrが導通し、電子が基板13に注入さ
れる。従つて、Pチヤネル型のMOSトランジス
タTr1およびNチヤネル型のMOSトランジスタ
Tr2から成る次段のC MOSインバータ回路
(内部回路12)には0〜VCCまでの電圧のみが
供給されることになり、この回路の入力ゲートの
静電破壊を防止できる。
〔背景技術の問題点〕
しかし、C MOS回路においては、各部に寄
生のバイポーラトランジスタが形成されるため、
半導体基板13内に電子やホールが注入されると
ラツチアツプを引き起こす引き金となり、回路の
誤動作や装置の破壊等を起こす欠点がある。
〔発明の目的〕
この発明は上記のような事情を鑑みてなされた
もので、その目的とするところは、異常電圧の印
加時に、基板内へのキヤリアの注入がなく、ラツ
チアツプによる誤動作や装置の破壊を引き起こさ
ないすぐれた入力保護装置を提供することであ
る。
〔発明の概要〕
すなわち、この発明においては、半導体基板上
に形成した電気的にフローテイング状態のウエル
領域上に、第1、第2の保護用MOSトランジス
タを形成し、正あるいは負の異常入力電圧に対応
して一方のトランジスタが順方向にバイアスされ
るように構成することにより、この異常入力電圧
を接地電圧あるいは電源電圧に導くように構成し
たものである。
〔発明の実施例〕
以下、この発明の一実施例について、図面を参
照して説明する。第3図はその構成を示すもの
で、電源VCCと内部回路12の入力端Aとの間に
Nチヤネル型の第1のMOSトランジスタTr3
接続し、そのゲートを入力端Aに接続するととも
に、入力端Aと接地点(VSS)との間にNチヤネ
ル型の第2のMOSトランジスタTr4を接続し、
そのゲートを接地したものである。
第4図は、上記第3図の回路における入力保護
装置の断面構成を示すもので、n-型の半導体基
板13上にp-型のウエル領域15を形成し、こ
のウエル領域15上に保護用MOSトランジスタ
Tr3,Tr4のソース、ドレインとなるn+型の不純
物拡散領域19,20,21を形成する。次に、
上記不純物拡散領域19,20の間に、絶縁層2
1を介してゲート電極231を形成するととも
に、不純物拡散領域20,21の間に、絶縁層2
2を介してゲート電極232を形成する。そし
て、ゲート電極231および不純物拡散領域20
を抵抗Rを介して入力パツド11に接続し、ゲー
ト電極232および不純物拡散領域21を接地す
る。また、基板13上にn+型の不純物拡散領域
17を設け、電源電圧VCCを供給するようにして
成る。
上記のような構成において、電源電圧VCCを越
える正の電圧が入力パツド11に印加されると、
トランジスタTr3がオン状態となり、内部回路1
2の入力端Aの電位は「VCC+VTH」に固定され
る。ここでVTHはトランジスタTr3のしきい値電
圧である。この時、pnジヤンクシヨンのビルト
イン電位差をφBとすると、p型のウエル領域1
5の電位は「VSS+φB」に固定されており、基板
13へのホールの注入はない。
また、入力パツド11に負の過大電圧が印加さ
れた場合には、トランジスタTr4が導通状態とな
り、入力端Aの電圧はこのトランジスタTr4の導
通抵抗と上記保護抵抗Rとの抵抗分割で決まる負
の電圧に固定される。この時、ウエル領域15の
電位は、入力端Aの電位よりビルトイン電位差
φBだけ高い電位となる。そして、ウエル領域1
5と不純物拡散領域20とのpnジヤンクシヨン
が逆方向となるので、ウエル領域15内および半
導体基板13内への電子の注入は起こらない。従
つて、ラツチアツプは発生しない。
〔発明の効果〕
以上説明したようにこの発明によれば、基板へ
のキヤリアの注入がないため、ラツチアツプが発
生せず、また、入力ゲート電圧も常に低い電圧に
固定されているため、入力ゲートの静電破壊も起
こらない。さらには、保護トランジスタのソー
ス、ドレインのpnジヤンクシヨンはブレークダ
ウンを起こさないので、このpnジヤンクシヨン
を破壊することもないすぐれた入力保護装置が得
られる。
【図面の簡単な説明】
第1図はC MOS回路における従来の入力保
護回路を示す図、第2図は上記第1図の入力保護
回路の断面構成を示す図、第3図はこの発明の一
実施例に係る入力保護装置を示す図、第4図は上
記第3図の入力保護装置の断面構成を示す図であ
る。 11…入力パツド、12…内部回路、13…半
導体基板、15…ウエル領域、R…保護抵抗、
Tr3,Tr4…保護用MOSトランジスタ、VCC…第
1電源、VSS…第2電源。

Claims (1)

    【特許請求の範囲】
  1. 1 半導体基板上に逆導電型のウエル領域を設
    け、上記半導体基板上およびウエル領域上にそれ
    ぞれMOSトランジスタを形成したCMOS集積回
    路を異常入力電圧から保護する入力保護装置にお
    いて、上記半導体基板上に設けられ、この半導体
    基板と逆導電型で電気的にフローテイング状態の
    ウエル領域と、このウエル領域上に設けられ、内
    部回路の入力端と第1電源との間に接続されると
    ともに、ゲートが内部回路の入力端に接続される
    第1の保護用MOSトランジスタと、上記ウエル
    領域上に設けられ、上記内部回路の入力端と第2
    電源との間に接続されるとともに、ゲートが第2
    電源に接続される第2の保護用MOSトランジス
    タと、入力パツドと上記内部回路の入力端との間
    に接続される保護抵抗とを具備し、上記入力パツ
    ドに上記第1電源の電位を越える電圧が印加され
    た時、上記ウエル領域の電位が上記半導体基板と
    上記ウエル領域とによつて構成されるpnジヤン
    クシヨンのビルトイン電位差と上記第2電源の電
    位との和に設定され、上記入力パツドに上記第2
    電源の電位より低い電圧が印加された時には、上
    記ウエル領域の電位が上記第2の保護用MOSト
    ランジスタの導通抵抗と上記保護抵抗との抵抗分
    割で決まる電位より上記ビルトイン電位差分だけ
    高い電位に設定されることにより、ラツチアツプ
    を防止することを特徴とする入力保護装置。
JP57048569A 1982-03-26 1982-03-26 入力保護回路 Granted JPS58165369A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57048569A JPS58165369A (ja) 1982-03-26 1982-03-26 入力保護回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57048569A JPS58165369A (ja) 1982-03-26 1982-03-26 入力保護回路

Publications (2)

Publication Number Publication Date
JPS58165369A JPS58165369A (ja) 1983-09-30
JPH044755B2 true JPH044755B2 (ja) 1992-01-29

Family

ID=12807023

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57048569A Granted JPS58165369A (ja) 1982-03-26 1982-03-26 入力保護回路

Country Status (1)

Country Link
JP (1) JPS58165369A (ja)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4829350A (en) * 1988-05-05 1989-05-09 National Semiconductor Corporation Electrostatic discharge integrated circuit protection
JPH0415955A (ja) * 1990-05-09 1992-01-21 Mitsubishi Electric Corp 半導体装置の入力回路の製造方法
FR2723800B1 (fr) * 1994-08-19 1997-01-03 Thomson Csf Semiconducteurs Circuit de protection contre les decharges electrostatiques
KR100190008B1 (ko) * 1995-12-30 1999-06-01 윤종용 반도체 장치의 정전하 보호 장치
US5808343A (en) * 1996-09-20 1998-09-15 Integrated Device Technology, Inc. Input structure for digital integrated circuits
JP2959528B2 (ja) * 1997-06-09 1999-10-06 日本電気株式会社 保護回路
JP3703293B2 (ja) * 1998-03-26 2005-10-05 シャープ株式会社 Ccd固体撮像素子

Also Published As

Publication number Publication date
JPS58165369A (ja) 1983-09-30

Similar Documents

Publication Publication Date Title
JP4401500B2 (ja) 静電放電における寄生バイポーラ効果を低減する半導体装置および方法
JP3246807B2 (ja) 半導体集積回路装置
JP3058203U (ja) ラッチアップのない完全に保護されたcmosオンチップesd保護回路
US5760446A (en) Electrostatic discharge structure of semiconductor device
US4647956A (en) Back biased CMOS device with means for eliminating latchup
US5604655A (en) Semiconductor protection circuit and semiconductor protection device
JP2710113B2 (ja) 相補性回路技術による集積回路
JPH0654797B2 (ja) Cmos半導体装置
US5349227A (en) Semiconductor input protective device against external surge voltage
JP3320872B2 (ja) Cmos集積回路装置
JP3559075B2 (ja) Cmos技術の集積電子回路用の極性反転保護装置
JPH044755B2 (ja)
US4320409A (en) Complementary field-effect transistor integrated circuit device
KR100613819B1 (ko) 실리콘 온 인슐레이터 래치 업 펄스 방사선 검출기
JPH09102551A (ja) 半導体装置
KR100435807B1 (ko) 정전방전 보호 회로용 반도체 제어 정류기
US6084272A (en) Electrostatic discharge protective circuit for semiconductor device
CA1289267C (en) Latchup and electrostatic discharge protection structure
JPH04332160A (ja) 出力バッファ
JPS6135635B2 (ja)
JP2538621B2 (ja) Cmos型集積回路装置
JP3038744B2 (ja) Cmos型半導体集積回路装置
JPS63316475A (ja) 入力保護回路
KR0165384B1 (ko) 반도체 장치의 정전기 보호구조
JPH05129530A (ja) 半導体集積回路