JPH0437264A - 雑音抑圧装置 - Google Patents
雑音抑圧装置Info
- Publication number
- JPH0437264A JPH0437264A JP2092494A JP9249490A JPH0437264A JP H0437264 A JPH0437264 A JP H0437264A JP 2092494 A JP2092494 A JP 2092494A JP 9249490 A JP9249490 A JP 9249490A JP H0437264 A JPH0437264 A JP H0437264A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- circuit
- output
- output signal
- digital video
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000001629 suppression Effects 0.000 title abstract description 16
- 238000001514 detection method Methods 0.000 claims abstract description 26
- 230000001934 delay Effects 0.000 claims description 4
- 238000005070 sampling Methods 0.000 claims description 2
- 206010047571 Visual impairment Diseases 0.000 abstract description 6
- 238000010586 diagram Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 2
- 230000010354 integration Effects 0.000 description 2
- 230000001131 transforming effect Effects 0.000 description 2
- 230000002596 correlated effect Effects 0.000 description 1
Landscapes
- Picture Signal Circuits (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
[産業上の利用分野コ
この発明は、フレームメモリ等を用いたディジタル映像
信号処理装置において、フレーム差信号により雑音を抑
圧する雑音抑圧装置に関するものである。
信号処理装置において、フレーム差信号により雑音を抑
圧する雑音抑圧装置に関するものである。
[従来の技術]
第3図は例えば−船釣に考えられる従来の雑音抑圧装置
である。
である。
図において、(1)はディジタル映像入力信号e1が入
力される入力端子、(2)は後述する第2の減算回路(
5)の出力信号(即ち、ディジタル映像出方信号e。)
を1フレーム記憶遅延するフレームメモリ、(3)は入
力端子(1)がら入力されたディジタル映像入力信号e
、からフレームメモリ(2)の出力信号を減算する第1
の減算回路、(4)は第1の減算回路(3)の出力信号
が入力され非線形な特性で入出力を変換する固定記憶回
路、(5)は入力端子(1)から入力されたディジタル
映像入力信号e、から固定記憶回路(4)の出力信号を
減算する第2の減算回路、(6)は第2の減算回路(5
)の出力信号(即ち、ディジタル映像出力信号e。)を
外部へ出力する出力端子である。
力される入力端子、(2)は後述する第2の減算回路(
5)の出力信号(即ち、ディジタル映像出方信号e。)
を1フレーム記憶遅延するフレームメモリ、(3)は入
力端子(1)がら入力されたディジタル映像入力信号e
、からフレームメモリ(2)の出力信号を減算する第1
の減算回路、(4)は第1の減算回路(3)の出力信号
が入力され非線形な特性で入出力を変換する固定記憶回
路、(5)は入力端子(1)から入力されたディジタル
映像入力信号e、から固定記憶回路(4)の出力信号を
減算する第2の減算回路、(6)は第2の減算回路(5
)の出力信号(即ち、ディジタル映像出力信号e。)を
外部へ出力する出力端子である。
次に動作について説明する。入力端子(1)にはディジ
タル映像入力信号e、が入力される。第1の減算回路(
3)は入力端子(1)から入力されるディジタル映像入
力信号e、から後述するフレームメモリ(2)の出力信
号を減算し、差分信号を出力する。固定記憶回路(4)
は第1の減算回路(3)から出力する差分信号を第4図
に示す様な非線形な特性で変換し出力する。
タル映像入力信号e、が入力される。第1の減算回路(
3)は入力端子(1)から入力されるディジタル映像入
力信号e、から後述するフレームメモリ(2)の出力信
号を減算し、差分信号を出力する。固定記憶回路(4)
は第1の減算回路(3)から出力する差分信号を第4図
に示す様な非線形な特性で変換し出力する。
第2の減算回路(5)は入力端子(1)から入力される
ディジタル映像入力信号e、から固定記憶回路(4)か
ら出力する雑音抑圧信号を減算し、雑音が押圧されたデ
ィジタル映像出力信号e。を出力する。出力端子(δ)
は雑音が抑圧されたディジタル映像出力信号e。を外部
に出力し、フレームメモリ(2)は、この雑音が抑圧さ
れたディジタル映像出力信号e0を1フレーム記憶遅延
し圧力する。以上の動作によりディジタル映像入力信号
e1に混入されているフレーム差分の値が小さい雑音は
、時間方向の積分により抑圧される。
ディジタル映像入力信号e、から固定記憶回路(4)か
ら出力する雑音抑圧信号を減算し、雑音が押圧されたデ
ィジタル映像出力信号e。を出力する。出力端子(δ)
は雑音が抑圧されたディジタル映像出力信号e。を外部
に出力し、フレームメモリ(2)は、この雑音が抑圧さ
れたディジタル映像出力信号e0を1フレーム記憶遅延
し圧力する。以上の動作によりディジタル映像入力信号
e1に混入されているフレーム差分の値が小さい雑音は
、時間方向の積分により抑圧される。
[発明が解決しようとする課題]
従来の雑音抑圧装置は以上の様に構成されているので、
フレーム差分の値か小さい動き領域は雑音として誤検出
され時間方向の積分により画面上に残像として現われる
という問題点があった。
フレーム差分の値か小さい動き領域は雑音として誤検出
され時間方向の積分により画面上に残像として現われる
という問題点があった。
この発明は前記のような問題点を解消するためになされ
たもので、フレーム差分の小さい動き領域を誤検出する
ことなく雑音抑圧できる雑音抑圧装置を得ることを目的
とする。
たもので、フレーム差分の小さい動き領域を誤検出する
ことなく雑音抑圧できる雑音抑圧装置を得ることを目的
とする。
[課題を解決するための手段]
この発明に係る雑音抑圧装置は、フレーム差分信号を非
線形変換した雑音抑圧信号における水平方向及び垂直方
向の相関を検出し、水平方向又は垂直方向の相関のある
動き領域に対しては、雑音抑圧をしないようにしたもの
である。
線形変換した雑音抑圧信号における水平方向及び垂直方
向の相関を検出し、水平方向又は垂直方向の相関のある
動き領域に対しては、雑音抑圧をしないようにしたもの
である。
[作用]
この発明における雑音抑圧装置は、フレーム差の小さい
動き領域を検出して、雑音抑圧をしなくしたので、誤検
出された動き領域か時間方向に積分され画面上に残像と
して現われるのが軽減される。
動き領域を検出して、雑音抑圧をしなくしたので、誤検
出された動き領域か時間方向に積分され画面上に残像と
して現われるのが軽減される。
[発明の実施例コ
以下、この発明の一実施例を図について説明する。第1
図において、(1)はディジタル映像入力信号e□が入
力される入力端子、(2)は後述する第2の減算回路(
5)の出力信号(即ち、ディジタル映像出力信号りを1
フレーム記憶遅延するフレームメモリ、(3)は入力端
子(1)から入力されるディジタル映像入力信号e、か
らフレームメモリ(2)の出力信号を減算する第1の減
算回路、(4)は第1の減算回路(3)の出力信号を入
力し非線形な特性で入出力を変換する固定記憶回路、(
5)は後述する第1の遅延回路(8)から出力される信
号から後述するスイッチ回路(10)より出力する信号
を減算する第2の減算回路、(6)は第2の減算回路(
5)の出力信号(即ち、ディジタル映像出力信号eo)
を外部に出力する出力端子、(7)は固定記憶回路(4
)より出力する信号より水平方向及び垂直方向の相関を
検出する相関検出回路、(8)は入力端子(1)から入
力されたディジタル映像入力信号e、を時間補償する第
1の遅延回路、(9)は固定記憶回路(4)から出力す
る信号を時間補償する第2の遅延回路、(10)は第2
の遅延回路(9)から出力した信号と、所定のレベルの
信号例えば“ゼロ“レベルの信号を相関検出回路(7)
の出力信号により切り替えるスイッチ回路である。
図において、(1)はディジタル映像入力信号e□が入
力される入力端子、(2)は後述する第2の減算回路(
5)の出力信号(即ち、ディジタル映像出力信号りを1
フレーム記憶遅延するフレームメモリ、(3)は入力端
子(1)から入力されるディジタル映像入力信号e、か
らフレームメモリ(2)の出力信号を減算する第1の減
算回路、(4)は第1の減算回路(3)の出力信号を入
力し非線形な特性で入出力を変換する固定記憶回路、(
5)は後述する第1の遅延回路(8)から出力される信
号から後述するスイッチ回路(10)より出力する信号
を減算する第2の減算回路、(6)は第2の減算回路(
5)の出力信号(即ち、ディジタル映像出力信号eo)
を外部に出力する出力端子、(7)は固定記憶回路(4
)より出力する信号より水平方向及び垂直方向の相関を
検出する相関検出回路、(8)は入力端子(1)から入
力されたディジタル映像入力信号e、を時間補償する第
1の遅延回路、(9)は固定記憶回路(4)から出力す
る信号を時間補償する第2の遅延回路、(10)は第2
の遅延回路(9)から出力した信号と、所定のレベルの
信号例えば“ゼロ“レベルの信号を相関検出回路(7)
の出力信号により切り替えるスイッチ回路である。
次に動作について説明する。入力端子(1)から入力さ
れたディジタル映像入力信号e、は第1の減算回路(3
)と第1の遅延回路(8)とに印加される。第1の減算
回路(3)はディジタル映像入力信号e1から後述する
フレームメモリ(2)の出力信号を減算し、差分信号を
出力する。固定記憶回路(4)は前記第1の減算回路(
3)から出力された差分信号を第4図に示す様な非線形
な入出力特性で変換し出力する。
れたディジタル映像入力信号e、は第1の減算回路(3
)と第1の遅延回路(8)とに印加される。第1の減算
回路(3)はディジタル映像入力信号e1から後述する
フレームメモリ(2)の出力信号を減算し、差分信号を
出力する。固定記憶回路(4)は前記第1の減算回路(
3)から出力された差分信号を第4図に示す様な非線形
な入出力特性で変換し出力する。
また、入力されたディジタル映像入力信号e、は前記第
1の遅延回路(8)を介して第2の減算回路(5)へ印
加され、後述するスイッチ回路(10)より出力される
信号を減算し雑音が抑圧されたディジタル映像出力信号
e。とじて出力端子(6)より出力される。
1の遅延回路(8)を介して第2の減算回路(5)へ印
加され、後述するスイッチ回路(10)より出力される
信号を減算し雑音が抑圧されたディジタル映像出力信号
e。とじて出力端子(6)より出力される。
さて、相関検出回路(7)は固定記憶回路(4)から出
力したフレーム差分を非線形に変換した信号より水平方
向及び垂直方向の相関を検出する。
力したフレーム差分を非線形に変換した信号より水平方
向及び垂直方向の相関を検出する。
般に動画のフレーム差信号は水平方向又は垂直方向に相
関があり、雑音は水平方向及び垂直方向に相関がない。
関があり、雑音は水平方向及び垂直方向に相関がない。
したがフて第2図に示す様に中心サンプル点にフレーム
差分を非線形変換した信号として値が存在し、かつ、こ
の点に隣接する点(a)〜(d)にフレーム差分を非線
形に変換した信号として値が存在すれば、中心サンプル
点は水平方向又は垂直方向に相関があり動画であると判
定する。又、(a)〜(d)の点に値が存在しなければ
、中心サンプル点は雑音であると判定する。そして、相
関検出回路(7)は動画と判定されると検出信号として
“H”レベルを出力し、雑音と判定されると検出信号と
して“L”レベルを出力する。第2の遅延回路(9)は
固定記憶回路(4)の出力信号を入力し、相関検出回路
(7)の時間補償をする。スイッチ回路(10)は第2
の遅延回路(9)より出力する非線形変換した信号と、
“ゼロ”レベルの信号を入力し、相関検出回路(7)よ
り出力する検出信号により切り替える。相関検出回路(
7)で動画と判定され検出信号として“H”レベルが入
力されるとスイッチ回路(1o)は“ゼロ”レベルの信
号(即ち、雑音抑圧信号がゼロの状態)を選択し、相関
検出回路(7)で雑音と判定され、検出信号として“L
”レベルが入力されるとスイッチ回路(10)は第2の
遅延回路(9)の出力信号を選択する。そして、第1の
遅延回路(8)は入力端子(1)から入力されるディジ
タル映像入力信号e、が入力され、相関検出回路(7)
の時間補償をし出力する。第2の減算回路(5)は第1
の遅延回路(8)の出力信号からスイッチ回路(10)
の出力信号を減算する。従って、出力端子(6)は雑音
が抑圧されたディジタル映像出力信号e。を外部に出力
する。また、フレームメモリ(2)は、この雑音が抑圧
されたディジタル映像出力信号e0を1フレーム記憶遅
延する。以上の動作により、入力されるディジタル映像
入力信号e、に混入されているフレーム差分の値か小さ
く、かつ水平方向及び垂直方向に相関のない雑音は、時
間方向に積分され雑音抑圧される。また、フレーム差分
の値が小さく、かつ水平方向または垂直方向に相関のあ
る動画は、時間方向に積分されず、残像として画面に現
わわることが軽減される。
差分を非線形変換した信号として値が存在し、かつ、こ
の点に隣接する点(a)〜(d)にフレーム差分を非線
形に変換した信号として値が存在すれば、中心サンプル
点は水平方向又は垂直方向に相関があり動画であると判
定する。又、(a)〜(d)の点に値が存在しなければ
、中心サンプル点は雑音であると判定する。そして、相
関検出回路(7)は動画と判定されると検出信号として
“H”レベルを出力し、雑音と判定されると検出信号と
して“L”レベルを出力する。第2の遅延回路(9)は
固定記憶回路(4)の出力信号を入力し、相関検出回路
(7)の時間補償をする。スイッチ回路(10)は第2
の遅延回路(9)より出力する非線形変換した信号と、
“ゼロ”レベルの信号を入力し、相関検出回路(7)よ
り出力する検出信号により切り替える。相関検出回路(
7)で動画と判定され検出信号として“H”レベルが入
力されるとスイッチ回路(1o)は“ゼロ”レベルの信
号(即ち、雑音抑圧信号がゼロの状態)を選択し、相関
検出回路(7)で雑音と判定され、検出信号として“L
”レベルが入力されるとスイッチ回路(10)は第2の
遅延回路(9)の出力信号を選択する。そして、第1の
遅延回路(8)は入力端子(1)から入力されるディジ
タル映像入力信号e、が入力され、相関検出回路(7)
の時間補償をし出力する。第2の減算回路(5)は第1
の遅延回路(8)の出力信号からスイッチ回路(10)
の出力信号を減算する。従って、出力端子(6)は雑音
が抑圧されたディジタル映像出力信号e。を外部に出力
する。また、フレームメモリ(2)は、この雑音が抑圧
されたディジタル映像出力信号e0を1フレーム記憶遅
延する。以上の動作により、入力されるディジタル映像
入力信号e、に混入されているフレーム差分の値か小さ
く、かつ水平方向及び垂直方向に相関のない雑音は、時
間方向に積分され雑音抑圧される。また、フレーム差分
の値が小さく、かつ水平方向または垂直方向に相関のあ
る動画は、時間方向に積分されず、残像として画面に現
わわることが軽減される。
なお、前記実施例では、相関検出回路(7)はサンプル
点に対し、水平方向と垂直方向の相関を検出しているが
、前記検出方法を拡張し斜め方向の相関検出を追加し、
行なってもよい。
点に対し、水平方向と垂直方向の相関を検出しているが
、前記検出方法を拡張し斜め方向の相関検出を追加し、
行なってもよい。
[発明の効果]
以上のように、この発明によれば、フレーム差分を非線
形変換した雑音抑圧信号における水平方向及び垂直方向
の相関を検出し、水平方向又は垂直方向の相関のある動
き領域に対しては雑音抑圧をしないようにしたので、フ
レーム差分の小さい動き領域が時間方向に積分され画面
上に残像として現われるのを軽減する効果かある。
形変換した雑音抑圧信号における水平方向及び垂直方向
の相関を検出し、水平方向又は垂直方向の相関のある動
き領域に対しては雑音抑圧をしないようにしたので、フ
レーム差分の小さい動き領域が時間方向に積分され画面
上に残像として現われるのを軽減する効果かある。
第1図はこの発明の一実施例による雑音抑圧装置の構成
を示すブロック図、第2図はこの発明の相関検出回路に
おけるサンプリング点の位置関係図、第3図は従来の雑
音抑圧装置の構成を示すブロック図、第4図は固定記憶
回路の非線形な入出力特性図である。 図において、(1)は入力端子、(2)はフレームメモ
リ、(3)は第1の減算回路、(4)は固定記憶回路、
(5)は第2の減算回路、(6)は出力端子、(7)は
相関検出回路、(10)はスイッチ回路である。 なお、図中、同一符号は同一 または相当部分を示す。
を示すブロック図、第2図はこの発明の相関検出回路に
おけるサンプリング点の位置関係図、第3図は従来の雑
音抑圧装置の構成を示すブロック図、第4図は固定記憶
回路の非線形な入出力特性図である。 図において、(1)は入力端子、(2)はフレームメモ
リ、(3)は第1の減算回路、(4)は固定記憶回路、
(5)は第2の減算回路、(6)は出力端子、(7)は
相関検出回路、(10)はスイッチ回路である。 なお、図中、同一符号は同一 または相当部分を示す。
Claims (1)
- 【特許請求の範囲】 ディジタル映像出力信号を1フレーム記憶し遅延させる
フレームメモリと、 入力されたディジタル映像入力信号から前記フレームメ
モリの出力信号を減算する第1の減算回路と、 この第1の減算回路の出力であるフレーム差信号を入力
し非線形な入出力特性により、前記フレーム差信号を変
換する固定記憶回路と、 この固定記憶回路の出力信号から中心サンプリング点と
その周辺の点との相関を検出する相関検出回路と、 この相関検出回路から検出信号が出力されないときは前
記固定記憶回路の出力信号を出力させ、前記検出信号が
出力されたときは所定のレベルの信号を出力させるスイ
ッチ回路と、 前記ディジタル映像入力信号から前記スイッチ回路の出
力信号を減産し前記ディジタル映像出力信号として出力
する第2の減算回路、 とを備えたことを特徴とする雑音抑圧装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2092494A JPH0437264A (ja) | 1990-04-05 | 1990-04-05 | 雑音抑圧装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2092494A JPH0437264A (ja) | 1990-04-05 | 1990-04-05 | 雑音抑圧装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0437264A true JPH0437264A (ja) | 1992-02-07 |
Family
ID=14055855
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2092494A Pending JPH0437264A (ja) | 1990-04-05 | 1990-04-05 | 雑音抑圧装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0437264A (ja) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5508751A (en) * | 1993-12-10 | 1996-04-16 | Nikon Corporation | Recursive noise reduction device for reducing noise of stationary regions in moving images |
US6332459B1 (en) | 1999-04-20 | 2001-12-25 | Honda Giken Kogyo Kabushiki Kaisha | Control system of air-fuel ratio sensor heater temperature for internal combustion engine |
US6334428B1 (en) | 1999-04-20 | 2002-01-01 | Honda Giken Kogyo Kabushiki Kaisha | Fuel injection timing control system for internal combustion engine |
US6550465B2 (en) | 2000-07-17 | 2003-04-22 | Honda Giken Kogyo Kabushiki Kaisha | Cylinder air/fuel ratio estimation system of internal combustion engine |
-
1990
- 1990-04-05 JP JP2092494A patent/JPH0437264A/ja active Pending
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5508751A (en) * | 1993-12-10 | 1996-04-16 | Nikon Corporation | Recursive noise reduction device for reducing noise of stationary regions in moving images |
US6332459B1 (en) | 1999-04-20 | 2001-12-25 | Honda Giken Kogyo Kabushiki Kaisha | Control system of air-fuel ratio sensor heater temperature for internal combustion engine |
US6334428B1 (en) | 1999-04-20 | 2002-01-01 | Honda Giken Kogyo Kabushiki Kaisha | Fuel injection timing control system for internal combustion engine |
US6550465B2 (en) | 2000-07-17 | 2003-04-22 | Honda Giken Kogyo Kabushiki Kaisha | Cylinder air/fuel ratio estimation system of internal combustion engine |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5185664A (en) | Method and apparatus for combining field and frame recursive noise reduction for video signals | |
JPH0748862B2 (ja) | 再帰型濾波方式 | |
US4549213A (en) | System for reduction of noise in a television signal | |
KR930003177B1 (ko) | 휘도신호와 색신호 분리용 패턴 적응형 디지탈 콤 필터 | |
US5206715A (en) | Circuit for separating luminance and chrominance signals | |
KR940011069B1 (ko) | 잡음제거장치 | |
JPH0437264A (ja) | 雑音抑圧装置 | |
JPH04101579A (ja) | テレビジョン信号の処理装置 | |
JP2751447B2 (ja) | ノイズ低減装置 | |
JP2573718B2 (ja) | ノイズ低減装置 | |
JPH07131676A (ja) | 動き検出回路 | |
JPS635308Y2 (ja) | ||
JPH03258169A (ja) | ディジタル映像信号処理装置 | |
JP3064295B2 (ja) | 動き適応型信号処理回路及びテレビジョン受像機 | |
KR950006761B1 (ko) | 정지화상과 동작화상 검출회로 | |
JP2946585B2 (ja) | ノイズ低減回路 | |
JP3040251B2 (ja) | 動き検出回路 | |
JPS63244978A (ja) | 巡回型雑音低減装置 | |
JPH01303886A (ja) | 動きレベル判定回路 | |
JPH02165780A (ja) | 輪郭強調回路 | |
JPH03185984A (ja) | 動き適応走査線補間回路 | |
KR960004133B1 (ko) | 영상처리 시스템의 노이즈 제거회로 | |
JPH03247079A (ja) | 適応型輪郭補償装置 | |
JPH02211778A (ja) | 適応型雑音抑圧装置 | |
JPH07322285A (ja) | 動き検出回路 |