JPH0427516B2 - - Google Patents

Info

Publication number
JPH0427516B2
JPH0427516B2 JP58067339A JP6733983A JPH0427516B2 JP H0427516 B2 JPH0427516 B2 JP H0427516B2 JP 58067339 A JP58067339 A JP 58067339A JP 6733983 A JP6733983 A JP 6733983A JP H0427516 B2 JPH0427516 B2 JP H0427516B2
Authority
JP
Japan
Prior art keywords
time
timer
pulse
pulse switch
comparator
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP58067339A
Other languages
English (en)
Other versions
JPS59192988A (ja
Inventor
Masayuki Yaguchi
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP58067339A priority Critical patent/JPS59192988A/ja
Publication of JPS59192988A publication Critical patent/JPS59192988A/ja
Publication of JPH0427516B2 publication Critical patent/JPH0427516B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G04HOROLOGY
    • G04GELECTRONIC TIME-PIECES
    • G04G13/00Producing acoustic time signals
    • G04G13/02Producing acoustic time signals at preselected times, e.g. alarm clocks
    • G04G13/021Details

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Electric Clocks (AREA)

Description

【発明の詳細な説明】 産業上の利用分野 本発明はアラーム時刻の設定にパルス技術とタ
イマー技術を用いたデジタル時計に関する。
従来例の構成とその問題点 近年、デジタル時計の発達には目ざましいもの
がある。このデジタル時計の時刻調整をし易くす
るためにパルススイツチを左右に回転させること
により時刻の送り、戻しを自由自在に行なうこと
の出来る時計用集積回路が開発された。この様な
時刻調整方式による1つのデイスプレイを備える
デジタル時計において、アラーム時刻の設定をし
ようとした場合、通常は現在時刻の表示が出てい
るためのアラームの設定時刻はまつたくわからな
い。そこで、アラームの設定時刻をモニターする
必要が生じて来る。普通この様な目的のために押
ボタンスイツチ又は小型スライドスイツチ等が用
いられる。そして、押ボタンスイツチの場合には
片手で押ボタンスイツチを押え続け、アラーム時
刻の設定モードに切換えた状態にしておいて、も
う一方の手でパルススイツチを回転させアラーム
時刻の設定を行なう。一方、小型スライドスイツ
チの場合にはスイツチを切換えアラーム時刻の設
定モードの状態にてパルススイツチを回転させア
ラーム時刻の設定を行ないそのあとスイツチをも
との状態に戻すという操作が必要である。しかし
ながら、この様な構成では両手で操作する必要が
生じたり、接作スイツチ類がセツトの表面に広く
分散しきわめて操作性が悪いと同時に操作スイツ
チをもとの状態にもどし忘れたりする様な誤操作
が発生するという問題点を有していた。
発明の目的 本発明は上記従来の問題点を解消するものであ
り、操作性の良い誤操作のないすぐれたデジタル
時計を提供することを目的とする。
発明の構成 本発明は、パルススイツチとその主軸を軸方向
に動かすことにより働く接点とこの接点により動
作するタイマーを持ち、このタイマー出力信号に
よつて時計用集積回路をアラーム時刻の設定モー
ドに切換える手段と、パルススイツチを回転させ
ることによつて発生するパルス信号を比較器によ
り電圧レベル変換を行ないそのパルス信号と前記
タイマー出力信号との一致出力よりタイマーの時
間のカウントを再スタートさせる手段を備えるデ
ジタル時計である。したがつて、片手でパルスス
イツチを一瞬だけ押すことにより現在時刻表示か
らアラーム時刻設定モードに切換わり、この時ア
ラーム時刻が現状のままで良ければパルススイツ
チは回転させる必要はなく一定時間経過後自動的
に現在時刻に復帰する。もし表示されたアラーム
時刻を変更したければアラーム時刻が表示されて
いる状態でパルススイツチを回せば時計用集積回
路に時刻調整信号が加わると共にパルススイツチ
から発生するパルス信号の電圧レベル変換された
パルス信号が自動的にタイマー時間をのばして行
くことになり、パルススイツチを回しているかぎ
りアラーム時刻の設定モードは保持されており、
パルススイツチを回すことをやめてから一定時間
経過後現在時刻表示となる。なお、タイマー出力
とパルススイツチからの電圧レベル変換された信
号との一致出力によりタイマーの時間のカウント
を再スタートさせる理由はただ単にパルススイツ
チを回転させただけでその信号によつてタイマー
が動作しアラーム時刻の設定モードに切換わるこ
とを防止するものであり、必ずまず最初にパルス
スイツチを押してアラーム時刻の内容を確認して
からでないとアラーム時刻の設定をすることは出
来ない様にするためである。
実施例の説明 第1図は本発明の実施例におけるデジタル時計
の回路図を示すものである。第1図において、1
はパルススイツチ、2はプツシユオンの接点、
3,4,11,12,28はスイツチング用ダイ
オード、9,19は比較器(コンパレータ)、5,
6,7,8,22,23は比較器の比較電圧設定
用抵抗である。14,16はスイツチング用トラ
ンジスタ、13,17はそのベース抵抗、10,
15,18は負荷抵抗、20は充電抵抗、24,
21は充電コンデンサ、25は直流電源、26は
時計用集積回路、27は蛍光表示管、29はアラ
ーム時刻表示モニター用コロン、30は放電電流
制限用抵抗である。
以上の様に構成された本実施例のデジタル時計
について以下その動作を説明する。まず、蛍光表
示管27には現在時刻が表示されている。そこで
アラームの設定時刻をモニターするためにパルス
スイツチ1の主軸を押すことにより接点2が閉じ
る。したがつて、充電コンデンサ21に蓄積され
た電荷が電流制限抵抗30を通して放電されるこ
とにより、比較器19の出力電圧V2がLレベル
となる。ただしこの時のV1の電圧は1/2Vccに設
定されているものとする。次にスイツチングトラ
ンジスタ16が動作し、V3の電圧がHレベルと
なり、蛍光表示管27のアラーム時刻表示モニタ
ー用コロン29が点灯すると同時にスイツチング
ダイオード28を通して時計用集積回路26のア
ラーム時刻設定入力に信号が加わり、蛍光表示管
27にはアラームの設定時刻が表示される。この
時、表示されたアラーム時刻の内容が現状のまま
で良ければそのままの状態にて放置しておけば充
電コンデンサ21に充電抵抗20を通して電荷が
蓄積された電位が上昇する。この電位が1/2Vcc
を越えるとV2の電位がHレベルとなり蛍光表示
管は現在時刻に復帰する。一方表示されたアラー
ム時刻の内容を変更したければパルススイツチ1
を回転させれば良い。この時のパルススイツチ1
から発生するパルス信号と時計用集積回路26の
入力信号の関係を説明すると、まず第2図がその
接続図であり、aがパルススイツチ、b,cが電
圧設定用抵抗、dが時計用集積回路の時刻調整用
カウンター、eが時計用集積回路全体を表わす。
なおb,cの抵抗はV10の電位が1/2Vccになる様
に設定される。したがつて、aのパルススイツチ
を回転させた時のV10の波形が第3図の様にな
り、時計用集積回路はこの入力電圧がHレベルで
あるLレベルであるかによつて時刻を送るのか戻
すのかを判断するのである。ところが、このまま
の波形ではタイマーを動作させるためのデジタル
信号としては扱うことが出来ないため、第4図に
示す様なパルス信号に変換しなければならない。
以下その方法について述べる。
今、第1図においてV6の電位を1/2Vcc+VD
V6<Vcc−VDに設定する。又V5の電位は1/2Vcc
−VD>V5>VDに設定する。ただしVDはダイオー
ド3,4の順方向の電圧降下である。さらに抵抗
6,8の抵抗値は等しく、又抵抗5,7の抵抗値
は等しくする。この様に構成することにより電流
は、抵抗7、ダイオード3、ダイオード4、抵抗
5と流れるためV4の電位は1/2Vccとなる。
今パルススイツチを回転させV4がLレベルに
なつたとするとV6の電位はVDとなりV5の電位は
VDより常に大きいため比較器9の出力V7はHレ
ベルとなる。次にV4がHレベルとなつた時V5
電位はVcc−VDとなりV6の電位より大きくなり
V7はHレベルとなる。この様にして第4図に示
す様な波形に変換することができるのである。
したがつて第1図においてV3の電位はHレベ
ルとなつている。そこへ第4図に示すところの
V7の信号がHレベルに上るとトランジスタ14
のベース抵抗13を通してスイツチングトランジ
スタ14にベース電流が流れるためトランジスタ
14がONとなり、電流制限抵抗30を通して充
電コンデンサ21に蓄えられた電荷が放電するこ
とになり、パルススイツチ1を回転させているか
ぎりアラーム時刻の設定モードは持続することに
なる。
発明の効果 本発明はパルススイツチにプツシユオンの接点
を設け、その接点により働くタイマー出力により
時計用集積回路をアラーム時刻の設定モードに切
換え、又パルススイツチからの信号によりタイマ
ーの時間を伸ばすように構成しているため、きわ
めて操作性の良い誤操作のないすぐれたデジタル
時計を実現出来るものである。
【図面の簡単な説明】
第1図は本発明のデジタル時計の一実施例を示
す回路図、第2図は同デジタル時計におけるパル
ススイツチと時計回路の関係図、第3図は第2図
におけるV10の波形図、第4図が第1図における
V7の波形図である。 1……パルススイツチ、2……プツシユオン接
点、9,19……比較器、14,16……スイツ
チングトランジスタ、26……時計回路、27…
…表示器。

Claims (1)

  1. 【特許請求の範囲】 1 時刻調整をするためのパルススイツチと、そ
    のパルススイツチの主軸を軸方向に動かすことに
    よつて働く接点と、その接点によつて働くタイマ
    ーと、そのタイマー出力によつて上記タイマーで
    決定された所定時間の間だけ時計回路の動作モー
    ドを他の動作モードに切換を行なうモード切換手
    段と、上記パルススイツチより発生するパルス信
    号の電圧レベルを変換する手段と、この手段にて
    変換された信号と前記タイマー出力との一致信号
    により前記タイマーの時間のカウントを再スター
    トさせる時間伸長手段を備えてなるデジタル時
    計。 2 パルススイツチからのパルス信号の電圧レベ
    ル変換手段は比較器を含み、この比較器の一方の
    入力端子には2ケの抵抗で分圧された電源電圧を
    印加すると共に他方の入力端子には同様に2ケの
    抵抗で分圧された電源電圧を印加するように構成
    し、かつ上記比較器の両方の入力端子間を直列に
    つないだ2ケのダイオードで接続し、その直列に
    接続された2ケのダイオードの中点に時刻調整用
    パルススイツチのパルス信号を印加するように構
    成したことを特徴とする特許請求の範囲第1項記
    載のデジタル時計。
JP58067339A 1983-04-15 1983-04-15 デジタル時計 Granted JPS59192988A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58067339A JPS59192988A (ja) 1983-04-15 1983-04-15 デジタル時計

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58067339A JPS59192988A (ja) 1983-04-15 1983-04-15 デジタル時計

Publications (2)

Publication Number Publication Date
JPS59192988A JPS59192988A (ja) 1984-11-01
JPH0427516B2 true JPH0427516B2 (ja) 1992-05-12

Family

ID=13342161

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58067339A Granted JPS59192988A (ja) 1983-04-15 1983-04-15 デジタル時計

Country Status (1)

Country Link
JP (1) JPS59192988A (ja)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2586183Y2 (ja) * 1996-02-14 1998-12-02 富士電機株式会社 光電スイッチ
JPH081225U (ja) * 1996-02-14 1996-07-30 富士電機株式会社 光電スイッチ
JP2582845Y2 (ja) * 1996-02-14 1998-10-15 富士電機株式会社 光電スイッチ
JP2586182Y2 (ja) * 1996-02-14 1998-12-02 富士電機株式会社 光電スイッチ

Also Published As

Publication number Publication date
JPS59192988A (ja) 1984-11-01

Similar Documents

Publication Publication Date Title
US4365174A (en) Pulse counter type circuit for power-up indication
US4163193A (en) Battery voltage detecting apparatus for an electronic timepiece
JPH05111241A (ja) Dc−dcコンバータ
JPH0427516B2 (ja)
JPH05196659A (ja) チョッパ型比較器
GB2321727A (en) Voltage reference generating device
JPS586964B2 (ja) 電源制御方式
WO1998020609A1 (en) Low power wake-up system and method
JPH0225525B2 (ja)
JP3222308B2 (ja) 電気信号遅延回路
JPH06224705A (ja) 発振回路
JP2519545Y2 (ja) 縦続積分型a/d変換器
JPS6318217Y2 (ja)
JPH09121142A (ja) 発振回路
JPH0432820Y2 (ja)
KR930006229B1 (ko) 시간지연 전원자동 차단회로
KR900000330B1 (ko) 전압합성방식 텔레비젼 수상기의 초기 채널선국회로
SU851773A1 (ru) Реле времени
KR880001213Y1 (ko) 트랜지스터를 이용한 전압/주파수 콘버터 회로
JPH0753313Y2 (ja) A/d変換回路
JPH0795690B2 (ja) A/d変換器
JP3049953B2 (ja) 電源投入制御装置
JPS5915147Y2 (ja) クロツク内蔵デジタル周波数表示装置の誤動作防止装置
JPH0130752Y2 (ja)
JPH0614384Y2 (ja) ラッチングリレーの駆動回路