JPH0424069U - - Google Patents

Info

Publication number
JPH0424069U
JPH0424069U JP6531090U JP6531090U JPH0424069U JP H0424069 U JPH0424069 U JP H0424069U JP 6531090 U JP6531090 U JP 6531090U JP 6531090 U JP6531090 U JP 6531090U JP H0424069 U JPH0424069 U JP H0424069U
Authority
JP
Japan
Prior art keywords
trigger
pulse
circuit
ary counter
time
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP6531090U
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP6531090U priority Critical patent/JPH0424069U/ja
Publication of JPH0424069U publication Critical patent/JPH0424069U/ja
Pending legal-status Critical Current

Links

Description

【図面の簡単な説明】
第1図は本考案に係るトリガ回路の一実施例を
示す構成図、第2図は動作を説明するためのタイ
ムチヤート、第3図乃至第5図は従来のデジタル
オシロスコープにおけるトリガ信号発生について
説明するためのタイムチヤートである。 1……シユミツトトリガ回路、2……N進カウ
ンタ、3……トリガ制御回路、4……CPU、5
……N設定回路。

Claims (1)

  1. 【実用新案登録請求の範囲】 入力されるアナログ入力信号が所定のトリガレ
    ベルを越えた時に所定幅のシユミツトトリガを出
    力するシユミツトトリガ回路と、 このシユミツトトリガ回路からのパルスをN個
    カウントするごとにパルスを出力すると共に、N
    値が外部より設定可能に構成されたN進カウンタ
    と、 前記N進カウンタからのパルスを通過させるが
    、パルスを1回通過させるとその後は所定の時間
    が経過するまではパルス通過を禁止すると共にト
    リガ禁止時間が調節可能に構成されたトリガ制御
    回路と、 前記N進カウンタに与えるN値を設定するN設
    定回路と、 このN設定回路からの設定値Nを受け取り前記
    N進カウンタに与えるCPU を具備し、繰り返し波形の表示が静止するように
    入力波形に対して同一条件でトリガ信号が発生す
    るようにしたことを特徴とするトリガ回路。
JP6531090U 1990-06-20 1990-06-20 Pending JPH0424069U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP6531090U JPH0424069U (ja) 1990-06-20 1990-06-20

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6531090U JPH0424069U (ja) 1990-06-20 1990-06-20

Publications (1)

Publication Number Publication Date
JPH0424069U true JPH0424069U (ja) 1992-02-27

Family

ID=31597026

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6531090U Pending JPH0424069U (ja) 1990-06-20 1990-06-20

Country Status (1)

Country Link
JP (1) JPH0424069U (ja)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6166168A (ja) * 1984-09-04 1986-04-04 テクトロニツクス・インコーポレイテツド トリガ・ホールドオフ装置
JPS6166167A (ja) * 1984-09-04 1986-04-04 テクトロニツクス・インコーポレイテツド デジタル・オシロスコープ用トリガ・ホールドオフ装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6166168A (ja) * 1984-09-04 1986-04-04 テクトロニツクス・インコーポレイテツド トリガ・ホールドオフ装置
JPS6166167A (ja) * 1984-09-04 1986-04-04 テクトロニツクス・インコーポレイテツド デジタル・オシロスコープ用トリガ・ホールドオフ装置

Similar Documents

Publication Publication Date Title
JPS5458110A (en) Automobile controller
GB1111760A (en) Voltage to time-interval converter
JPH0424069U (ja)
JPS5672510A (en) Muting circuit
JPS63141467U (ja)
SU613499A1 (ru) Селектор интервалов между импульсами
SU636789A1 (ru) Устройство сравнени сигналов
JPS5474786A (en) Counting device
JPS62184373A (ja) 試験信号発生回路
JPH04337920A (ja) タイマ装置
JPH0246208Y2 (ja)
SU744943A1 (ru) Формирователь импульсов
JPS5338343A (en) Display device
GB1383951A (en) Function generators
JPS58129156U (ja) オシロスコ−プの掃引用トリガパルス発生回路
JPS6197231U (ja)
JPS5735713A (en) Raster scanning type display device
JPS61126347U (ja)
JPS5425877A (en) Pulse period judgement circuit
JPS62188516A (ja) 遅延回路
JPH01146627U (ja)
JPS62148868A (ja) 試験信号発生回路
JPS5456761A (en) Signal detector
JPS60263511A (ja) チヤタリング防止回路
JPS62100721U (ja)