JPH0246208Y2 - - Google Patents

Info

Publication number
JPH0246208Y2
JPH0246208Y2 JP12012382U JP12012382U JPH0246208Y2 JP H0246208 Y2 JPH0246208 Y2 JP H0246208Y2 JP 12012382 U JP12012382 U JP 12012382U JP 12012382 U JP12012382 U JP 12012382U JP H0246208 Y2 JPH0246208 Y2 JP H0246208Y2
Authority
JP
Japan
Prior art keywords
period
duty cycle
register
signal
timer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP12012382U
Other languages
English (en)
Other versions
JPS5925927U (ja
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP12012382U priority Critical patent/JPS5925927U/ja
Publication of JPS5925927U publication Critical patent/JPS5925927U/ja
Application granted granted Critical
Publication of JPH0246208Y2 publication Critical patent/JPH0246208Y2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Feedback Control In General (AREA)
  • Supply And Distribution Of Alternating Current (AREA)

Description

【考案の詳細な説明】 本考案は、オープンシヨーケース、照明設備、
あるいは、空調設備等の制御期間を定めるデユー
テイサイクルを制御する制御装置に関する。
デユーテイサイクル制御装置は、たとえば、オ
ープンシヨーケース内の温度センサの信号とは無
関係に所定の期間冷却用のコンプレツサをオフ状
態として、電力節減を図るものである。
この種のデユーテイサイクルの制御装置は、従
来はデユーテイサイクルのオン期間とオフ期間と
はたとえば30分或いは60分という値に固定された
ものしかなかつた。したがつて、従来のデユーテ
イサイクルの制御装置によれば、上述のような複
数種類の制御対象の夫々に対して全て同じ周期で
デユーテイサイクル制御が行なわれるので、照明
設備に対しては短い周期、シヨーケースに対して
は長い周期というように夫々の設備に対して最適
なデユーテイサイクルで制御が行なえないという
問題点を有していた。
本考案は上記問題点に鑑みてなされたものであ
り、その目的は、複数種類の制御対象に対する制
御のデユーテイサイクルを個々に制御できるよう
にして、夫々の制御対象に対して最適なデユーテ
イサイクルにすることができる制御装置を提供す
ることである。
以下、本考案の一実施例について図面にもとづ
いて説明する。
第1図に示すように、1はクロツクパルス発振
器であり、このクロツクパルス発振器1の出力パ
ルスがカウンタを用いたタイマ2でカウントされ
る。このタイマ2のカウントデータは比較器3,
4,5へ入力される。6は制御対象のデユーテイ
サイクル制御の周期が設定される周期レジスタで
あり、この周期レジスタ6の設定値が比較器3へ
入力される。比較器3ではこのタイマ2のカウン
ト値と周期レジスタ6の設定値とを比較して両者
が一致すると、タイマ2へリセツト信号を出力す
る。
7はデユーテイサイクルの周期におけるデユー
テイ信号がオンになるタイミングが設定される
ONレジスタであり、このONレジスタ7の設定
値が比較器5へ入力される。比較器5において
は、タイマ2のカウント値とONレジスタ7の設
定値とを比較して両者が一致すると、フリツプフ
ロツプ8をリセツトする信号を出力する。9はデ
ユーテイサイクルの周期におけるデユーテイ信号
がオフになるタイミングが設定されるOFFレジ
スタであり、このOFFレジスタ9の設定値が比
較器4へ入力される。比較器4においては、タイ
マ2のカウント値とOFFレジスタ9の設定値と
を比較して両者が一致すると、フリツプフロツプ
8をセツトする信号を出力する。フリツプフロツ
プ8の出力端子が、インバータ10を介して制御
対象E1に接続される。
上述のように構成されたデユーテイサイクル制
御装置C1と同様の構成である制御装置C2,C3…,
Coが複数の制御対象E2,E3,Eoに夫々接続され
る。ただし、クロツクパルス発生器1は制御装置
C1,C2,C3,…,Coに対して共通して設けられ
る。
以下、上述の制御装置C1,C2,C3,…,Co
動作について、第2図のタイミングチヤートを参
照して説明する。
クロツクパルス発振器1のクロツクパルスをカ
ウントするタイマ2のカウント値が、時刻t1で周
期レジスタ6の設定値と一致すると、比較器3か
らリセツト信号が出力されてタイマ2がゼロにリ
セツトされる。この時、タイマ2はクロツクパル
ス発振器1のクロツクパルスを再びゼロからカウ
ントしていき、時刻t2で周期レジスタ6の設定値
と一致すると再びゼロリセツトされる。このタイ
マ2は、クロツクパルスをカウントしてカウント
値が周期レジスタ6の設定値と一致する毎にゼロ
リセツトされ、再びゼロからのカウントを行なう
という動作を繰り返えす。すなわち、タイマ2の
カウントによつて、時刻t1から時刻t2までの時間
であるデユーテイサイクルの周期T1が定められ
る。
このタイマ2のカウント値はまた比較器4で
OFFレジスタ9の設定値すなわちデユーテイサ
イクルの周期におけるデユーテイ信号がオフにな
るタイミングの設定値と比較され、タイマ2のカ
ウント値が時刻t3でOFFレジスタ9の設定値と一
致すると、フリツプフロツプ8をセツトするため
のパルス信号が比較器4から出力される。この
時、フリツプフロツプ8の出力端子が“High”
に反転し、インバータ9の出力が“Low”に反
転する。このため、制御対象E1へ入力されるデ
ユーテイ信号がオフになる。さらに、タイマ2の
カウント値は比較器5でONレジスタ7の設定値
すなわちデユーテイサイクルの周期におけるデユ
ーテイ信号がオンになるタイミングの設定値と比
較され、タイマ2のカウント値が時刻t4でONレ
ジスタ7の設定値と一致すると、フリツプフロツ
プ8をリセツトするための信号が比較器5から出
力される。この時、フリツプフロツプ8の出力端
子が“Low”に反転し、インバータ10の出力
が“High”に反転する。したがつて、制御対象
E1へ入力されるデユーテイ信号がオンになる。
すなわち、OFFレジスタ9とONレジスタ7の設
定値によつてデユーテイ信号がオンになる期間
Td1が定められる。上述の動作をタイマ2がクロ
ツクパルスをカウントして、タイマ2のカウント
値が周期レジスタ6の設定値と一致する毎に繰り
返えす。
上述したように、同様の構成である制御装置
C1,C2,C3,…,Coが同一のユニツト内に組み
込まれ、かつ各制御装置C1,C2,C3,…,Co
複数の制御対象E1,E2,E3,…,Eoが接続され
る。また、周期レジスタ6、ONレジスタ7、
OFFレジスタ9の夫々の設定値が可変であるの
で、制御対象の夫々に最適なデユーテイサイクル
の周期とデユーテイ信号のオン期間を設稚定する
ことができる。例えば、第2図bに示すように、
制御装置C2の出力の周期T2及びデユーテイ信号
のオン期間Td2を第2図aの制御装置C1の出力の
周期T1及びデユーテイ信号のオン期間Td1より短
くして、制御対象E2に対して最適なデユーテイ
サイクルの周期とデユーテイ信号のオン期間にす
ることができる。
以上説明したように、本考案においては、制御
対象のデユーテイサイクルの周期を設定する第1
の設定手段と、1つのデユーテイサイクルにおけ
るオン期間を設定する第2の設定手段と、1つの
デユーテイサイクルのオフ期間を設定する第3の
設定手段と、上記第1の設定手段と第2の設定手
段と第3の設定手段との設定値にもとづいてデユ
ーテイサイクル中のオン信号とオフ信号とを生成
するデユーテイ信号生成手段とを備えた制御回路
を複数個を1つのユニツトとして編成したから、
複数の制御対象に対して夫々に最適なデユーテイ
サイクルで制御が行なえる。
【図面の簡単な説明】
第1図は本考案の一実施例を示すブロツク図、
第2図は本考案の一実施例を示すタイミングチヤ
ートである。 1……クロツクパルス発振器、2……タイマ、
3,4,5……比較器、6……周期レジスタ、7
……ONレジスタ、8……フリツプフロツプ、9
……OFFレジスタ、10……インバータ、C1
Co……制御装置、E1〜Eo……制御対象。

Claims (1)

    【実用新案登録請求の範囲】
  1. 制御対象のデユーテイサイクルの周期を設定す
    る第1の設定手段と、1つのデユーテイサイクル
    におけるオン期間を設定する第2の設定手段と、
    1つのデユーテイサイクルのオフ期間を設定する
    第3の設定手段と、上記第1の設定手段と第2の
    設定手段と第3の設定手段との設定値にもとづい
    てデユーテイサイクル中のオン信号とオフ信号と
    を生成するデユーテイ信号生成手段とを備えた制
    御回路を複数個を1つのユニツトとして編成した
    ことを特徴とするデユーテイサイクル制御装置。
JP12012382U 1982-08-07 1982-08-07 デユ−テイサイクル制御装置 Granted JPS5925927U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP12012382U JPS5925927U (ja) 1982-08-07 1982-08-07 デユ−テイサイクル制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP12012382U JPS5925927U (ja) 1982-08-07 1982-08-07 デユ−テイサイクル制御装置

Publications (2)

Publication Number Publication Date
JPS5925927U JPS5925927U (ja) 1984-02-17
JPH0246208Y2 true JPH0246208Y2 (ja) 1990-12-06

Family

ID=30275417

Family Applications (1)

Application Number Title Priority Date Filing Date
JP12012382U Granted JPS5925927U (ja) 1982-08-07 1982-08-07 デユ−テイサイクル制御装置

Country Status (1)

Country Link
JP (1) JPS5925927U (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2002025792A1 (fr) * 2000-09-19 2002-03-28 Kazuo Miwa Dispositif de commande d'economie d'energie et systeme d'economie d'energie

Also Published As

Publication number Publication date
JPS5925927U (ja) 1984-02-17

Similar Documents

Publication Publication Date Title
JPH0246208Y2 (ja)
US5063355A (en) Timer circuit
JPS5811340U (ja) 任意周波数発生装置
JPS5692606A (en) Frequency discriminating circuit
JPS6347083Y2 (ja)
JPH0213484B2 (ja)
JPS5465582A (en) Judgement circuit of chattering time
JPS61110179U (ja)
JPS60131051U (ja) ウオツチドツグ回路
JPS60102690U (ja) 放射線測定器雑音防止回路
SU1737712A1 (ru) Многоканальный таймер
JPS5533577A (en) Air conditioner
JPS551703A (en) Programmable pulse generator
JPS586446U (ja) 周波数発生装置
JPS58129156U (ja) オシロスコ−プの掃引用トリガパルス発生回路
JPS6312545B2 (ja)
Anepir et al. Infralow-frequency digital phase meter[Abstract Only]
JPH04337920A (ja) タイマ装置
JPS585130U (ja) プログラマブルロジツクコントロ−ラ
JPS61143334U (ja)
JPH0398531U (ja)
JPH03637B2 (ja)
JPS5978734U (ja) 遅延出力回路
JPS6017269A (ja) 内燃機関用点火時期制御装置
JPS5762770A (en) Phase angle control circuit of thyristor converter