JPH0417541B2 - - Google Patents
Info
- Publication number
- JPH0417541B2 JPH0417541B2 JP61220886A JP22088686A JPH0417541B2 JP H0417541 B2 JPH0417541 B2 JP H0417541B2 JP 61220886 A JP61220886 A JP 61220886A JP 22088686 A JP22088686 A JP 22088686A JP H0417541 B2 JPH0417541 B2 JP H0417541B2
- Authority
- JP
- Japan
- Prior art keywords
- sub
- processor
- control signal
- master processor
- processors
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Landscapes
- Debugging And Monitoring (AREA)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP61220886A JPS6378267A (ja) | 1986-09-20 | 1986-09-20 | マルチプロセツサの暴走検出回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP61220886A JPS6378267A (ja) | 1986-09-20 | 1986-09-20 | マルチプロセツサの暴走検出回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS6378267A JPS6378267A (ja) | 1988-04-08 |
JPH0417541B2 true JPH0417541B2 (enrdf_load_html_response) | 1992-03-26 |
Family
ID=16758076
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP61220886A Granted JPS6378267A (ja) | 1986-09-20 | 1986-09-20 | マルチプロセツサの暴走検出回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6378267A (enrdf_load_html_response) |
-
1986
- 1986-09-20 JP JP61220886A patent/JPS6378267A/ja active Granted
Also Published As
Publication number | Publication date |
---|---|
JPS6378267A (ja) | 1988-04-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4684885A (en) | Arrangement for on-line diagnostic testing of an off-line standby processor in a duplicated processor configuration | |
JPH0417541B2 (enrdf_load_html_response) | ||
JPH05282244A (ja) | 情報処理装置 | |
JP2834062B2 (ja) | 情報処理システム | |
JPH07120343B2 (ja) | マルチプロセッサシステム | |
JPS6252336B2 (enrdf_load_html_response) | ||
JPH04333963A (ja) | 障害処理方式 | |
JP3497179B2 (ja) | データ処理システムのバス管理方式 | |
JP2758752B2 (ja) | 共通バス競合調停方式 | |
JPS6038951A (ja) | 通信処理装置 | |
JPS62162155A (ja) | 情報処理システム | |
JPH0458340A (ja) | プロセッサ監視回路 | |
JPS6228837A (ja) | 割込信号制御方式 | |
JPH0573484A (ja) | 情報処理システム | |
JPS62271033A (ja) | デ−タ転送処理装置 | |
JPH0271357A (ja) | プロセッサ回路 | |
JPH10143393A (ja) | 診断処理装置 | |
JPS6118292A (ja) | 電子交換機の割込制御方式 | |
JPH03141455A (ja) | データ転送方式 | |
JPS59231947A (ja) | 時分割多重伝送システム | |
JPS62106564A (ja) | 情報処理システムの現用/予備切り替え制御方式 | |
JPH05274173A (ja) | 擬似障害設定方式 | |
JPH076123A (ja) | 割込み装置 | |
JPH103463A (ja) | プロセッサ間通信方法 | |
JPS63194445A (ja) | マルチポイント通信方式 |