JPH0416995A - デイスプレイ制御装置 - Google Patents
デイスプレイ制御装置Info
- Publication number
- JPH0416995A JPH0416995A JP2122057A JP12205790A JPH0416995A JP H0416995 A JPH0416995 A JP H0416995A JP 2122057 A JP2122057 A JP 2122057A JP 12205790 A JP12205790 A JP 12205790A JP H0416995 A JPH0416995 A JP H0416995A
- Authority
- JP
- Japan
- Prior art keywords
- character
- attribute
- memory
- data
- code
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 claims description 3
- 230000015572 biosynthetic process Effects 0.000 abstract description 8
- 238000003786 synthesis reaction Methods 0.000 abstract description 8
- 238000012986 modification Methods 0.000 abstract description 6
- 230000004048 modification Effects 0.000 abstract description 6
- 238000010586 diagram Methods 0.000 description 4
- 230000006870 function Effects 0.000 description 3
- 238000005034 decoration Methods 0.000 description 2
- 210000004556 brain Anatomy 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000012447 hatching Effects 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
Landscapes
- Digital Computer Display Output (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
[産業上の利用分野]
この発明は、ラスクスキャン型CRTや液晶なとの各種
ディスプレイ装置に文字情報を表示させるコートリフし
ツシュ方式のディスプレイ制御装置ここ関するものであ
る。
ディスプレイ装置に文字情報を表示させるコートリフし
ツシュ方式のディスプレイ制御装置ここ関するものであ
る。
[従来の技術]
第2図は従来のコードリフレッシュ方式のディスブしイ
制御装置の表示系の要部を示すブロック図である。図に
おいて、1は表示のためのアドレスを所定の表示タイミ
ング乙こ従って出力する表示アドレス発生回路、2は表
示する文字に対応したリフしツシュメモ1八 2aは文
字コートか格納される文字コートメモリ、2bは罫線な
とのアトリビュートコードが格納されるアトリビュート
コートメモリ、3はROM(読出し専用メモリ)又はR
AM(読出し書込みメモリ)に文字フォントが格納され
ているキャラクタジェネレータ、6は罫線なとの文字修
飾を行う単一アトリピュート生成回路6a、6b、6c
・・・・・・等の単一アトリビュート機能を実現するラ
ンダムロジックにより構成されるアトリビュート生成回
路、5はキャラクタジェネレータ3が出力する出力信号
である文字フォントデータとアトリビュート生成回路6
か出力する出力信号であるアトリビュートデータ(アト
リビュート情報)を合成し、ディスプレイ装置(図示し
ない)に適した信号を出力するヒデオ合成回路である。
制御装置の表示系の要部を示すブロック図である。図に
おいて、1は表示のためのアドレスを所定の表示タイミ
ング乙こ従って出力する表示アドレス発生回路、2は表
示する文字に対応したリフしツシュメモ1八 2aは文
字コートか格納される文字コートメモリ、2bは罫線な
とのアトリビュートコードが格納されるアトリビュート
コートメモリ、3はROM(読出し専用メモリ)又はR
AM(読出し書込みメモリ)に文字フォントが格納され
ているキャラクタジェネレータ、6は罫線なとの文字修
飾を行う単一アトリピュート生成回路6a、6b、6c
・・・・・・等の単一アトリビュート機能を実現するラ
ンダムロジックにより構成されるアトリビュート生成回
路、5はキャラクタジェネレータ3が出力する出力信号
である文字フォントデータとアトリビュート生成回路6
か出力する出力信号であるアトリビュートデータ(アト
リビュート情報)を合成し、ディスプレイ装置(図示し
ない)に適した信号を出力するヒデオ合成回路である。
次に、上記従来のディスプレイ制御装置の表示系の動作
について説明する。表示アドレス発生回路1は、一定の
周期てディスプレイ装置(図示しない)の表示画面に対
応したリフレッシュメモリ2のアドレスとしてのキャラ
クタアドレスと、キャラクタジェネレータ3及びアトリ
ビュート生成回路6に対するラスタアドレスを出力する
。リフレッシュメモリ2中、文字コートメモリ2aには
表示画面の表示位置に対応した文字コートが書き込まれ
ており、この文字コートメモリ2aは上記キャラクタア
ドレスで指定された領域の文字コートを文字コードデー
タとして出力する。また、アトリビュートコートメモリ
2bにはアトリビュートコートが書き込まれており、こ
のアトリビュートコートメモリ2bは上記キャラクタア
ドレスで指定された領域のアトリビュートコートをアト
リビュートコートをデータとして出力する。上記文字コ
ートデータは、対応する文字フォントの文字アドレスと
して上記ラスタアドレスと共にキャラクタジェネレータ
3に人力され、このキャラクタジェネレータ3は文字フ
ォントを文字フォントデータとして出力する。また、上
記アトリビュートコードデータは、対応する文字位置を
修飾するために上記ラスタアトしスと共にアトリビュー
ト生成回路6に人力され、このアトリビュート生成回路
6はこれらの信号をデコードし、対応するアトリビュー
ト機能(例えば単一アトリビュート生成回路6a)を選
択し、ランダムロジックを経由することにより指定され
た罫線なとのアトリビュートデータ(アトリビュート信
号)を生成する。ビデオ合成回路5は、キャラクタジェ
ネレータ3の出力信号である文字フォントデータとアト
リビュート生成回路6の出力信号であるアトリビュート
データを合成し、ディスプレイ装置に通したビデオ信号
に変換する。これにより、ティスブしイ装置の表示画面
に修飾された文字が表示される。
について説明する。表示アドレス発生回路1は、一定の
周期てディスプレイ装置(図示しない)の表示画面に対
応したリフレッシュメモリ2のアドレスとしてのキャラ
クタアドレスと、キャラクタジェネレータ3及びアトリ
ビュート生成回路6に対するラスタアドレスを出力する
。リフレッシュメモリ2中、文字コートメモリ2aには
表示画面の表示位置に対応した文字コートが書き込まれ
ており、この文字コートメモリ2aは上記キャラクタア
ドレスで指定された領域の文字コートを文字コードデー
タとして出力する。また、アトリビュートコートメモリ
2bにはアトリビュートコートが書き込まれており、こ
のアトリビュートコートメモリ2bは上記キャラクタア
ドレスで指定された領域のアトリビュートコートをアト
リビュートコートをデータとして出力する。上記文字コ
ートデータは、対応する文字フォントの文字アドレスと
して上記ラスタアドレスと共にキャラクタジェネレータ
3に人力され、このキャラクタジェネレータ3は文字フ
ォントを文字フォントデータとして出力する。また、上
記アトリビュートコードデータは、対応する文字位置を
修飾するために上記ラスタアトしスと共にアトリビュー
ト生成回路6に人力され、このアトリビュート生成回路
6はこれらの信号をデコードし、対応するアトリビュー
ト機能(例えば単一アトリビュート生成回路6a)を選
択し、ランダムロジックを経由することにより指定され
た罫線なとのアトリビュートデータ(アトリビュート信
号)を生成する。ビデオ合成回路5は、キャラクタジェ
ネレータ3の出力信号である文字フォントデータとアト
リビュート生成回路6の出力信号であるアトリビュート
データを合成し、ディスプレイ装置に通したビデオ信号
に変換する。これにより、ティスブしイ装置の表示画面
に修飾された文字が表示される。
[発明が解決しようとする課題]
上記した従来のコードリフレッシュ方式のディスプレイ
制御装置は以上のように構成されているので、アトリビ
ュート生成回路6は単一アトリビュートを生成する各単
一アトリビュート生成回路6a、6b、6c・・・・・
・等の集合体から成っているために、アトリビュートの
種類が増加したり複雑なアトリビュートを表示しようと
すると、アトリビュート生成回路60ロジツク量が膨大
になる。
制御装置は以上のように構成されているので、アトリビ
ュート生成回路6は単一アトリビュートを生成する各単
一アトリビュート生成回路6a、6b、6c・・・・・
・等の集合体から成っているために、アトリビュートの
種類が増加したり複雑なアトリビュートを表示しようと
すると、アトリビュート生成回路60ロジツク量が膨大
になる。
また、あらかじめH/W (ハードウェア)で用意され
た小数のアトリビュートしか表示することかてきず、S
/W(ソフトウェア)の自由度が減少する。さらに、文
字に網掛は等のグラフィックイメージの修飾を行う場合
は、コードリフレッシュ方式だけでは実現することかで
きず、グラフィック方式のディスプレイ制#装置も必要
になる等の問題点があった。
た小数のアトリビュートしか表示することかてきず、S
/W(ソフトウェア)の自由度が減少する。さらに、文
字に網掛は等のグラフィックイメージの修飾を行う場合
は、コードリフレッシュ方式だけでは実現することかで
きず、グラフィック方式のディスプレイ制#装置も必要
になる等の問題点があった。
この発明は上記のような問題点を解消するためになされ
たもので、アトリビュート生成回路をグラフィックイメ
ージのパターンメモリ化することにより、Uシック量を
削減し、S/Wの自由度を増大し、さら乙こコードリフ
レッシュ方式でクラフィックイメージの文字修飾を可能
とするディスプレイ制御装置を得ることを目的とする。
たもので、アトリビュート生成回路をグラフィックイメ
ージのパターンメモリ化することにより、Uシック量を
削減し、S/Wの自由度を増大し、さら乙こコードリフ
レッシュ方式でクラフィックイメージの文字修飾を可能
とするディスプレイ制御装置を得ることを目的とする。
[課題を解決するための手段]
この発明に係るディスプレイ制御装置は、アトリビュー
ト生成に中央処理装置(CPIJ>よりアクセス可能な
パターンRAM等のメモリから成る回路を備えたもので
ある。
ト生成に中央処理装置(CPIJ>よりアクセス可能な
パターンRAM等のメモリから成る回路を備えたもので
ある。
[作用コ
この発明におけるディスプレイ制御装置は、中央処理装
置(CPU)よりアクセス可能なパターンメモリは、ア
トリビュートを生成するために、表示する文字と同じボ
ティフエイス(例えばwc16ドツト、横16ドツト)
のビット構成を有し、また必要なアトリビュートの種類
分の容量を持ち、S/Wにより任意のグラフィックイメ
ージの修飾パターンを書き込むことができる。そのため
に、キャラクタジェネレータが出力する文字フォントデ
ータとL記パターンメモリの出力するデータをビデオ合
成回路で合成することにより、多種類の修飾された文字
がディスプレイ装置の表示画面に表示できる。
置(CPU)よりアクセス可能なパターンメモリは、ア
トリビュートを生成するために、表示する文字と同じボ
ティフエイス(例えばwc16ドツト、横16ドツト)
のビット構成を有し、また必要なアトリビュートの種類
分の容量を持ち、S/Wにより任意のグラフィックイメ
ージの修飾パターンを書き込むことができる。そのため
に、キャラクタジェネレータが出力する文字フォントデ
ータとL記パターンメモリの出力するデータをビデオ合
成回路で合成することにより、多種類の修飾された文字
がディスプレイ装置の表示画面に表示できる。
[実施例コ
以下、この発明の一実施例を図について説明する。第1
図はこの発明の実施例であるディスプレイ制御装置の表
示系の要部を示すブロック図である。図において、1は
表示のためのアドレスを所定の表示タイミングに従って
出力する表示アドレス発生回路、2は表示する文字に対
応したI/フレッシュメモ1八 2aは文字コートが格
納される文字コートメモリ、2bは罫線なとのアトリビ
ュートコートが格納されるアトリビュートコートメモリ
、3はROM(読出し専用メモリ)又はRAM(読出し
書込みメモリ)に文字フォントが格納されているキャラ
クタジェネレータ、4はこの発明により設けられたグラ
フィックイメージの任意の修飾パターンを格納するRA
Mから成るパターンメモリ、5はキャラクタジェネレー
タ3が出力する出力信号である文字フォントデータとパ
ターンメモリ4が出力する出力信号であるアトリビュー
トデータ(アトリビュート情報)を合成し、ディスプレ
イ装置(図示しない)に適した信号を出方するビデオ合
成回路である。
図はこの発明の実施例であるディスプレイ制御装置の表
示系の要部を示すブロック図である。図において、1は
表示のためのアドレスを所定の表示タイミングに従って
出力する表示アドレス発生回路、2は表示する文字に対
応したI/フレッシュメモ1八 2aは文字コートが格
納される文字コートメモリ、2bは罫線なとのアトリビ
ュートコートが格納されるアトリビュートコートメモリ
、3はROM(読出し専用メモリ)又はRAM(読出し
書込みメモリ)に文字フォントが格納されているキャラ
クタジェネレータ、4はこの発明により設けられたグラ
フィックイメージの任意の修飾パターンを格納するRA
Mから成るパターンメモリ、5はキャラクタジェネレー
タ3が出力する出力信号である文字フォントデータとパ
ターンメモリ4が出力する出力信号であるアトリビュー
トデータ(アトリビュート情報)を合成し、ディスプレ
イ装置(図示しない)に適した信号を出方するビデオ合
成回路である。
次に、上記この発明の実施例であるディスブレイ制御装
置の表示系の動作について説明する。パターンメモリ4
は中央処理装置(CP U)がアクセスできるメモリで
あり、またカラーに対応してR(赤)、G(緑)、B(
青)の各ブレーンことにあり、S/Wは希望する任意の
グラフィックイメージの修飾パターンをアトリビュート
コートに対応したアドレスに書き込んでおく。上記第2
図に示す従来装置と同様に、表示アドレス発生回路1は
、一定の周期でディスプレイ装置(図示しない)の表示
画面に対応したリフレッシュメモリ2のアドレスとして
のキャラクタアドレスと、キャラクタジェネレータ3及
びパターンメモリ4に対するラスタアドレスを出力する
。リフト・ンシュメモリ2中、文字コードメモリ2aに
は表示画面の表示位置に対応した文字コードが書き込ま
れており、この文字コートメモリ2aは上記キャラクタ
アドレスで指定された領域の文字コードを文字コートデ
ータとして出力する。また、アトリビュートコードメモ
リ2bにはアトリビュートコードが書き込まれており、
このアトリビュートコートメモリ2bは上記キャラクタ
アドレスで指定された領域のアトリビュートコートをア
トリビュートコードデータとして出力する。キャラクタ
ジェネレータ3は上記文字コートデータと上記ラスタア
ドレスを人力し、文字フォントを文字フォントデータと
して出力する。パターンメモリ4は上記アトリビュート
コートデータと上記ラスタアドレスを人力し、アトリビ
ュートデータ(アトリビュート情報)をグラフィックイ
メージで出力する。キャラクタジェネレータ3が出力す
る出力信号である文字フォントデータと、パターンメモ
リ4か出力する出力信号であるキャラクタ単位のアトリ
ビュートデータはビデオ合成回路5に人力される。ビデ
オ合成回路5では、人力された各データをAND、OR
等の単純な論理回路による論理演算により修飾された文
字表示データの合成を行い、これにより、ディスプレイ
装置に適したビデオ信号に変換する。
置の表示系の動作について説明する。パターンメモリ4
は中央処理装置(CP U)がアクセスできるメモリで
あり、またカラーに対応してR(赤)、G(緑)、B(
青)の各ブレーンことにあり、S/Wは希望する任意の
グラフィックイメージの修飾パターンをアトリビュート
コートに対応したアドレスに書き込んでおく。上記第2
図に示す従来装置と同様に、表示アドレス発生回路1は
、一定の周期でディスプレイ装置(図示しない)の表示
画面に対応したリフレッシュメモリ2のアドレスとして
のキャラクタアドレスと、キャラクタジェネレータ3及
びパターンメモリ4に対するラスタアドレスを出力する
。リフト・ンシュメモリ2中、文字コードメモリ2aに
は表示画面の表示位置に対応した文字コードが書き込ま
れており、この文字コートメモリ2aは上記キャラクタ
アドレスで指定された領域の文字コードを文字コートデ
ータとして出力する。また、アトリビュートコードメモ
リ2bにはアトリビュートコードが書き込まれており、
このアトリビュートコートメモリ2bは上記キャラクタ
アドレスで指定された領域のアトリビュートコートをア
トリビュートコードデータとして出力する。キャラクタ
ジェネレータ3は上記文字コートデータと上記ラスタア
ドレスを人力し、文字フォントを文字フォントデータと
して出力する。パターンメモリ4は上記アトリビュート
コートデータと上記ラスタアドレスを人力し、アトリビ
ュートデータ(アトリビュート情報)をグラフィックイ
メージで出力する。キャラクタジェネレータ3が出力す
る出力信号である文字フォントデータと、パターンメモ
リ4か出力する出力信号であるキャラクタ単位のアトリ
ビュートデータはビデオ合成回路5に人力される。ビデ
オ合成回路5では、人力された各データをAND、OR
等の単純な論理回路による論理演算により修飾された文
字表示データの合成を行い、これにより、ディスプレイ
装置に適したビデオ信号に変換する。
なお、上記実施例では、パターンメモリ4をパターンR
AMで構成した場合について説明しているか、あらかじ
め使用が予想される多種類のパターンをROM化したパ
ターンROMで構成しても良い。
AMで構成した場合について説明しているか、あらかじ
め使用が予想される多種類のパターンをROM化したパ
ターンROMで構成しても良い。
また、上記実施例において、パターンメモリ4をモノク
ロ対応として単一プレーン化し、より単純な回路構成に
しても良い。上記実施例では説明の都合上、キャラクタ
ジェネレータ3とパターンメモリ4とを別個のブロック
として示しているが、H/Wの構成上は同一チップであ
っても良い。
ロ対応として単一プレーン化し、より単純な回路構成に
しても良い。上記実施例では説明の都合上、キャラクタ
ジェネレータ3とパターンメモリ4とを別個のブロック
として示しているが、H/Wの構成上は同一チップであ
っても良い。
[発明の効果コ
以上のように、この発明のディスプレイ制御装置によれ
は、アトリビュートの生成に中央処理装置(CPU)よ
りアクセス可能なパターンRAM等のメモリから成る回
路を備えた構成としたので、ロジック量を削減し、S/
Wの自由度を増大した簡単な回路構成により、網掛は等
の複雑な文字修飾をS/Wプログラマアルに容易に表示
できるディスプレイ制御装置が得られるという優れた効
果を奏する。
は、アトリビュートの生成に中央処理装置(CPU)よ
りアクセス可能なパターンRAM等のメモリから成る回
路を備えた構成としたので、ロジック量を削減し、S/
Wの自由度を増大した簡単な回路構成により、網掛は等
の複雑な文字修飾をS/Wプログラマアルに容易に表示
できるディスプレイ制御装置が得られるという優れた効
果を奏する。
第1図はこの発明の実施例であるディスプレイ制御装置
の表示系の要部を示すブロック図、第2図は従来のコー
ドリフレッシュ方式のディスプレイ制御装置の表示系の
要部を示すブロック図である。 図において、1・・・表示アトルス発生回路、2・・・
リフレッシュメモリ、2a・・・文字コードメモリ、2
b・・・アトリビュートコードメモリハ 3・・・キャ
ラクタジェネレータ、4・・・パターンメモリ、5−・
・ビデオ合成回路、6・・・アトリヒュート生成回路、
6a、6b、6c・・・単一アトリビュート生成回路で
ある。 なお、図中、同一符号は同一 又は相当部分をボす。
の表示系の要部を示すブロック図、第2図は従来のコー
ドリフレッシュ方式のディスプレイ制御装置の表示系の
要部を示すブロック図である。 図において、1・・・表示アトルス発生回路、2・・・
リフレッシュメモリ、2a・・・文字コードメモリ、2
b・・・アトリビュートコードメモリハ 3・・・キャ
ラクタジェネレータ、4・・・パターンメモリ、5−・
・ビデオ合成回路、6・・・アトリヒュート生成回路、
6a、6b、6c・・・単一アトリビュート生成回路で
ある。 なお、図中、同一符号は同一 又は相当部分をボす。
Claims (1)
- コードリフレッシュ方式のディスプレイ制御装置におい
て、アトリビュート生成回路の回路構成を、アトリビュ
ートの生成に中央処理装置(CPU)よりアクセス可能
なメモリから成る回路で構成したことを特徴とするディ
スプレイ制御装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2122057A JPH0416995A (ja) | 1990-05-11 | 1990-05-11 | デイスプレイ制御装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2122057A JPH0416995A (ja) | 1990-05-11 | 1990-05-11 | デイスプレイ制御装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0416995A true JPH0416995A (ja) | 1992-01-21 |
Family
ID=14826555
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2122057A Pending JPH0416995A (ja) | 1990-05-11 | 1990-05-11 | デイスプレイ制御装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0416995A (ja) |
-
1990
- 1990-05-11 JP JP2122057A patent/JPH0416995A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0197412B1 (en) | Variable access frame buffer memory | |
JPH04257085A (ja) | ブロックテクスチャコンプレックスクリップマスクプロセッサ | |
EP0590961B1 (en) | Image processing apparatus | |
JPH0327119B2 (ja) | ||
EP0175340B1 (en) | A computer display system for producing color text and graphics | |
US4706074A (en) | Cursor circuit for a dual port memory | |
EP0673012A2 (en) | Controller for a display with multiple common lines for each pixel | |
US4626839A (en) | Programmable video display generator | |
JPH0416995A (ja) | デイスプレイ制御装置 | |
JPH0352067B2 (ja) | ||
JPH03116194A (ja) | ディスブレイ制御装置 | |
JPS61113092A (ja) | コンピユ−タ・デイスプレイ・システム | |
JPS62148992A (ja) | 表示制御装置 | |
JPS6362750B2 (ja) | ||
JPS5915983A (ja) | カラ−表示制御装置 | |
JPH08314429A (ja) | 半透明色画像生成装置 | |
AU679320B2 (en) | Computer display system controller | |
JPS6126085A (ja) | 画像表示方式 | |
JP2905509B2 (ja) | 表示情報処理回路 | |
JPH0443594B2 (ja) | ||
KR900010177Y1 (ko) | 어트리뷰트 제어신호 발생회로 | |
JPH01235996A (ja) | 文字表示装置 | |
JPS60164796A (ja) | 画像表示装置 | |
JPS63113599A (ja) | カラ−グラフイツク表示装置 | |
JPH0437796A (ja) | テキスト画面表示装置 |