JPH0412393A - Liquid crystal display device - Google Patents

Liquid crystal display device

Info

Publication number
JPH0412393A
JPH0412393A JP11554890A JP11554890A JPH0412393A JP H0412393 A JPH0412393 A JP H0412393A JP 11554890 A JP11554890 A JP 11554890A JP 11554890 A JP11554890 A JP 11554890A JP H0412393 A JPH0412393 A JP H0412393A
Authority
JP
Japan
Prior art keywords
data
circuit
liquid crystal
field memory
crystal display
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP11554890A
Other languages
Japanese (ja)
Inventor
▲せい▼原 浩一郎
Kouichirou Sehara
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP11554890A priority Critical patent/JPH0412393A/en
Publication of JPH0412393A publication Critical patent/JPH0412393A/en
Pending legal-status Critical Current

Links

Landscapes

  • Liquid Crystal Display Device Control (AREA)

Abstract

PURPOSE:To obtain a function to perform the enlarged display of a required display part by providing a field memory circuit, a line buffer, and a readout data select circuit in a frame memory circuit, and also providing an enlarged display control circuit to variably control respective signal. CONSTITUTION:The frame memory circuit 4 is equipped with the field memory 41 to store an input video signal, the line buffer 42 to store output data of one line, and the readout data select circuit 43 to output the output data of the line buffer 42 and that of the field memory 41 alternatively. Also, the enlarged display control circuit to variably control the length of a write enable signal which controls data write on the field memory 41, the cycle of a read clock signal which controls data read out of the field memory 41, and the number of times of readout of the same data from the line buffer 42 by the readout data select circuit 43, respectively is provided. Thereby, it is possible to enlarge and display an arbitrary part on a screen.

Description

【発明の詳細な説明】 〈産業上の利用分野〉 本発明は、例えばパーソナルコンピュータ等にCRT表
示装置と差し換え可能に接続して該パーソナルコンピュ
ータ等からのビデオ信号による画面を表示する液晶表示
装置に関するものである。
DETAILED DESCRIPTION OF THE INVENTION <Field of Industrial Application> The present invention relates to a liquid crystal display device that is connected to, for example, a personal computer or the like so as to be replaceable with a CRT display device and displays a screen based on a video signal from the personal computer or the like. It is something.

〈従来の技術〉 例えば、パーソナルコンピュータからCRT表示装置を
駆動するためには、水平同期信号、垂直同期信号および
映像信号が出力される。一方、従来の液晶表示装置は、
各画素の透明電極と裏面電極との間に交流電圧を印加す
ることにより駆動されるといったように、CRT表示装
置とは全く異なる駆動源゛理によって駆動されている。
<Prior Art> For example, in order to drive a CRT display device from a personal computer, a horizontal synchronization signal, a vertical synchronization signal, and a video signal are output. On the other hand, conventional liquid crystal display devices
It is driven by a drive source process that is completely different from that of a CRT display device, as it is driven by applying an alternating current voltage between the transparent electrode and the back electrode of each pixel.

そこで、パーソナルコンピュータにCRT表示装置と差
し換え可能に接続できる液晶表示装置が提案(特開昭6
2−92995号公報参照)されており、この液晶表示
装置は、CRT表示駆動信号を−旦フレームメモリに格
納した後に、そのフレームメモリより液晶表示に適した
タイミングでデータを読み出して液晶表示ユニットに表
示するものである。
Therefore, a liquid crystal display device that could be connected to a personal computer in a replaceable manner with a CRT display device was proposed (Japanese Unexamined Patent Publication No. 6
(Refer to Publication No. 2-92995), and this liquid crystal display device first stores a CRT display drive signal in a frame memory, and then reads data from the frame memory at a timing suitable for liquid crystal display and displays it on the liquid crystal display unit. It is to be displayed.

〈発明が解決しようとする課題〉 ところが、前述の液晶表示装置は、パーソナルコンピュ
ータ等からの入力ビデオ信号による画面を忠実に表示で
きるのであるが、表示画像が複雑であったり、小さ過ぎ
た場合等においでは、不明瞭な部分を拡大表示したりす
る機能が無いため、表示画面で表示情報を正確且つ確実
に伝達できない問題がある。
<Problems to be Solved by the Invention> However, although the above-mentioned liquid crystal display device can faithfully display a screen based on an input video signal from a personal computer, etc., there are cases where the displayed image is complex or too small. Regarding odor, there is a problem that display information cannot be accurately and reliably transmitted on the display screen because there is no function to enlarge and display unclear parts.

本発明は、このような従来の問題点に鑑みてなされたも
のであり、所要の表示個所を拡大表示できる機能を備え
た液晶表示装置を提供することを技術的課題とするもの
である。
The present invention has been made in view of such conventional problems, and a technical object thereof is to provide a liquid crystal display device having a function of enlarging and displaying a required display area.

く課題を解決するための手段〉 本発明は、上記した課題を達成するための技術的手段と
して、液晶表示装置を以下のように構成した。即ち、パ
ーソナルコンピュータ等か゛らのビデオ信号を一旦フレ
ームメモリ回路に格納した後に、そのフレームメモリ回
路から液晶表示に適したタイミングで読み出して液晶表
示用データに信号処理し、液晶表示ユニットに表示する
液晶表示装置において、前記フレームメモリ回路に、入
力ビデオ信号を記憶するフィールドメモリと、このフィ
ールドメモリの出力データの1ライン分を記憶するライ
ンバッファと、このラインバッファと前記フィールドメ
モリの各々の出力データを択一的に出力する読み出しデ
ータセレクト回路とを備え、前記フィールドメモリへの
データ書き込みを制御するライトイネーブル信号の長さ
、該フィールドメモリからのデータ読み出しを制御する
リードクロック信号の周期及び前記読み出しデータセレ
クト回路による前記ラインバッファからの同一データの
読み出し回数をそれぞれ可変制御する拡大表示制御回路
を設けたことを特徴として構成されている。
Means for Solving the Problems> In the present invention, as a technical means for achieving the above-mentioned problems, a liquid crystal display device is configured as follows. In other words, a liquid crystal display in which a video signal from a personal computer or the like is once stored in a frame memory circuit, and then read out from the frame memory circuit at a timing suitable for liquid crystal display, signal processed to data for liquid crystal display, and displayed on a liquid crystal display unit. In the apparatus, the frame memory circuit includes a field memory for storing an input video signal, a line buffer for storing one line of output data of the field memory, and output data of each of the line buffer and the field memory. a read data select circuit that uniformly outputs the length of a write enable signal that controls data writing to the field memory, a period of a read clock signal that controls data reading from the field memory, and the read data select circuit. The present invention is characterized in that it includes an enlarged display control circuit that variably controls the number of times the same data is read from the line buffer by the circuit.

〈作用〉 画面の拡大すべき個所を手動操作により指示すると、そ
の指示個所に対応して、拡大表示制御回路によりフィー
ルドメモリのライトイネーブル信号が変えられ、このラ
イトイネーブル信号により拡大すべき画面領域のデータ
のみがフィールドメモリに記憶される。このフィールド
メモリからデータを読み出すタイミングを決定するリー
ドクロック信号も、拡大表示制御回路により横方向の拡
大倍率に対応した周期に可変される。例えば、2倍に拡
大する場合には、通常表示時の液晶表示駆動用クロック
信号の2倍の周期に変えられ、フィードメモリから各ド
ツトデータが2倍に伸長されて読み出され、表示データ
がライン方向つまり横方向に2倍に拡大される。この時
、フィールドメモリからの横方向に2倍に拡大された出
力データの1ライン分がラインバッファに格納される。
<Function> When a part of the screen to be enlarged is manually specified, the enlargement display control circuit changes the write enable signal of the field memory in accordance with the specified part, and this write enable signal causes the screen area to be enlarged to be enlarged. Only data is stored in field memory. The read clock signal that determines the timing of reading data from this field memory is also varied by the enlargement display control circuit to a period corresponding to the horizontal enlargement magnification. For example, when enlarging the image twice, the period is changed to twice the period of the clock signal for driving the liquid crystal display during normal display, each dot data is expanded twice and read out from the feed memory, and the display data is It is enlarged twice in the line direction, that is, in the horizontal direction. At this time, one line of the horizontally enlarged output data from the field memory is stored in the line buffer.

このフィールドメモリからの1ライン分のデータの読み
出しが終了すると、読み出しデータセレクト回路により
ラインバッファの読み出しデータを出力するよう切り換
えられ、先にフィールドメモリから出力したと同一の1
ライン分のデータがフレームメモリから出力される。こ
のラインバッファからの読み出し回数も拡大表示制御回
路により制御されるが、いま、縦方向に2倍に拡大表示
する場合には、読み出し回数は1回であってフィールド
メモリの出力データと合わせて同一データが2ライン分
となり、縦方向に2倍に拡大されたことになる。以後、
同様の動作を所定回数だけ繰り返すことにより、液晶表
示ユニットに2倍に拡大した画面が表示される。
When the reading of one line of data from the field memory is completed, the read data select circuit switches to output the read data of the line buffer, and the same line data as previously output from the field memory is output.
Lines of data are output from the frame memory. The number of reads from this line buffer is also controlled by the enlarged display control circuit, but if the display is to be enlarged twice in the vertical direction, the number of reads is one time, which is the same as the output data of the field memory. The data now spans two lines, meaning it has been expanded twice in the vertical direction. From then on,
By repeating the same operation a predetermined number of times, a screen enlarged twice is displayed on the liquid crystal display unit.

このように画面の任意の個所を拡大して表示できるので
、画像が複雑であったり、小さい場合には、その必要個
所を即座に拡大表示して画面情報を正確且つ確実に伝達
することができる。
In this way, any part of the screen can be enlarged and displayed, so if the image is complex or small, the necessary part can be immediately enlarged and screen information can be conveyed accurately and reliably. .

〈実施例〉 以下、本発明の好適な一実施例について図面を参照しな
がら詳細に説明する。
<Example> Hereinafter, a preferred example of the present invention will be described in detail with reference to the drawings.

第1図は本発明の一実施例のブロック構成図を示し、第
2図は第1図のフレームメモリ回路4の詳細を示すブロ
ック構成図である。これらの図において、水平・垂直タ
イミング及び基本クロック作成回路2は、パーソナルコ
ンピュータ等から入力されるCRT表示装置駆動用の水
平及び垂直の同期信号に基づいて、フレームメモリデー
タ作成及びフレームメモリ書き込み回路3の動作を制御
するための水平タイミング信号、垂直タイミング信号及
び基本クロック信号CKIを作成する。
FIG. 1 shows a block diagram of an embodiment of the present invention, and FIG. 2 is a block diagram showing details of the frame memory circuit 4 of FIG. 1. In FIG. In these figures, a horizontal/vertical timing and basic clock generation circuit 2 is a frame memory data generation and frame memory writing circuit 3 based on horizontal and vertical synchronization signals for driving a CRT display device inputted from a personal computer or the like. A horizontal timing signal, a vertical timing signal, and a basic clock signal CKI for controlling the operation of the controller are generated.

フレームメモリデータ作成及びフレームメモリ書き込み
回路3は、水平・垂直タイミング及び基本クロック作成
回路2からの前述の各信号にに基づいて、第2図に示す
ように、フレームメモリ回路4のフィールドメモリ41
に供給するためのライトクロック信号5WCKとライト
イネーブル信号WEとリセットライト信号R3TWとの
制御信号WRCTを発生し且つフィールドメモリ41に
対し出力し、パーソナルコンピュータ等からの映像信号
より作成した一画面に相当するメモリデータD inを
フィールドメモリ41に順次書き込んで一旦格納する。
As shown in FIG.
It generates a control signal WRCT consisting of a write clock signal 5WCK, a write enable signal WE, and a reset write signal R3TW to supply to the field memory 41, and outputs it to the field memory 41, which corresponds to one screen created from a video signal from a personal computer or the like. The memory data D in to be stored are sequentially written into the field memory 41 and temporarily stored.

フレームメモリ読み出し及び表示データ作成回路5は、
液晶表示回路6で発生する前述の基本クロック信号CK
Iよりも長い周期の液晶表示駆動用クロック信号CK2
と、拡大表示制御回路8からの制御信号に基づいて、第
2図に示すように、フィールドメモリ41に供給するリ
ードクロック信号5RCK及びリードリセット信号R3
TRと、フレームメモリ回路4のラインバッファ42に
供給するライトクロック信号WCK、リセットライト信
号R3TW、リードクロック信号RCK及びリセットリ
ード信号R3TRと、フレームメモリ回路4の読み出し
データセレクト回路43に対し供給するデータ選択信号
5ELDTとを発生し、且つフレームメモリ回路4に対
し出力し、データ選択信号5ELDTにより、フィール
ドメモリ41の出力データD、とラインバッファ42の
出力データD2との何れか一方を選択してフレームメモ
リ読み出しデータD。utとして出力させるとともに、
このデータD。utに基づいて、液晶表示ユニットに適
合するシリアルな液晶表示データを作成する。
The frame memory readout and display data creation circuit 5 includes:
The aforementioned basic clock signal CK generated in the liquid crystal display circuit 6
Liquid crystal display driving clock signal CK2 with a longer period than I
Based on the control signals from the enlarged display control circuit 8, the read clock signal 5RCK and read reset signal R3 are supplied to the field memory 41, as shown in FIG.
TR, write clock signal WCK, reset write signal R3TW, read clock signal RCK and reset read signal R3TR supplied to the line buffer 42 of the frame memory circuit 4, and data supplied to the read data select circuit 43 of the frame memory circuit 4. It generates a selection signal 5ELDT and outputs it to the frame memory circuit 4, and selects either the output data D of the field memory 41 or the output data D2 of the line buffer 42 using the data selection signal 5ELDT to create a frame. Memory read data D. In addition to outputting it as ut,
This data D. Based on ut, serial liquid crystal display data suitable for the liquid crystal display unit is created.

液晶表示回路6は、液晶表示駆動用クロック信号CK2
に基づいて、液晶表示駆動信号、データシフトクロック
信号および交流化信号の液晶表示ユニット7のフォーマ
ットに適合した信号を発生し、且つこの信号をフレーム
メモリ読み出し及び表示データ作成回路5から出力する
液晶表示データと共に液晶表示ユニット7に対し出力す
ることにより、液晶表示ユニット7に所定の画像が表示
される。
The liquid crystal display circuit 6 receives a liquid crystal display driving clock signal CK2.
A liquid crystal display that generates signals conforming to the format of the liquid crystal display unit 7, such as a liquid crystal display drive signal, a data shift clock signal, and an alternating current signal, based on the above, and outputs these signals from the frame memory readout and display data creation circuit 5. A predetermined image is displayed on the liquid crystal display unit 7 by outputting the data together with the data to the liquid crystal display unit 7.

本発明の要部である拡大表示制御回路8は、画面の一部
を拡大する指示がオペレータによりなされたか否かを判
断し、拡大表示の指示がなされたと判断した場合は、指
示された拡大倍率及びその領域等の情報によりフレーム
メモリデータ作成及びフレームメモリ書き込み回路3と
フレームメモリ読み出し及び表示データ作成回路5の制
御を行う。尚、入力信号自動判別回路1は、入力同期信
号から例えばパーソナルコンピュータの種別により異な
る入力ビデオ信号を判別して水平・垂直タイミングおよ
び基本クロック作成回路2を制御する。
The enlarged display control circuit 8, which is a main part of the present invention, determines whether or not the operator has given an instruction to enlarge a part of the screen, and if it is determined that the enlarged display has been instructed, the enlarged display control circuit 8 The frame memory data creation and frame memory writing circuit 3 and the frame memory reading and display data creation circuit 5 are controlled based on the information on the area and the like. The automatic input signal discrimination circuit 1 discriminates input video signals that differ depending on the type of personal computer, for example, from the input synchronization signal, and controls the horizontal/vertical timing and basic clock generation circuit 2.

第3図及び第4図は、液晶表示ユニット7の表示画面を
模式的に示したもので、説明を簡略化するために、ドツ
ト構成を水平が10ビツトで垂直が8ラインの場合を示
してあり、網目状部分が表示である。そして、第3図は
拡大表示の指示のない通常の表示状態であり、第4図は
第3図の左上の1/4の一部分を拡大した表示状態であ
る。ここで、各ドツトのデータを、例えばrAJのビッ
トと「1」のラインとの交点を「A1」のように表すよ
うにすると、上述の一画面に相当する10×8個のドツ
トデータは、フィールドメモリ41にAl、Bl、・・
・、Jl、A2.・・・・・・、J8のように順次書き
込まれている。フレームメモリ読み出しデータD。ut
としては、拡大表示の指示のない通常時には常にフィー
ルドメモリ41の出力データD、が選択されており、こ
の出力データD。
3 and 4 schematically show the display screen of the liquid crystal display unit 7. To simplify the explanation, the dot configuration is shown with 10 bits horizontally and 8 lines vertically. Yes, the mesh part is the display. 3 shows a normal display state without an instruction for enlarged display, and FIG. 4 shows a display state in which a portion of the upper left quarter of FIG. 3 is enlarged. Here, if we represent the data of each dot, for example, by representing the intersection of the rAJ bit and the "1" line as "A1", then the 10 x 8 dot data corresponding to one screen described above will be: Al, Bl, . . . are stored in the field memory 41.
・, Jl, A2. . . . are written sequentially like J8. Frame memory read data D. ut
The output data D of the field memory 41 is always selected when there is no instruction for enlarged display.

が液晶表示回路6からの液晶表示駆動用クロック信号C
K2に同期して順次読み出されるようになっている。
is the liquid crystal display driving clock signal C from the liquid crystal display circuit 6.
They are read out sequentially in synchronization with K2.

そして、第3図の表示画面の左上の水平方向がA−Eの
ビットで且つ垂直方向が1〜4のラインの部分を拡大(
縦、′横共に2倍)して第4図のように表示する場合に
ついて、第5図及び第6図を参照しながら説明する。第
5図の(a)はフィールドメモリ41のライトクロック
信号、同(b)〜(d)はそれぞれ水平成分の拡大無し
のライトイネーブル信号、フレームメモリ読み出しデー
タおよび拡大表示のライトイネーブル信号であり、同(
e)〜(g)はそれぞれ垂直成分のフレームメモリ読み
出しデータ、拡大無しのライトイネーブル信号および拡
大表示のライトイネーブル信号をそれぞれ示す。同図の
ように、拡大表示制御回路8からの制御信号によりフレ
ームメモリデータ作成及びフレームメモリ書き込み回路
3からフレームメモリ回路4へのライトイネーブル信号
WEが制御され、水平成分および垂直成分の各々の拡大
表示のライトイネーブル信号によって、入力ビデオ信号
の1フレームつまり一画面分のデータの1/4に相当す
る5×4個のデータのみが抽出され、且つフィールドメ
モリ41に書き込まれる。
Then, enlarge (
The case where the image is displayed as shown in FIG. 4 with the image doubled both vertically and horizontally will be described with reference to FIGS. 5 and 6. (a) of FIG. 5 is a write clock signal for the field memory 41, and (b) to (d) of FIG. 5 are a write enable signal without enlargement of the horizontal component, a write enable signal for frame memory read data, and enlarged display, respectively. same(
e) to (g) respectively show vertical component frame memory read data, a write enable signal without enlargement, and a write enable signal for enlarged display. As shown in the figure, the write enable signal WE from the frame memory data creation and frame memory writing circuit 3 to the frame memory circuit 4 is controlled by the control signal from the enlarged display control circuit 8, and the enlargement of each of the horizontal and vertical components is controlled. In response to the display write enable signal, only 5×4 pieces of data corresponding to one frame of the input video signal, that is, one quarter of the data for one screen, are extracted and written into the field memory 41.

一方、フレームメモリ読み出し及び表示データ作成回路
5も拡大表示制御回路8により制御される。この動作を
第6図を参照しながら説明する。
On the other hand, the frame memory readout and display data creation circuit 5 is also controlled by the enlarged display control circuit 8. This operation will be explained with reference to FIG.

フィールドメモリ41のデータを読み出すためのリード
クロツタ信号5RCK(同図(b))は、液晶表示駆動
用クロック信号CK2(同図(a))を172に分周し
た周期に切り換えられ、この通常時に対し2倍の周期の
リードクロック信号5RCKによりフィールドメモリ4
1から出力データDI(同図(C))が読み出される。
The read clock signal 5RCK ((b) in the same figure) for reading data from the field memory 41 is switched to a period obtained by dividing the frequency of the clock signal CK2 ((a) in the same figure) for driving the liquid crystal display by 172. Field memory 4 is activated by read clock signal 5RCK with twice the period.
Output data DI ((C) in the same figure) is read from 1.

この時、データ選択信号5ELDT(同図(g))はロ
ーレベルであってフィールドメモリ41が選択されてい
るので、フィールドメモリ41の出力データD、が読み
出しデータセレクト回路43を介してフレームメモリ読
み出しデータD。ut(同図(h))として出力される
。このフレームメモリ読み出しデータD。utがフレー
ムメモリ読み出し及び表示データ作成回路5に入力され
る際に、リードクロック信号5RCKに対し1/2の周
期の液晶表示駆動用クロック信号CK2によりサンプリ
ングされるので、フレームメモリ読み出し及び表示デー
タ作成回路5に入力する拡大表示データ(同図(i))
は同一データを2回づつサンプリングしたものとなり、
横2倍に拡大されたものとなる。
At this time, the data selection signal 5ELDT ((g) in the figure) is at a low level and the field memory 41 is selected, so the output data D of the field memory 41 is read out from the frame memory via the read data selection circuit 43. Data D. It is output as ut ((h) in the same figure). This frame memory read data D. When ut is input to the frame memory readout and display data generation circuit 5, it is sampled by the liquid crystal display drive clock signal CK2 with a period of 1/2 of the read clock signal 5RCK, so frame memory readout and display data generation is performed. Enlarged display data input to circuit 5 ((i) in the same figure)
is the same data sampled twice,
It is enlarged twice horizontally.

これと同時に、フィールドメモリ41の出力データD、
が、液晶表示駆動用クロック信号CK2と同周期のライ
トクロック信号WCK(同図(d))により同一のドツ
トデータを2回づつサンプリングしてラインバッファ4
2に書き込まれる。
At the same time, the output data D of the field memory 41,
However, the same dot data is sampled twice each time using the write clock signal WCK having the same period as the liquid crystal display driving clock signal CK2 (see (d) in the same figure), and the line buffer 4
Written to 2.

以上の動作はフィールドメモリ41から1ライン分の四
つのデータの読み出し及びラインバッファ42に1ライ
ン分の八つのデータの書き込みが終了した時点で、リー
ドクロック信号5RCK及びライトクロック信号WCK
の出力が無くなることで中断する。続いて、液晶表示駆
動用クロック信号CK2と同周期のリードクロック信号
RCK(同図(e))がラインバッファ42に与えられ
、ラインバッファ42に書き込まれていたフィールドメ
モリ41からの横2倍に拡大した出力データD。
The above operation is performed when the read clock signal 5RCK and the write clock signal WCK are completed when the reading of one line of four data from the field memory 41 and the writing of one line of eight data to the line buffer 42 are completed.
Interrupts when there is no output. Subsequently, a read clock signal RCK (FIG. 4(e)) having the same period as the liquid crystal display drive clock signal CK2 is given to the line buffer 42, and the horizontally doubled signal from the field memory 41 written in the line buffer 42 is Expanded output data D.

が読み出され、この出力データD2 (同図(f))が
、この時にハイレベルとなっているデータ選択信号5E
LDTにより選択されてフレームメモリ読み出しデータ
D。、、tとして出力され、且つ拡大表示データとして
フレームメモリ読み出し及び表示データ作成回路5に入
力される。このように、2ラインに同一のデータ列が入
力されることにより、縦2倍に拡大されたことになる。
is read out, and this output data D2 ((f) in the same figure) is applied to the data selection signal 5E, which is at a high level at this time.
Frame memory read data D selected by LDT. , , t, and input to the frame memory reading and display data creation circuit 5 as enlarged display data. In this way, by inputting the same data string to two lines, the data is enlarged twice in height.

以上の動作を4回繰り返すことにより、^1.八1.B
l、Bl、・・・El、El、Al。
By repeating the above operation 4 times, ^1. 81. B
l, Bl,...El, El, Al.

AI・・・El、El、A2.八2.・・・・・・E4
.E4となる拡大表示データが作成され、第4図に示し
たように拡大表示される。
AI...El, El, A2. 82. ...E4
.. Enlarged display data E4 is created and enlarged as shown in FIG. 4.

即ち、画面の拡大すべき部分を手動操作により指示する
と、それに対応して、フィールドメモリ41のライトイ
ネーブル信号WEが変えられて拡大領域が決定され、フ
ィールドメモリ41へのリードクロック信号を作成する
ための液晶表示駆動用クロック信号CK2の分周比によ
って横方向の拡大倍率が決定され、更に、ラインバッフ
ァ42からの読み出し回数により縦方向の拡大倍率が決
定される。
That is, when a portion of the screen to be enlarged is manually instructed, the write enable signal WE of the field memory 41 is changed in response to the instruction, the enlarged area is determined, and a read clock signal to the field memory 41 is generated. The horizontal magnification is determined by the frequency division ratio of the liquid crystal display driving clock signal CK2, and the vertical magnification is further determined by the number of times of reading from the line buffer 42.

〈発明の効果〉 =14 以上のように本発明の液晶表示装置によると、画面の任
意の個所を拡大して表示できるので、画像が複雑であっ
たり、小さ過ぎるような場合に、その必要個所を即座に
拡大表示して画面情報を正確且つ確実に伝達することが
できる。また、表示画面中の任意の個所を拡木すること
により強調表示することもできる。
<Effect of the invention> = 14 As described above, according to the liquid crystal display device of the present invention, any part of the screen can be enlarged and displayed, so when the image is complicated or too small, the necessary part can be enlarged. It is possible to instantly enlarge and display screen information and accurately and reliably transmit the screen information. It is also possible to highlight any part of the display screen by enlarging it.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明の一実施例のブロック構成図、第2図は
第1図の一部の詳細なブロック構成図、第3図は上記の
通常の表示状態を示す模式図、第4図は第3図の一部の
拡大表示状態の模式図、第5図は第4図の表示時のフレ
ームメモリ回路への書き込みのタイミングチャート、 第6図は第4図の表示時のフレームメモリ回路からの読
み出しのタイミングチャートである。 4・・・フレームメモリ回路 7・・・液晶表示ユニット 8・・・拡大表示制御回路 41・・・フィールドメモリ 42・・・ラインバッファ 43・・・読み出しデータセレク ト回路
FIG. 1 is a block configuration diagram of an embodiment of the present invention, FIG. 2 is a detailed block configuration diagram of a part of FIG. 1, FIG. 3 is a schematic diagram showing the above-mentioned normal display state, and FIG. 4 is a schematic diagram of a part of Figure 3 in an enlarged display state, Figure 5 is a timing chart of writing to the frame memory circuit when displaying Figure 4, and Figure 6 is a frame memory circuit when displaying Figure 4. 3 is a timing chart of reading from. 4...Frame memory circuit 7...Liquid crystal display unit 8...Enlarged display control circuit 41...Field memory 42...Line buffer 43...Read data selection circuit

Claims (1)

【特許請求の範囲】[Claims] (1)パーソナルコンピュータ等からのビデオ信号を一
旦フレームメモリ回路に格納した後に、そのフレームメ
モリ回路から液晶表示に適したタイミングで読み出して
液晶表示用データに信号処理し、液晶表示ユニットに表
示する液晶表示装置において、前記フレームメモリ回路
に、入力ビデオ信号を記憶するフィールドメモリと、こ
のフィールドメモリの出力データの1ライン分を記憶す
るラインバッファと、このラインバッファと前記フィー
ルドメモリの各々の出力データを択一的に出力する読み
出しデータセレクト回路とを備え、前記フィールドメモ
リへのデータ書き込みを制御するライトイネーブル信号
の長さ、該フィールドメモリからのデータ読み出しを制
御するリードクロック信号の周期及び前記読み出しデー
タセレクト回路による前記ラインバッファからの同一デ
ータの読み出し回数をそれぞれ可変制御する拡大表示制
御回路を設けたことを特徴とする液晶表示装置。
(1) After a video signal from a personal computer, etc. is stored in a frame memory circuit, it is read out from the frame memory circuit at a timing suitable for liquid crystal display, signal processed to data for liquid crystal display, and displayed on the liquid crystal display unit. In the display device, the frame memory circuit includes a field memory for storing an input video signal, a line buffer for storing one line of output data of the field memory, and output data of each of the line buffer and the field memory. a read data select circuit that selectively outputs data, the length of a write enable signal that controls data writing to the field memory, the period of a read clock signal that controls data reading from the field memory, and the read data. A liquid crystal display device comprising an enlarged display control circuit that variably controls the number of times the same data is read from the line buffer by the select circuit.
JP11554890A 1990-05-01 1990-05-01 Liquid crystal display device Pending JPH0412393A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11554890A JPH0412393A (en) 1990-05-01 1990-05-01 Liquid crystal display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11554890A JPH0412393A (en) 1990-05-01 1990-05-01 Liquid crystal display device

Publications (1)

Publication Number Publication Date
JPH0412393A true JPH0412393A (en) 1992-01-16

Family

ID=14665267

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11554890A Pending JPH0412393A (en) 1990-05-01 1990-05-01 Liquid crystal display device

Country Status (1)

Country Link
JP (1) JPH0412393A (en)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1999011437A1 (en) 1997-09-04 1999-03-11 Air Liquide Japan, Ltd. Method and apparatus for purification of argon
US5909205A (en) * 1995-11-30 1999-06-01 Hitachi, Ltd. Liquid crystal display control device
US6088014A (en) * 1996-05-11 2000-07-11 Hitachi, Ltd. Liquid crystal display device
KR100472478B1 (en) * 2002-09-06 2005-03-10 삼성전자주식회사 Method and apparatus for controlling memory access
KR100485799B1 (en) * 2002-10-10 2005-04-28 (주)토마토엘에스아이 Control signal generating circuit and method for driver IC
JP2012013825A (en) * 2010-06-30 2012-01-19 Fujitsu Ten Ltd Display control device, display device and display control method

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6292995A (en) * 1985-10-18 1987-04-28 シャープ株式会社 Liquid crystal display unit
JPH01194082A (en) * 1988-01-29 1989-08-04 Canon Inc Image magnifying device

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6292995A (en) * 1985-10-18 1987-04-28 シャープ株式会社 Liquid crystal display unit
JPH01194082A (en) * 1988-01-29 1989-08-04 Canon Inc Image magnifying device

Cited By (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6628260B2 (en) 1995-11-30 2003-09-30 Hitachi, Ltd. Liquid crystal display control device
US7808469B2 (en) 1995-11-30 2010-10-05 Hitachi, Ltd. Liquid crystal display control device
US6121947A (en) * 1995-11-30 2000-09-19 Hitachi, Ltd. Liquid crystal display Control device
US6219020B1 (en) 1995-11-30 2001-04-17 Hitachi, Ltd. Liquid crystal display control device
US6295045B1 (en) 1995-11-30 2001-09-25 Hitachi, Ltd. Liquid crystal display control device
US5909205A (en) * 1995-11-30 1999-06-01 Hitachi, Ltd. Liquid crystal display control device
US8184084B2 (en) 1995-11-30 2012-05-22 Hitachi, Ltd. Liquid crystal display control device
US7202848B2 (en) 1995-11-30 2007-04-10 Hitachi, Ltd. Liquid crystal display control device
US7053877B2 (en) 1995-11-30 2006-05-30 Hitachi, Ltd. Liquid crystal display control device
US6088014A (en) * 1996-05-11 2000-07-11 Hitachi, Ltd. Liquid crystal display device
WO1999011437A1 (en) 1997-09-04 1999-03-11 Air Liquide Japan, Ltd. Method and apparatus for purification of argon
KR100472478B1 (en) * 2002-09-06 2005-03-10 삼성전자주식회사 Method and apparatus for controlling memory access
KR100485799B1 (en) * 2002-10-10 2005-04-28 (주)토마토엘에스아이 Control signal generating circuit and method for driver IC
JP2012013825A (en) * 2010-06-30 2012-01-19 Fujitsu Ten Ltd Display control device, display device and display control method

Similar Documents

Publication Publication Date Title
US5247612A (en) Pixel display apparatus and method using a first-in, first-out buffer
JPH0528838B2 (en)
JP2002108268A5 (en)
JPH0876713A (en) Display controller
JPH0412393A (en) Liquid crystal display device
JP2005140959A (en) Display device and portable equipment using the same
JP4599049B2 (en) Display device and portable device using the same
JP4176605B2 (en) Display signal converter
JPS6228474B2 (en)
JPS632094A (en) Screen pattern processor
JPH0693180B2 (en) Bitmap Display Device
JPH04232993A (en) Image data recording and display circuit
JPH0773096A (en) Picture processor
JPS6383882A (en) Graphic displaying device
JP2786054B2 (en) Display method of liquid crystal display device
JPH03164793A (en) Liquid crystal display device
JP2606474B2 (en) Panel display control device
JPH10240199A (en) Picture display control device
JPH07334138A (en) Image display device
JP4015799B2 (en) Display control apparatus and display control method
JP2737154B2 (en) Image enlargement display circuit
JP2004287454A (en) Computer system and display device
JPH08272349A (en) Window display control system
JPH07271341A (en) Display controller
JPS6354681A (en) Picture display control device