JPH0393954U - - Google Patents
Info
- Publication number
- JPH0393954U JPH0393954U JP173790U JP173790U JPH0393954U JP H0393954 U JPH0393954 U JP H0393954U JP 173790 U JP173790 U JP 173790U JP 173790 U JP173790 U JP 173790U JP H0393954 U JPH0393954 U JP H0393954U
- Authority
- JP
- Japan
- Prior art keywords
- clock
- address
- signal
- wait
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000037431 insertion Effects 0.000 claims description 2
- 238000003780 insertion Methods 0.000 claims description 2
- 238000010586 diagram Methods 0.000 description 3
Landscapes
- Information Transfer Systems (AREA)
Description
第1図は本考案の一実施例を示すブロツク図、
第2図は第1図に示された実施例の各モードレジ
スタのビツト構成図、第3図は第1図に示された
実施例のCPUとの接続例を示すブロツク図であ
る。 1……入力バツフア回路、2……デコーダ、3
……レジスタ回路、4……比較読出し回路、5…
…ウエート・クロツク発生・制御回路、10……
ウエート・クロツク挿入回路、20……CPU、
31〜34……モードレジスタ。
第2図は第1図に示された実施例の各モードレジ
スタのビツト構成図、第3図は第1図に示された
実施例のCPUとの接続例を示すブロツク図であ
る。 1……入力バツフア回路、2……デコーダ、3
……レジスタ回路、4……比較読出し回路、5…
…ウエート・クロツク発生・制御回路、10……
ウエート・クロツク挿入回路、20……CPU、
31〜34……モードレジスタ。
Claims (1)
- アドレス信号を一時保持し出力する入力バツフ
ア回路と、この入力バツフア回路からのアドレス
信号を解読してこのアドレス信号と対応するチツ
プセレクト信号を出力するデコーダと、レジスト
アドレス及びこのレジストアドレスと対をなすク
ロツクウエート時間のデータとを格納する複数の
モードレジスタと、制御信号により前記入力バツ
フア回路に保持されているアドレス信号のアドレ
スと一致する前記レジスタアドレスのモードレジ
スタから前記クロツクウエート時間のデータを読
出す比較読出し回路と、この比較読出し回路から
のクロツクウエート時間のデータと基準クロツク
信号とから所定のクロツクウエート時間のウエー
ト・クロツクを発生すると共に各部の動作を制御
するウエート・クロツク発生・制御回路とを有す
ることを特徴とするウエート・クロツク挿入回路
。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP173790U JPH0393954U (ja) | 1990-01-12 | 1990-01-12 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP173790U JPH0393954U (ja) | 1990-01-12 | 1990-01-12 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0393954U true JPH0393954U (ja) | 1991-09-25 |
Family
ID=31505632
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP173790U Pending JPH0393954U (ja) | 1990-01-12 | 1990-01-12 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0393954U (ja) |
-
1990
- 1990-01-12 JP JP173790U patent/JPH0393954U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS61118850A (ja) | マイクロプロセツサ | |
JPH0393954U (ja) | ||
JPH064480Y2 (ja) | 半導体記憶装置 | |
JPH01160545U (ja) | ||
JPH0227231U (ja) | ||
JPH0280399U (ja) | ||
JPS63103151U (ja) | ||
JPS59130146U (ja) | メモリ装置 | |
JPS60111598U (ja) | 記憶素子 | |
JPH02119746U (ja) | ||
JPS623700U (ja) | ||
JPS5851361U (ja) | マイクロコンピユ−タ制御回路 | |
JPS60170850U (ja) | デ−タバツフア | |
JPS623699U (ja) | ||
JPS6020099U (ja) | P−rom書込器 | |
JPS5810142U (ja) | 中央処理装置 | |
JPH0310977B2 (ja) | ||
JPS5844653U (ja) | 電子レジスタ | |
JPS62164693U (ja) | ||
JPS625354U (ja) | ||
JPH01151497U (ja) | ||
JPS6198296U (ja) | ||
JPH0394698U (ja) | ||
JPS63175250U (ja) | ||
JPH02123799U (ja) |