JPH0359772U - - Google Patents
Info
- Publication number
- JPH0359772U JPH0359772U JP12104589U JP12104589U JPH0359772U JP H0359772 U JPH0359772 U JP H0359772U JP 12104589 U JP12104589 U JP 12104589U JP 12104589 U JP12104589 U JP 12104589U JP H0359772 U JPH0359772 U JP H0359772U
- Authority
- JP
- Japan
- Prior art keywords
- diode
- base
- transistor
- cathode
- anode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000003705 background correction Methods 0.000 claims description 2
- 238000010586 diagram Methods 0.000 description 3
Description
第1図は本考案の一実施例を示す水平シエーデ
イング補正回路図、第2図は従来例のブランキン
グ回路図、第3図は回路動作説明用の波形図であ
る。 1,11……入力端子、2,7,10……抵抗
器、3,21,22……ダイオード、4……トラ
ンジスタ、5……電源端子、6……出力端子、8
……ツエナーダイオード。
イング補正回路図、第2図は従来例のブランキン
グ回路図、第3図は回路動作説明用の波形図であ
る。 1,11……入力端子、2,7,10……抵抗
器、3,21,22……ダイオード、4……トラ
ンジスタ、5……電源端子、6……出力端子、8
……ツエナーダイオード。
Claims (1)
- 垂直ブランキング信号が重畳された映像入力信
号が入力抵抗器を介してベースに供給されている
コレクタ接地型増幅器のトランジスタのコレクタ
に第1ダイオードのカソードを接続し、前記第1
ダイオードのアノードを前記トランジスタのベー
スに接続し、さらに第2ツエナーダイオードのカ
ソードを前記トランジスタのベースに接続し、前
記第2ツエナーダイオードのアノード回路を分岐
させて、前記分岐させた一方に入力抵抗を介して
水平パルス信号を入力し、前記分岐させた他方を
第3ダイオードのカソードに接続し、同第3ダイ
オードのアノードをアースに接続し、第1ダイオ
ードと第2ツエナーダイオードで前記ベースバイ
アス電圧を一定にし、第3ダイオードで入力され
る水平パルス信号の波形を整形している水平ブラ
ンキング回路において、前記第2ツエナーダイオ
ードのアノードと前記トランジスタのベース間に
、第4のダイオードをトランジスタのベース側が
カソード側になるように挿入し、さらに前記第2
ツエナーダイオードのカソードと前記トランジス
タのベース間に、第5のダイオードをトランジス
タのベース側がアノード側になるように挿入して
、水平シエーデイング歪みを補正して前記増幅器
より映像信号に垂直及び水平ブランキング信号が
重畳された信号を出力せしめることを特徴とする
水平シエーデイング補正回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP12104589U JPH0741256Y2 (ja) | 1989-10-17 | 1989-10-17 | 水平シェーデイング補正回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP12104589U JPH0741256Y2 (ja) | 1989-10-17 | 1989-10-17 | 水平シェーデイング補正回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH0359772U true JPH0359772U (ja) | 1991-06-12 |
JPH0741256Y2 JPH0741256Y2 (ja) | 1995-09-20 |
Family
ID=31669088
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP12104589U Expired - Fee Related JPH0741256Y2 (ja) | 1989-10-17 | 1989-10-17 | 水平シェーデイング補正回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0741256Y2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101463166B1 (ko) * | 2013-08-07 | 2014-11-18 | 주식회사 경신 | 와이어하네스 설치용 압착지그 |
-
1989
- 1989-10-17 JP JP12104589U patent/JPH0741256Y2/ja not_active Expired - Fee Related
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101463166B1 (ko) * | 2013-08-07 | 2014-11-18 | 주식회사 경신 | 와이어하네스 설치용 압착지그 |
Also Published As
Publication number | Publication date |
---|---|
JPH0741256Y2 (ja) | 1995-09-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH0359772U (ja) | ||
JPH0232585B2 (ja) | ||
JPS63183759U (ja) | ||
US5999045A (en) | Amplification circuit which includes an input-current compensation device | |
GB2035003A (en) | Differential amplifier | |
JPH0139013Y2 (ja) | ||
JPS6111547B2 (ja) | ||
JPS5579512A (en) | Muting circuit | |
JPS641820Y2 (ja) | ||
JPS5827593Y2 (ja) | テレビ受像機のコンバ−ジエンス補正用波形発生装置 | |
JPS6013082Y2 (ja) | テ−プレコ−ダの自動録音レベルコントロ−ル回路 | |
JP3208569B2 (ja) | クランプ回路 | |
JPH048700Y2 (ja) | ||
JPH0119794B2 (ja) | ||
JPH0535627Y2 (ja) | ||
JPS60153068U (ja) | 陰極線管表示装置の輝度制御電圧発生回路 | |
JPS5850452B2 (ja) | パルス整形回路 | |
JPH08125498A (ja) | 同一極性トリガパルス形成回路 | |
JPH01105265U (ja) | ||
JPS5991080U (ja) | テレビジヨン受像機における電源電圧制御回路 | |
JPH07121093B2 (ja) | 映像出力回路 | |
JPS63113376U (ja) | ||
JPH0159788B2 (ja) | ||
JPH03480U (ja) | ||
JPH0246421U (ja) |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
LAPS | Cancellation because of no payment of annual fees |