JPH0328938A - マイクロコンピュータ装置 - Google Patents
マイクロコンピュータ装置Info
- Publication number
- JPH0328938A JPH0328938A JP1163473A JP16347389A JPH0328938A JP H0328938 A JPH0328938 A JP H0328938A JP 1163473 A JP1163473 A JP 1163473A JP 16347389 A JP16347389 A JP 16347389A JP H0328938 A JPH0328938 A JP H0328938A
- Authority
- JP
- Japan
- Prior art keywords
- password
- cpu
- program
- runaway
- central processing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000002542 deteriorative effect Effects 0.000 abstract 2
- 238000001514 detection method Methods 0.000 description 4
- 238000010586 diagram Methods 0.000 description 3
- 238000000034 method Methods 0.000 description 2
- 230000007423 decrease Effects 0.000 description 1
- 238000003780 insertion Methods 0.000 description 1
- 230000037431 insertion Effects 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
Landscapes
- Debugging And Monitoring (AREA)
- Microcomputers (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
[産業上の利用分野]
本発明はマイクロコンピュータ装置に関し、特に、中央
処理装置(以下、CPU)の暴走検出方式に間する。
処理装置(以下、CPU)の暴走検出方式に間する。
C従来の技術コ
従来、この種の暴走検出方式としては、ウォッチドッグ
タイマーと呼ばれる方式が知られており、該方式によれ
ば、プログラムの所々に特定の命令を挿入しておき、そ
の命令が一定の時間以内に周朋的に実行されているか否
かを第2図に示されているように時間計測部l1て検出
し、一定の時間以内に実行されないときはCPUの暴走
と判断していた。
タイマーと呼ばれる方式が知られており、該方式によれ
ば、プログラムの所々に特定の命令を挿入しておき、そ
の命令が一定の時間以内に周朋的に実行されているか否
かを第2図に示されているように時間計測部l1て検出
し、一定の時間以内に実行されないときはCPUの暴走
と判断していた。
[発明が解決しようとする問題点]
上述した従来の検出方法では、プログラムに特定の命令
を一定間隔毎に挿入しなければならないので、プログラ
ムの効率が低下するという問題点があった。更にプログ
ラムにステップの追加があった場合には、特定の命令の
挿入ケ所を再設定しなければならないという問題的もあ
った。
を一定間隔毎に挿入しなければならないので、プログラ
ムの効率が低下するという問題点があった。更にプログ
ラムにステップの追加があった場合には、特定の命令の
挿入ケ所を再設定しなければならないという問題的もあ
った。
[発明の従来技術に対する相違点]
上述した従来の検出方法に対し、本発明はパスワードで
チェックを行うため、一定時間内に特定の命令を実行さ
せる必要が無いという相違点を有する。
チェックを行うため、一定時間内に特定の命令を実行さ
せる必要が無いという相違点を有する。
[問題点を解決するための手段コ
本発明の要旨はプログラムの実行中にパスワードを出力
する中央処理装置と、基準パスワードを保持するパスワ
ード設定部と、中央処理装置から出力ざれるパスワード
を基準パスワードと比較して中央処理装置に暴走が発生
しているか否かを示す判定出力を形成するパスワード比
較回路を有することである。
する中央処理装置と、基準パスワードを保持するパスワ
ード設定部と、中央処理装置から出力ざれるパスワード
を基準パスワードと比較して中央処理装置に暴走が発生
しているか否かを示す判定出力を形成するパスワード比
較回路を有することである。
[発明の作用]
本発明に係るマイクロコンピュータ装置では、中央処理
装置がプログラム命令を順次実行し、パスワードを出力
する。このパスワードは、あらかじめパスワード設定部
に保存されている基準パスワードとパスワード比較回路
でハードウエア的に判断され、中央処理装置の暴走の有
無がチェックされる。
装置がプログラム命令を順次実行し、パスワードを出力
する。このパスワードは、あらかじめパスワード設定部
に保存されている基準パスワードとパスワード比較回路
でハードウエア的に判断され、中央処理装置の暴走の有
無がチェックされる。
[実施例]
次に本発明の一実施例について図面を参照して説明する
。
。
第1図は本発明の一実施例を示すブロック図である。パ
スワード設定部にはあらかじめパスワードを設定してお
く、パスワード比較部1は、CPUにより書き込まれた
パスワードを設定済のパスワードと比較判定した結果を
出力する。判定出力はCPUに暴走を知らせるための割
り込みの発生等に使用する。
スワード設定部にはあらかじめパスワードを設定してお
く、パスワード比較部1は、CPUにより書き込まれた
パスワードを設定済のパスワードと比較判定した結果を
出力する。判定出力はCPUに暴走を知らせるための割
り込みの発生等に使用する。
[発明の効果コ
以上説明したように本発明はパスワード設定部とパスワ
ード比較部で構成した回路で、CPUの暴走を検出する
ことによりプログラムの効率を低下させることな<CP
Uの暴走を検出できる効果がある。
ード比較部で構成した回路で、CPUの暴走を検出する
ことによりプログラムの効率を低下させることな<CP
Uの暴走を検出できる効果がある。
第1図は本発明の一実施例を示すブロック図、第2図は
従来例を示すブロック図である。 l・・・・・・・・パスワード比較部、2・・・・・・
・・パスワード設定部、11・・・・・・・時間計測部
。
従来例を示すブロック図である。 l・・・・・・・・パスワード比較部、2・・・・・・
・・パスワード設定部、11・・・・・・・時間計測部
。
Claims (1)
- プログラムの実行中にパスワードを出力する中央処理装
置と、基準パスワードを保持するパスワード設定部と、
中央処理装置から出力されるパスワードを基準パスワー
ドと比較して中央処理装置に暴走が発生しているか否か
を示す判定出力を形成するパスワード比較回路を有する
ことを特徴とするマイクロコンピュータ装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1163473A JPH0328938A (ja) | 1989-06-26 | 1989-06-26 | マイクロコンピュータ装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1163473A JPH0328938A (ja) | 1989-06-26 | 1989-06-26 | マイクロコンピュータ装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0328938A true JPH0328938A (ja) | 1991-02-07 |
Family
ID=15774542
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1163473A Pending JPH0328938A (ja) | 1989-06-26 | 1989-06-26 | マイクロコンピュータ装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0328938A (ja) |
-
1989
- 1989-06-26 JP JP1163473A patent/JPH0328938A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH0328938A (ja) | マイクロコンピュータ装置 | |
JPH09212389A (ja) | コンピュータシステムの異常状態検出方法および装置 | |
JPH05189403A (ja) | シミュレーションにおける仮想時間の測定方法 | |
JP2684966B2 (ja) | 入出力処理装置のデバッグ装置 | |
JPH01154258A (ja) | ウォッチドッグタイマによる誤動作検出装置 | |
JPH05257745A (ja) | マイクロコンピュータの暴走監視方式 | |
JPH02297638A (ja) | Cpu暴走検出装置 | |
JPH0495138A (ja) | マイクロプロセッサ処理異常の検出方式 | |
JPH01251142A (ja) | プログラムトレース方式 | |
JPH03119441A (ja) | アカウントタイマ異常検出方式 | |
JPS63280345A (ja) | プログラム異常検出方法 | |
JPH02267642A (ja) | Cpu専有時間測定装置 | |
JPH0149975B2 (ja) | ||
JPH01211129A (ja) | 情報処理装置 | |
JPS62293436A (ja) | タスク管理装置 | |
JPH0251742A (ja) | プログラム暴走防止方式 | |
JPH02272947A (ja) | 障害監視方式 | |
JPH01156839A (ja) | データ処理装置 | |
JPH0210442A (ja) | ブレークポイント命令制御方式 | |
JPH02114339A (ja) | Cpu監視装置 | |
JPH0540648A (ja) | 情報処理装置の試験実行方式 | |
JPH0322148A (ja) | μCPUの暴走検出回路 | |
JPH01193945A (ja) | プログラムエラー検出方式 | |
JPS61193236A (ja) | マイクロコンピユ−タの自己暴走処理装置 | |
JPS61272843A (ja) | プログラム実行監視システム |