JPH03279997A - 映像信号出力装置 - Google Patents

映像信号出力装置

Info

Publication number
JPH03279997A
JPH03279997A JP2080141A JP8014190A JPH03279997A JP H03279997 A JPH03279997 A JP H03279997A JP 2080141 A JP2080141 A JP 2080141A JP 8014190 A JP8014190 A JP 8014190A JP H03279997 A JPH03279997 A JP H03279997A
Authority
JP
Japan
Prior art keywords
signal
converters
video signal
converter
image data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2080141A
Other languages
English (en)
Inventor
Kazunori Irie
入江 一典
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Brother Industries Ltd
Original Assignee
Brother Industries Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Brother Industries Ltd filed Critical Brother Industries Ltd
Priority to JP2080141A priority Critical patent/JPH03279997A/ja
Publication of JPH03279997A publication Critical patent/JPH03279997A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Processing Of Color Television Signals (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、レッド(R)、グリーン(G)、ブルー(B
)の3種のカラー映像信号を出力する映像信号出力装置
に関する。
〔従来の技術〕
従来、このような映像信号出力装置として第7図に示す
ような映像信号出力装置100がある。
映像信号出力装置100は、画像プロセッサ101を備
える。画像プロセッサ101は、RlG、B用のフレー
ムバッファ102R,102G。
102Bに夫々接続されている。フレームバッファ10
2R,102G、102Bの出力側は、ルックアップテ
ーブル104R,104G。
104Bの入力側に接続されている。また、ルックアッ
プテーブル104R,104G、104Bの出力側はD
A変換器125.126.127の入力側に接続されて
いる。また、表示制御回路103は、フレームバッファ
102R。
102G、102Bに接続され、さらに、DA変換器1
25.126.127に夫々ブランキング信号(BLA
NK*)115と、DA変換タイミング信号(CLOC
K)114とが入力され、そして、表示制御回路103
からは、同期信号(SYNC*)116がGのDA変換
器のみに入力されている。ここでブランキング信号11
5、同期信号116はロウレベルで有意になるものとす
る。
次に動作を説明する。
表示制御回路103の表示を行なうためのシリアルクロ
ック(SC)信号113の立上がりに同期して、フレー
ムバッファ102R,102G。
102Bのシリアルポートから画像データ117が出力
される。出力された画像データ117は、ルックアップ
テーブル104R,104G。
104Bによって変換される。ルックアップテーブル1
04R,104G、104Bにより変換された画像デー
タ118は、DA変換器125〜127に入力される。
DA変換器125〜127は、ルックアップテーブル1
04R,104G、104Bからの画像データ118と
表示制御回路103からのBLANK*信号115と5
YNC*信号116を、CLOCK信号114の立ち上
がりエツジで第2図に示す真理値表に基ずいてDA変換
する。
第6図に基づいてDA変換器の出力例を説明する。
第6図は1水平期間中のBLANK*信号115と5Y
NC*信号116と、RSG、B各々のDA変換器12
5〜127の出力を示す。
帰線区間の始めにBLANK*信号115が有意になり
、次に、5YNC*信号116が有意になり、GのDA
変換器126は、5YNC*レベルを出力する。その後
、5YNC*信号116が無意になり、GのDA変換器
125〜127はBLANKレベルを出力する。次に、
BLANK*信号115が無意になり、帰線期間は終了
する。
帰線区間では、入力された画像データ118は無視され
る。表示区間ではBLANK*信号115と5YNC*
信号116は共に無意である。そしてR,G、Hの各々
のDA変換器125〜127は、入力された画像データ
118に基づいたBLACKレベル以上WRITEレベ
ル以下のレベルを出力する。
一般に、CRT装置は、R,G、Bの3種の映像信号入
力と、外部同期信号入力とを備えている。
そして、CRT装置の同期方式には、複合同期方式と外
部同期方式がある。複合同期方式は、RlG、Bの3種
の映像信号入力のみを使用し、外部同期信号入力は使用
しない方式であり、CRT装置はGの映像信号に重畳さ
れた同期信号から同期信号を分離して他のR,Bの同期
をとるようになっている。
一方、外部同期方式は、RXGSBの3種の映像信号入
力と、外部同期信号入力を使用する方式で、CRT装置
は外部同期信号で同期をとるようになっている。
〔発明が解決しようとする課題〕
しかしながら、上記したような従来技術の映像信号出力
装置において、Gの映像信号出力をCRT装置のGの映
像信号入力に接続すれば、Gのフレームバッファ102
Gの内容のみをCRT装置に映し出すことは可能である
が、RあるいはBの同期信号がないためにRあるいはB
のフレームバッファ102R,102Bの内容のみをC
RT装置に映し出すことは不可能である。RあるいはB
のフレームバッファ102R,102Bの内容のみをC
RT装置に映し出す必要がある時は、外部からCRT装
置に対して同期信号を入力しなければならないという不
都合がある。
本発明は、従来技術の上記した問題点を解決するために
なされたものでその目的とするところは、外部からCR
T装置に対して同期信号を入力する必要がなく、Gだけ
でなく、R,Bのフレームバッファの内容をそれぞれ単
独にCRT装置に映し出すことができる映像信号出力装
置を提供することを目的とする。
〔課題を解決するための手段〕
本発明は、アドレス、データ及び制御信号を出力する画
像プロセッサと、画像プロセッサからのアドレス、デー
タ及び制御信号が入力され画像データを入出力する複数
のフレームバッファと、フレームバッファからの信号を
デジタル・アナログ変換する複数のDA変換器とからな
る映像信号出力装置において、複数のDA変換器へ同期
信号を映像信号に重畳して出力する同期信号重畳手段を
備えた。
〔作用〕
上記の構成を有する本発明の映像信号出力装置において
、表示制御回路は、R,G、Bの各々のDA変換器に対
して同期信号を出力する。すると、R,G、B各々のD
A変換器は、映像信号に同期信号を重畳した信号を出力
する。
このように同期信号を重畳した信号を出力することによ
って外部からCRT装置に対して同期信号を入力するこ
となく、グリーン(G)だけでなく、レッド(R)ある
いはブルー(B)のフレームバッファの内容のみをCR
T装置に映出することができる。
〔実施例〕
以下、本発明の映像信号出力装置を図面を参照して説明
する。第1図は、本発明を具体化したブロック図を示す
。第1図を参照すると、映像信号出力装置は画像プロセ
ッサ2を有する。画像プロセッサ2は、データを書き込
む描画動作とフレームバッファ]、R,IG、IBから
データを読み込むことの2つの機能を有し、アドレス線
10、データ線11及び制御信号12を介して、フレー
ムバッファIR,IG、IBに接続されており、フレー
ムバッファIR,IG、IBの出力端は、ルックアップ
テーブル4R,4G、4Bの入力端に夫々接続されてい
る。そして、フレームバッファIR,IG、IBは、ラ
ンダムボートとシリアルボートを有するマルチボートビ
デオRAM複数個で構成されている。ルックアップテー
ブル4R。
4G、4BはRAMで構成され、その出力端はDA変換
器5R,6G、7Bのり、端子に接続さII れている。
一方、表示制御回路3から、フレームバッファIR,I
G、IBに対してシリアルクロック信号(SC)13が
送られるようになっており、また、表示制御回路3から
は、DA変換クロック信号(CLOCK)14とブラン
キング信号(BLANK*)15が、また同期信号(S
YNC*)16が夫々のDA変換器5R。
6G、7Bに接続されている。ここで*印はロウレベル
で有意になることを示す。
次に動作を説明する。
画像プロセッサ2は、フレームバッファIR。
IG、IBのランダムボートに対してアドレス10とデ
ータ11を出力するとともに制御信号12を出力するこ
とでフレームバッファ1にデータを書き込む。
表示制御回路3のSC信号13の立ち上がりに同期して
、フレームバッファ1のシリアルボートから画像データ
17が出力される。出力された画像データ17はルック
アップテーブル4R,4G。
4Bのアドレスとして入力され、そのアドレスに対応す
るデータ18がルックアップテーブル4R。
4G、4Bより出力されることにより、画像データ17
が変換される。変換された画像データ18は、DA変換
器5R,6G、7Bに入力される。
本実施例におけるDA変換器5R,6G、7Bは、ルッ
クアップテーブル4からの画像データ18と、表示制御
回路3からのBLANK*信号15と5YNC*信号1
6を、CLOCK信号14の立ち上がりエツジで第2図
に示す真理値表に基ずいてDA変換するようになってい
る次に、第3図に、1水平期間中のBLANK信号15
と5YNC*信号16と、R,G、B、各々のDA変換
器5R,6G、7Bの出力を示す。
帰線区間の始めにBLANK*信号15が有意になり、
R,G、B、各々のDA変換器5R。
6G、7BはBLANKレベルを出力する。次に5YN
C*信号16が有意になり、R,G、B。
すべてのDA変換器5R,6G、7Bは同期信号として
の5YNCレベルを出力する。その後、5YNC*信号
16が無意になり、R,GSB。
各々のDA変換器5R,6G、7BはBLANKレベル
を出力する。次にBLANK*信号15が無意になり、
帰線区間は終了する。帰線区間では、入力された画像デ
ータ18は、無視される。表示区間では、BLANK*
信号15と5YNC*信号16は共に無意である。R,
GXB、各々のDA変換器5R,6G、7Bは、入力さ
れた画像データ18に基ずいた、BLACKレベル以上
WHITEレベル以下のレベルの信号を出力する。
上記したようにR,GSB各々のDA変換器5R,6G
、7Bのすべての映像出力には同期信号が重畳されてい
るので、Rのフレームバッファ1RをCRT装置のGの
映像信号入力に接続すればRのフレームバッファIRの
内容のみをCRT装置に映し出すことができ(第5図参
照)、また、Gの映像信号出力をCRT装置のGの映像
信号入力に接続すればGのフレームバッファIGの内容
のみをCRT装置に映し出すことができ、また、Bの映
像信号出力をCRT装置のGの映像信号入力に接続すれ
ばBのフレームバッファの内容のみをCRT装置に映し
出すことができる。
尚、上記実施例では、3個のDA変換器5R。
6G、7Bの出力をRSGSBとして記述したが、本発
明はRXGXBには限定されず、Y、I、Qやy、u、
vなどその主旨を逸脱しない範囲で表記に変更を加える
ことができる。
他の実施例によれば、第1図に於て、3個のDA変換器
5R,6G、7Bを集積化したDA変換器を製造するこ
とができる。すなわち、ル・ツクアップテーブル4R,
4G、4Bからの画像データ18が、3個のDA変換器
5R,6G、7Bを集積したDA変換器に送られる。そ
の後、変換された画像データ18が、DA変換器から送
出される。
さらに他の実施例によれば、3個のDA変換器5R,6
G、7Bとルックアップテーブル4R。
4G、4Bを集積化したDA変換器が挙げられる。
そのDA変換器によればルックアップテーブルを備えて
おり、フレームバッファIR,IG、IBからの信号は
直接DA変換器に送られるようになっている。
〔発明の効果〕
本発明の映像信号出力装置は以上詳述したことから明ら
かなように、外部からCRT装置に対して同期信号を入
力することなく、Gはもちろん、RあるいはBのフレー
ムバッファの内容のみをCRT装置に映し出すことが可
能な映像信号出力装置を提供できる。
【図面の簡単な説明】
第1図は本発明の映像信号出力装置のブロック図、第2
図はDA変換器の動作を示す説明図、第3図は本発明の
DA変換器の入出力波形図、第4図は本発明の1水平期
間中のR,G、B各々のDA変換器の出力を示した入出
力波形図、第5図は、本発明の映像信号出力装置の構成
図、第6図は従来技術の1水平期間中のRSG、B各々
のDA変換器の入出力を示した波形図、第7図は、従来
技術の映像信号出力装置のブロック図である。 1・・・フレームバッファ、2・・・画像プロセッサ、
3・・・表示制御回路、4・・・ルックアップテーブル
、5.6.7・・・DA変換器、10・・・アドレス信
号、11・・・データ信号、12・・・描画制御信号、
13・・・シリアルロック信号、14・・・DA変換ク
ロック信号、15・・・ブランキング信号、16・・・
同期信号、17・・・画像データ、18・・・変換後の
画像データ、25.26.27・・・DA変換器。

Claims (1)

  1. 【特許請求の範囲】 1、アドレス、データ及び描画制御信号を出力する画像
    プロセッサと、画像プロセッサからのアドレス、データ
    及び制御信号が入力され画像データを入出力する複数の
    フレームバッファと、フレームバッファからの信号をデ
    ジタル・アナログ変換する複数のDA変換器とからなる
    映像信号出力装置において、複数のDA変換器へ同期信
    号を映像信号に重畳して出力する同期信号重畳手段を備
    えたことを特徴とする映像信号出力装置。 2、複数の映像信号出力を備えたDA変換器において、
    複数のDA変換器の複数の映像信号に同期信号を重畳す
    るようにしたことを特徴とするDA変換器。 3、フレームバッファからのデータをアドレスとして入
    力し、そのアドレスに対応したデータを出力するルック
    アップテーブルを備えたことを特徴とする請求項2記載
    のDA変換器。
JP2080141A 1990-03-28 1990-03-28 映像信号出力装置 Pending JPH03279997A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2080141A JPH03279997A (ja) 1990-03-28 1990-03-28 映像信号出力装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2080141A JPH03279997A (ja) 1990-03-28 1990-03-28 映像信号出力装置

Publications (1)

Publication Number Publication Date
JPH03279997A true JPH03279997A (ja) 1991-12-11

Family

ID=13709985

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2080141A Pending JPH03279997A (ja) 1990-03-28 1990-03-28 映像信号出力装置

Country Status (1)

Country Link
JP (1) JPH03279997A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10509545A (ja) * 1995-08-25 1998-09-14 アペックス・ピーシー・ソルーションズ・インコーポレーテッド コンピュータ接続システム
USRE44814E1 (en) 1992-10-23 2014-03-18 Avocent Huntsville Corporation System and method for remote monitoring and operation of personal computers

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
USRE44814E1 (en) 1992-10-23 2014-03-18 Avocent Huntsville Corporation System and method for remote monitoring and operation of personal computers
JPH10509545A (ja) * 1995-08-25 1998-09-14 アペックス・ピーシー・ソルーションズ・インコーポレーテッド コンピュータ接続システム

Similar Documents

Publication Publication Date Title
KR100332329B1 (ko) 영상신호변환장치
JPH03274589A (ja) 画像表示装置
JPH03279997A (ja) 映像信号出力装置
JP2593427B2 (ja) 画像処理装置
US7053959B2 (en) Digital video encoder
JPH02137070A (ja) 画像処理装置
JPH06165086A (ja) ビデオ信号処理装置
JP3223279B2 (ja) 液晶プロジェクタ
KR100284179B1 (ko) 브이지에이모드의 그래픽 데이타 변환장치
JPH06138862A (ja) 画像信号重ね合わせ装置
JP2569082B2 (ja) ワークステーションのビデオ動画表示領域指定装置
JPH01162088A (ja) スーパーインポーズ装置
JPH0584719B2 (ja)
JPH0411445A (ja) 画像読み取り装置
JPH05260498A (ja) 画像信号処理装置
JPH02101889A (ja) Pal方式テレビジョン受像機におけるフリッカーフリー回路
JPH03204284A (ja) 子画面情報記憶用集積回路
JPS62252291A (ja) 液晶表示装置
JPH077703A (ja) 映像信号入力回路
JPH0745039U (ja) 映像信号と文字図形信号の重畳表示装置
JPH0358691A (ja) テレビジョン信号変換装置
JPH05122730A (ja) テレビジヨン信号処理装置
JPH06189213A (ja) 分割画面出力機能付テレビ受信機
JPH11133940A (ja) パーソナルコンピュータ本体とcrt表示装置のインタ フェース
JPS59214077A (ja) 画像表示システム