JPH03237817A - 入出力回路 - Google Patents
入出力回路Info
- Publication number
- JPH03237817A JPH03237817A JP2034303A JP3430390A JPH03237817A JP H03237817 A JPH03237817 A JP H03237817A JP 2034303 A JP2034303 A JP 2034303A JP 3430390 A JP3430390 A JP 3430390A JP H03237817 A JPH03237817 A JP H03237817A
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- input
- liquid crystal
- crystal display
- cmos level
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000004973 liquid crystal related substance Substances 0.000 claims abstract description 25
- 238000010586 diagram Methods 0.000 description 2
Landscapes
- Electronic Switches (AREA)
- Logic Circuits (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
産業上の利用分野
本発明は集積回路の入出力回路に関するものである。
従来の技術
一般的には、液晶表示用データの出力回路と、入出力回
路とは、独立して構成されていた。もしくは、液晶表示
用データ出力回路と、入力回路。
路とは、独立して構成されていた。もしくは、液晶表示
用データ出力回路と、入力回路。
出力回路という組合せで構成されていた。
発明が解決しようとする課題
しかしながら、前記のような構成では、限られた端子数
の中で、集積回路利用者の要望への対応に問題を残すこ
とが考えられる。
の中で、集積回路利用者の要望への対応に問題を残すこ
とが考えられる。
本発明は、前記従来の問題点を解決するもので、集積回
路利用時に、液晶表示用データ出力回路として利用しな
い場合、CMOSレベル入出力回路として利用できる入
出力回路を提供することを目的とする。
路利用時に、液晶表示用データ出力回路として利用しな
い場合、CMOSレベル入出力回路として利用できる入
出力回路を提供することを目的とする。
課題を解決するための手段
この目的を達成するために、本発明の入出力回路は、液
晶表示用データ出力機能と、CMOSレベル入出力機能
とを有している。
晶表示用データ出力機能と、CMOSレベル入出力機能
とを有している。
作用
この構成によって、集積回路の使用目的に応じて液晶表
示用データ出力機能とCMOSレベル入出力機能とを選
択することができる。
示用データ出力機能とCMOSレベル入出力機能とを選
択することができる。
実施例
以下、本発明の一実施例について、図面を参照しながら
説明する。
説明する。
図は、本発明の一実施例における入出力回路のブロック
図を示すものである。
図を示すものである。
本発明の入出力回路は液晶表示用データ出力回路1とC
MOSレベル出力回路2とCMOSレベル入力回路3か
らなる入出力回路4と、その人出六回路4から入出力さ
れる信号を外部に伝える集積回路端子5から構成され、
選択信号10は、液晶表示用データ出力回路1、CMO
Sレベル出力回路2、CMOSレベル入力回路3のいず
れかを選択する信号、液晶表示用データ出力信号11は
、集積回路内部で発生した信号であり、液晶表示用デー
タ出力回路1に人力する。CMOSレベル出力信号12
は集積回路内で発生した信号であり、CMOSレベル出
力回路2に入力する。
MOSレベル出力回路2とCMOSレベル入力回路3か
らなる入出力回路4と、その人出六回路4から入出力さ
れる信号を外部に伝える集積回路端子5から構成され、
選択信号10は、液晶表示用データ出力回路1、CMO
Sレベル出力回路2、CMOSレベル入力回路3のいず
れかを選択する信号、液晶表示用データ出力信号11は
、集積回路内部で発生した信号であり、液晶表示用デー
タ出力回路1に人力する。CMOSレベル出力信号12
は集積回路内で発生した信号であり、CMOSレベル出
力回路2に入力する。
選択された液晶表示用データ出力信号21は、選択信号
10により液晶表示用データ出力回路1が選択されたこ
とにより出力する信号2選択されたCMOSレベル出力
信号22は、選択信号10によりCMOSレベル出力回
路2が選択されたことにより出力信号、CMOSレベル
人力信号23は集積回路端子5より外部から入力される
信号9選択されたCMOSレベル人力信号13は、選択
信号10によりCMOSレベル入力回路3が選択された
ことにより、集積回路内部に入力する信号である。
10により液晶表示用データ出力回路1が選択されたこ
とにより出力する信号2選択されたCMOSレベル出力
信号22は、選択信号10によりCMOSレベル出力回
路2が選択されたことにより出力信号、CMOSレベル
人力信号23は集積回路端子5より外部から入力される
信号9選択されたCMOSレベル人力信号13は、選択
信号10によりCMOSレベル入力回路3が選択された
ことにより、集積回路内部に入力する信号である。
以上のように構成された本実施例の入出力回路について
以下その説明をする。
以下その説明をする。
まず°、集積回路端子5を出力端子として利用する場合
について説明する。
について説明する。
ここで選択信号10は、ソフトプログラムにより入出力
回路内の液晶表示用データ出力回路1、CMOSレベル
出力回路2のいずれかを選択する。
回路内の液晶表示用データ出力回路1、CMOSレベル
出力回路2のいずれかを選択する。
選択信号10がソフトプログラムより液晶表示用データ
出力回路1を選択した場合、液晶表示用データ出力信号
11は、液晶表示用データ出力回路1より何らの変化は
なく出力され、選択された液晶表示用データ出力信号2
1として集積回路端子5より外部へ出力される。
出力回路1を選択した場合、液晶表示用データ出力信号
11は、液晶表示用データ出力回路1より何らの変化は
なく出力され、選択された液晶表示用データ出力信号2
1として集積回路端子5より外部へ出力される。
また、選択信号10がソフトプログラムによりCMOS
レベル出力回路2を選択した場合、CMOSレベル出力
信号12は、CMOSレベル出力回路2より何らの変化
なく出力され、選択されたCMOSレベル出力信号22
として集積回路端子5より外部へ出力される。
レベル出力回路2を選択した場合、CMOSレベル出力
信号12は、CMOSレベル出力回路2より何らの変化
なく出力され、選択されたCMOSレベル出力信号22
として集積回路端子5より外部へ出力される。
次に集積回路端子5を入力端子として利用する場合につ
いて説明する。
いて説明する。
この場合、集積回路5に外部よりCMOSレベル入力信
号23が人力される。ここで選択信号10は、ソフトプ
ログラムにより、CMOSレベル入力回路3を選択する
。そしてCMOSレベル入力信号23は、CMOSレベ
ル入力回路3より何らの変化なく選択されたCMOSレ
ベル人力信号13として集積回路内部へ入力される。
号23が人力される。ここで選択信号10は、ソフトプ
ログラムにより、CMOSレベル入力回路3を選択する
。そしてCMOSレベル入力信号23は、CMOSレベ
ル入力回路3より何らの変化なく選択されたCMOSレ
ベル人力信号13として集積回路内部へ入力される。
発明の効果
本発明は、液晶表示用データ出り機能とCMOSレベル
人出力機能を有し、それらの機能を変更が簡易なソフト
プログラムにより選択することのできる入出力回路を集
積回路に内蔵することによって、限られた端子数の集積
回路の汎用性増大を実現することができる。
人出力機能を有し、それらの機能を変更が簡易なソフト
プログラムにより選択することのできる入出力回路を集
積回路に内蔵することによって、限られた端子数の集積
回路の汎用性増大を実現することができる。
図は、本発明の一実施例における入出力回路のブロック
図である。 1・・・・・・集積回路端子、10・・・・・・入出力
回路、11・・・・・・液晶表示用データ出力回路、1
2・−・・・・CMOSレベル出力回路、13・・・・
・・CMOSレベル入力回路、100・・・・・・選択
信号、101・・・・・・選択された液晶表示用データ
出力信号、102・・・・・・選択されたCMOSレベ
ル出力信号、103・・・・・・CMOSレベル入力信
号、104・・・・・・液晶表示用データ出力信号、1
05・・・・・・CMOSレベル出力信号、106・・
・・・・選択されたC0M5レベル入力信号。
図である。 1・・・・・・集積回路端子、10・・・・・・入出力
回路、11・・・・・・液晶表示用データ出力回路、1
2・−・・・・CMOSレベル出力回路、13・・・・
・・CMOSレベル入力回路、100・・・・・・選択
信号、101・・・・・・選択された液晶表示用データ
出力信号、102・・・・・・選択されたCMOSレベ
ル出力信号、103・・・・・・CMOSレベル入力信
号、104・・・・・・液晶表示用データ出力信号、1
05・・・・・・CMOSレベル出力信号、106・・
・・・・選択されたC0M5レベル入力信号。
Claims (1)
- 液晶表示用データ出力機能とCMOSレベル入出力機能
を持つことを特徴とする入出力回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2034303A JPH03237817A (ja) | 1990-02-14 | 1990-02-14 | 入出力回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2034303A JPH03237817A (ja) | 1990-02-14 | 1990-02-14 | 入出力回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH03237817A true JPH03237817A (ja) | 1991-10-23 |
Family
ID=12410391
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2034303A Pending JPH03237817A (ja) | 1990-02-14 | 1990-02-14 | 入出力回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH03237817A (ja) |
-
1990
- 1990-02-14 JP JP2034303A patent/JPH03237817A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CA2231789A1 (en) | Amplifier circuit with a programmable configuration | |
US4583119A (en) | Signal interface circuit | |
JPH03237817A (ja) | 入出力回路 | |
JPH02146815A (ja) | 半導体集積回路の入力回路 | |
JPS59127142U (ja) | 測光装置 | |
JPH0377406A (ja) | 発振制御回路 | |
KR930001032A (ko) | 시이퀀스 제어 유니트 | |
KR920002536B1 (ko) | Pwm을 이용한 음성다중 모우드 선택회로 | |
JPS5823473A (ja) | 多用途集積回路 | |
JPH0516785Y2 (ja) | ||
JPS6449422A (en) | Exclusive logic circuit | |
JPS61154153A (ja) | 集積回路装置 | |
JPH04123117A (ja) | クロック切替回路 | |
JPS62140588U (ja) | ||
JPS57120142A (en) | Programmable display circuit | |
JPS5451740A (en) | Interface control circuit | |
JPH03225430A (ja) | 割り込み回路 | |
JPS63129707A (ja) | 発振回路内蔵形lsi回路 | |
JPS61264870A (ja) | 映像変換装置における同期切換装置 | |
JPS5625863A (en) | Terminal unit for character and graph information with line disconnection function | |
JPS62298204A (ja) | Cmosゲ−トアレイ | |
JPH02117215A (ja) | 2重化クロック切換回路 | |
JPH05313939A (ja) | ワンチップマイクロコンピュータ | |
JPH02224413A (ja) | 2―1セレクタ回路 | |
JPS52142449A (en) | Integration logical device |