JPH03226792A - フラットパネル型表示装置の表示方式 - Google Patents
フラットパネル型表示装置の表示方式Info
- Publication number
- JPH03226792A JPH03226792A JP2023509A JP2350990A JPH03226792A JP H03226792 A JPH03226792 A JP H03226792A JP 2023509 A JP2023509 A JP 2023509A JP 2350990 A JP2350990 A JP 2350990A JP H03226792 A JPH03226792 A JP H03226792A
- Authority
- JP
- Japan
- Prior art keywords
- display
- flat panel
- mode
- data
- display mode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 claims description 4
- 238000006243 chemical reaction Methods 0.000 abstract 1
- 102100029968 Calreticulin Human genes 0.000 description 6
- 238000010586 diagram Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 101100326671 Homo sapiens CALR gene Proteins 0.000 description 1
- RUDATBOHQWOJDD-BSWAIDMHSA-N chenodeoxycholic acid Chemical compound C([C@H]1C[C@H]2O)[C@H](O)CC[C@]1(C)[C@@H]1[C@@H]2[C@@H]2CC[C@H]([C@@H](CCC(O)=O)C)[C@@]2(C)CC1 RUDATBOHQWOJDD-BSWAIDMHSA-N 0.000 description 1
- 125000002084 dioxo-lambda(5)-bromanyloxy group Chemical group *OBr(=O)=O 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/14—Digital output to display device ; Cooperation and interconnection of the display device with other functional units
- G06F3/1423—Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display
- G06F3/1431—Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display using a single graphics controller
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/14—Digital output to display device ; Cooperation and interconnection of the display device with other functional units
- G06F3/153—Digital output to display device ; Cooperation and interconnection of the display device with other functional units using cathode-ray tubes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0285—Improving the quality of display appearance using tables for spatial correction of display data
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Graphics (AREA)
- Human Computer Interaction (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は、CRT制御部とフラットパネル型表示装置用
の制御部とを有するシステムにおける表示方式に関する
。
の制御部とを有するシステムにおける表示方式に関する
。
従来、フラットパネル表示用コントコーラは、基本人出
カシステム(BIO8)プログラムによりフラットパネ
ル表示のために特別なモード設定を必要とし、BIOS
プログラムの作成が複雑である。
カシステム(BIO8)プログラムによりフラットパネ
ル表示のために特別なモード設定を必要とし、BIOS
プログラムの作成が複雑である。
従来のフラットパネル型表示装置の表示方式はフラット
パネルの表示制御のために、CRTの表示制御とは異な
る特別なモード設定を必要とし、BIOSプログラムに
CRTおよびフラットパネル用のモード設定ルーチンを
設ける必要がある。
パネルの表示制御のために、CRTの表示制御とは異な
る特別なモード設定を必要とし、BIOSプログラムに
CRTおよびフラットパネル用のモード設定ルーチンを
設ける必要がある。
本発明の方式は、BIOSプログラムにより単に表示モ
ード識別レジスタをアクセスしてもらうことにより、B
IOSプログラムによる複雑なフラットパネル表示のた
めのモード設定を不要とする。フラットパネル表示用モ
ード識別回路と、各々のモードを表示するためのパラメ
ータを内蔵するROMとを有している。このフラットパ
ネル表示用ROMはハードウェアにより自動的に読み出
されフラットパネル制御部をイニシャライズ(モード設
定)する。
ード識別レジスタをアクセスしてもらうことにより、B
IOSプログラムによる複雑なフラットパネル表示のた
めのモード設定を不要とする。フラットパネル表示用モ
ード識別回路と、各々のモードを表示するためのパラメ
ータを内蔵するROMとを有している。このフラットパ
ネル表示用ROMはハードウェアにより自動的に読み出
されフラットパネル制御部をイニシャライズ(モード設
定)する。
次に本発明について図面を参照して詳細に説明する。
第1図は本発明の一実施例のブロック図である図におい
て、制御回路(CRTC)1は、陰極線管表示装置(C
RT)6を制御する回路(例えばLSIにより構成)で
あり、CRT表示表示用メータ5力する。制御回路(L
CDCA)2は、表示モード識別レジスタ(図示せず)
を有し、基本人出カシステム(BrO3)により表示モ
ードが書込まれると、その表示モードを表示するために
必要なイニシャライズデータを補正用読出し専用メモリ
(ROM)3よりハードウェアにより読み込む。さらに
、制御回路2は読み込まれたデータにより、その表示モ
ードに応じて、表示データおよび表示信号を変換し出力
する。さらに、制御回路(LCDCB)4では、回路2
により補正された表示データおよび表示信号を、LCD
表示用タイミングにより同期化しLCD表示に必要なタ
イミングでデータと制御信号をフラットパネル型表示装
置(LCD)7に出力する。
て、制御回路(CRTC)1は、陰極線管表示装置(C
RT)6を制御する回路(例えばLSIにより構成)で
あり、CRT表示表示用メータ5力する。制御回路(L
CDCA)2は、表示モード識別レジスタ(図示せず)
を有し、基本人出カシステム(BrO3)により表示モ
ードが書込まれると、その表示モードを表示するために
必要なイニシャライズデータを補正用読出し専用メモリ
(ROM)3よりハードウェアにより読み込む。さらに
、制御回路2は読み込まれたデータにより、その表示モ
ードに応じて、表示データおよび表示信号を変換し出力
する。さらに、制御回路(LCDCB)4では、回路2
により補正された表示データおよび表示信号を、LCD
表示用タイミングにより同期化しLCD表示に必要なタ
イミングでデータと制御信号をフラットパネル型表示装
置(LCD)7に出力する。
以上説明したように本発明は、BIOSプログラムによ
り表示モード識別レジスタをアクセスしてもらうことに
より、ハードウェアにより、BIO87oグラムによる
複雑なフラットパネル表示のためのイニシャライズを必
要とせず、フラットパネルを正常に表示することができ
るという効果を有する。
り表示モード識別レジスタをアクセスしてもらうことに
より、ハードウェアにより、BIO87oグラムによる
複雑なフラットパネル表示のためのイニシャライズを必
要とせず、フラットパネルを正常に表示することができ
るという効果を有する。
第1図は本発明の一実施例のフロック図である。
1・・・・・・CRT用制御回路、2・・・・・・制御
回路、3・・・・・・補正用読出し専用メモリ、4・・
・・制御回路。
回路、3・・・・・・補正用読出し専用メモリ、4・・
・・制御回路。
Claims (1)
- 陰極線管表示装置制御手段と、フラットパネル型表示装
置を制御する手段とを有し、基本入出力システムにより
表示モード識別レジスタに表示モードを書込むことによ
りハードウェアにより自動的にフラットパネル用のモー
ド設定を行なうことを特徴とするフラットパネル型表示
装置の表示方式。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2023509A JPH03226792A (ja) | 1990-01-31 | 1990-01-31 | フラットパネル型表示装置の表示方式 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2023509A JPH03226792A (ja) | 1990-01-31 | 1990-01-31 | フラットパネル型表示装置の表示方式 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH03226792A true JPH03226792A (ja) | 1991-10-07 |
Family
ID=12112425
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2023509A Pending JPH03226792A (ja) | 1990-01-31 | 1990-01-31 | フラットパネル型表示装置の表示方式 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH03226792A (ja) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5546098A (en) * | 1992-07-27 | 1996-08-13 | Cordata, Inc. | Removable computer display interface |
US5969696A (en) * | 1994-02-04 | 1999-10-19 | Sun Microsystems, Inc. | Standard interface system between different LCD panels and a common frame buffer output |
US7220917B2 (en) | 2004-12-17 | 2007-05-22 | General Electric Company | Electrical wire and method of making an electrical wire |
EP1457964A3 (en) * | 2003-03-10 | 2007-11-14 | Kabushiki Kaisha Toshiba | Method and apparatus for activating a DVI monitor |
-
1990
- 1990-01-31 JP JP2023509A patent/JPH03226792A/ja active Pending
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5546098A (en) * | 1992-07-27 | 1996-08-13 | Cordata, Inc. | Removable computer display interface |
US6590547B2 (en) | 1992-07-27 | 2003-07-08 | Elonex Ip Holdings Ltd. | Removable computer display interface |
US5969696A (en) * | 1994-02-04 | 1999-10-19 | Sun Microsystems, Inc. | Standard interface system between different LCD panels and a common frame buffer output |
EP1457964A3 (en) * | 2003-03-10 | 2007-11-14 | Kabushiki Kaisha Toshiba | Method and apparatus for activating a DVI monitor |
US7411568B2 (en) | 2003-03-10 | 2008-08-12 | Kabushiki Kaisha Toshiba | Method and apparatus for controlling display monitors provided on an electronic apparatus |
US8957832B2 (en) | 2003-03-10 | 2015-02-17 | Kabushiki Kaisha Toshiba | Method and apparatus for controlling display monitors provided on an electronic apparatus |
US7220917B2 (en) | 2004-12-17 | 2007-05-22 | General Electric Company | Electrical wire and method of making an electrical wire |
US7453044B2 (en) | 2004-12-17 | 2008-11-18 | Sabic Innovative Plastics Ip B.V. | Electrical wire and method of making an electrical wire |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH04166990A (ja) | ディスプレイ制御装置 | |
US8055968B2 (en) | Panel driving circuit that generates panel test pattern and panel test method thereof | |
JPH03226792A (ja) | フラットパネル型表示装置の表示方式 | |
JP2000305553A (ja) | 液晶マルチディスプレイシステム制御装置と駆動回路 | |
JP4921642B2 (ja) | 情報処理装置および表示制御方法 | |
JPH06274134A (ja) | 液晶表示ドライバー内蔵ワンチップマイクロコンピュータ | |
JP2578996B2 (ja) | 液晶表示装置 | |
JP2891429B2 (ja) | 液晶ディスプレイ制御装置 | |
JPH03145693A (ja) | 表示制御用データ交換回路 | |
JP2659601B2 (ja) | 液晶表示装置 | |
JP2506959B2 (ja) | 表示デ―タ処理装置 | |
JPH02302792A (ja) | 表示制御装置 | |
JPH0235492A (ja) | 液晶表示装置 | |
KR100240866B1 (ko) | 단일포트 메모리를 사용하는 고해상도 그래픽스 컨트롤러 | |
JP2561823B2 (ja) | 文字倍率変換装置 | |
JP2000098996A (ja) | 画像表示装置 | |
JPH01142597A (ja) | 2画面同時表示制御装置 | |
JPS6329838A (ja) | 表示装置 | |
JPH05323916A (ja) | 表示装置及びその表示制御方式 | |
JPH0916142A (ja) | 表示装置 | |
JPH09292244A (ja) | 車両用ナビゲーション装置 | |
JPH0728434A (ja) | 画像表示装置 | |
JPH1011029A (ja) | 階調制御用lcdコントローラのフレームメモリ制御方 法及びその装置 | |
JPH03257492A (ja) | 表示システム | |
JPH04365095A (ja) | 表示制御装置 |