JPH0317718A - 集積回路 - Google Patents

集積回路

Info

Publication number
JPH0317718A
JPH0317718A JP1151691A JP15169189A JPH0317718A JP H0317718 A JPH0317718 A JP H0317718A JP 1151691 A JP1151691 A JP 1151691A JP 15169189 A JP15169189 A JP 15169189A JP H0317718 A JPH0317718 A JP H0317718A
Authority
JP
Japan
Prior art keywords
circuit
signal
filter
oscillation
frequency
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1151691A
Other languages
English (en)
Inventor
Kenji Hayashi
謙司 林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP1151691A priority Critical patent/JPH0317718A/ja
Publication of JPH0317718A publication Critical patent/JPH0317718A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [産業上の利用分野コ 本発明は基準信号を発生する発振回路に関する[従来の
技術] 従来基準信号は直接発振回路より出力されていた。
[発明が解決しようとする課題] しかしながら発振回路は特に電源投入時には高調波発振
によって設定された周波数以外の発振をする事があり、
この様な異常発振による基準信号を出力した場合、周辺
回路が誤動作をしてしまうという課題を有する。
特にRAMやROMなどのメモリ素子は通常、書き込み
や読み出しのタイミングマージンが小さく、シングルチ
ップマイクロコンピュータのプログラムメモリの読み出
しが誤った場合など装置全体が重大な誤動作をしてしま
う。
そこで本発明はこの様た課題を解決するもので、゛その
目的は設定された周波数での正常発振な行々っていると
きのみ基準信号を出力する発振回路を提供することであ
る。
[課題を解決するための手段] 本発明の集積回路は、 α) ある一定の周波数の信号を出力する発振回路と b) 鮪記発振回路の出力信号あるいは前記発振回路の
出力信号を分周した信号が入力信号となり、特定の範囲
の周波数成分の信号のみを出力するフィルタと C) 前記フィルタからの出力信号を入力信号とする少
なくとも1つ以上の周辺回路 によって構成されることを特徴とする。
[実施例] 第1図に本発明の一実施例を示す。
発振回路1が動作を開始すると原振信号2が分周回路3
により分周され、分周信号4がフィルタ5を介して基準
信号6として周辺回路7に出力される。
フィルタ5のカットオ7周波数は発振回路1の設定周波
数によりv14gされており、発振回路1が正常発振し
ている場合は基準信号6が周辺回路7に出力される。
発振回路1が高調波発振をした場合、分周信号4はフィ
ルタ5により遮断され基準信号6は出力されない。
[発明の効果コ 以上述べたように本発明によれば、フィルタを追加する
だけで確実に正常発振時のみ基準信号を出力できるとい
う効果を有する。
また本実施例ではO−Hによる1次のローバスフィルタ
を用いたが、O’,R,Lの組合せやスイクチト・キャ
パシタ技術などによる各種フィルタ構成としてもよい。
【図面の簡単な説明】
第1図は本発明の一実施例を示す図。 1・・・・・・・・・発振回路 2・・・・・・・・・原振信号 3・・・・・・・・・分周回路 4・・・・・・・・・分周信号 5・・・・・・・・・フィルタ 6・・・・・・・・・基準信号 7・・・・・・・・・周辺回路 以上

Claims (1)

  1. 【特許請求の範囲】 1)a)ある一定の周波数の信号を出力する発振回路と
    、 b)前記発振回路の出力信号あるいは前記発振回路の出
    力信号を分周した信号が入力信号となり、特定の範囲の
    周波数成分の信号のみを出力するフィルタと、 c)前記フィルタからの出力信号を入力信号とする少な
    くとも1つ以上の周辺回路と によって構成されることを特徴とする集積回路2)前記
    周辺回路にROM(READ ONLYMEMORY)
    あるいはRAM(RANDOM ACCESSMEMO
    RY)を制御する回路を含むことを特徴とする請求項1
    記載の集積回路。
JP1151691A 1989-06-14 1989-06-14 集積回路 Pending JPH0317718A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1151691A JPH0317718A (ja) 1989-06-14 1989-06-14 集積回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1151691A JPH0317718A (ja) 1989-06-14 1989-06-14 集積回路

Publications (1)

Publication Number Publication Date
JPH0317718A true JPH0317718A (ja) 1991-01-25

Family

ID=15524158

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1151691A Pending JPH0317718A (ja) 1989-06-14 1989-06-14 集積回路

Country Status (1)

Country Link
JP (1) JPH0317718A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5987209A (en) * 1994-08-05 1999-11-16 Funai Electric Co., Ltd. Video signal receiver in which a reference signal is shared by a PLL circuit which sets the output frequency of a local RF-IF oscillator and by the chrominance signal generator
JP2009022727A (ja) * 2007-07-23 2009-02-05 Jihei Cho 携帯型電子装置のためのキャリングバッグ
JP2020136870A (ja) * 2019-02-18 2020-08-31 旭化成エレクトロニクス株式会社 発振器制御回路及び集積回路

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5987209A (en) * 1994-08-05 1999-11-16 Funai Electric Co., Ltd. Video signal receiver in which a reference signal is shared by a PLL circuit which sets the output frequency of a local RF-IF oscillator and by the chrominance signal generator
JP2009022727A (ja) * 2007-07-23 2009-02-05 Jihei Cho 携帯型電子装置のためのキャリングバッグ
JP2020136870A (ja) * 2019-02-18 2020-08-31 旭化成エレクトロニクス株式会社 発振器制御回路及び集積回路

Similar Documents

Publication Publication Date Title
US4931748A (en) Integrated circuit with clock generator
JPH0317718A (ja) 集積回路
JPH02112008A (ja) クロック発生器回路を有する集積回路
US5896525A (en) Microcomputer with controller operating in synchronism with external synchronous signal
US4801875A (en) Integrated circuit with frequency dividing test function
JPH0316423A (ja) 発振検出回路
KR100293133B1 (ko) 출력 지연 회로
JPH04195505A (ja) 半導体集積装置
US5982248A (en) Integrated circuit replacement operating clock signal generator having a crystal oscillator
JPS6246318A (ja) 発振回路を備えた論理集積回路
JPS5943766B2 (ja) 半導体集積回路
JPS5943765B2 (ja) 半導体集積回路
JP2854194B2 (ja) マイクロコンピュータの発振クロック判定装置
JPH0348468B2 (ja)
KR930005834Y1 (ko) 과전류 보호회로
JPS61157006A (ja) マイクロコンピユ−タの発振回路
JP2906757B2 (ja) 半導体装置
JP3035937B2 (ja) 多機能電話機
KR20030050867A (ko) 글리치 방지 장치
JPS58155381A (ja) 演算装置
JPH0821815B2 (ja) 信号発生装置
JPH0495785A (ja) 半導体集積回路装置
JPS6333806B2 (ja)
JPS59127845A (ja) 集積回路のテスト回路
JPH01248216A (ja) マイクロコンピュータ