JPH0291581A - バックワイヤリングボードの布線試験方式 - Google Patents

バックワイヤリングボードの布線試験方式

Info

Publication number
JPH0291581A
JPH0291581A JP63246904A JP24690488A JPH0291581A JP H0291581 A JPH0291581 A JP H0291581A JP 63246904 A JP63246904 A JP 63246904A JP 24690488 A JP24690488 A JP 24690488A JP H0291581 A JPH0291581 A JP H0291581A
Authority
JP
Japan
Prior art keywords
test
wiring board
pattern
wiring
back wiring
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63246904A
Other languages
English (en)
Inventor
Yasuo Anno
安納 康男
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP63246904A priority Critical patent/JPH0291581A/ja
Publication of JPH0291581A publication Critical patent/JPH0291581A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Testing Of Short-Circuits, Discontinuities, Leakage, Or Incorrect Line Connections (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔概 要〕 複数のプリント板パッケージを搭載するためのコネクタ
を装着し、配線必要な◇:11子間をパターン配線によ
り接続したバックワイヤリングボードの布線試験方式に
関し、 ディジィ−チェインケーブルの接続をすることなく、テ
ストカードと試験器の接続のみでバックワイヤリングボ
ードの布線試験を行うことを目的とし、 バックワイヤリングボード上の試験されるパターンのア
ドレスを指定するアドレス展開回路と、指定されたパタ
ーンの一端より試験信号を送出し、他端よりその試験信
号を受信するドライブ手段、レシーブ手段を持つテスト
回路と、アドレス展開回路とテスト回路を搭載し、バッ
クワイヤリングボード上のコネクタに装着されるテスト
カードと、両端のテストカードから出て試験器と接続す
るためのコネクタを持つ試験器ケーブルとを備え、テス
トカードをバンクワイヤリングボードに装着することに
より、バンクワイヤリングボードに布線されている信号
線、電源線、アース線および試験用に布線したパターン
をディジィ−チェイン接続するように構成する。
〔産業上の利用分野〕
本発明は、複数のプリント板パッケージを搭載するため
のコネクタを装着し、配線必要な端子間をパターン配線
により接続したバックワイヤリングボードの布線試験方
式に関する。
近年の電子機器、通信機器において、プリント板パッケ
ージ相互間の配線は、該プリント板パッケージを装着す
るコネクタを搭載し、該コネクタの接続必要個所間をパ
ターンで配線接続したバックワイヤリングボードで行う
のが一般的である。
このバックワイヤリングボードのパターンは機器の小型
化、部品の高密度実装のため、細線化し、本数は増加し
ている。
このようなバックワイヤリングボードの布線試験を正確
且つ迅速に行うことが必要である。
〔従来の技術〕
第、3図は従来例を説明するブロック図、第4図は従来
例の接続状態を説明する斜視図をそれぞれ示す。
第3図に示す従来例は被試験体であるバックワイヤリン
グボード1とバックワイヤリングボード1上の試験すべ
きパターンのアドレスを指定するアドレス展開回路21
〜2nと、指定されたパターンの一端より試験信号を送
出し、他端よりその試験信号を受信するドライブ手段、
レシーブ手段をもつテスト回路31〜3nと1、アドレ
ス展開回路21〜2nとテスト回路31〜3nを搭載す
るテストカード221〜22nと、隣接するテストカー
ド相互間を接続するためのコネクタ付のディジィ−チェ
インケーブル61〜6nと、両端のテストカード221
.22nから出て図示省略されている試験器と接続する
ためのコネクタを(51,52)をもつ試験器ケーブル
(41,42)とを具備している。
このような構成で、テストカード221〜22nをそれ
ぞれバックワイヤリングボード1上の所定の位置に装着
し、テストカード221〜22nからそれぞれ2本ずつ
出ているディジィ−チェインケーブル61〜6nを順次
接続する。両端のテストカード221.22nより出て
いる試験器ケーブル41.42は試験器へ接続する。
接続完了後、試験器からの制御により、テストカード2
21〜22n上のアドレス展開回路21〜2nを駆動し
試験するパターンを指定する。
パターンを指定の後、テスト回路31〜3nは試験信号
を指定されたパターンの一端へへ送出し、指定されたパ
ターンの他端へ試験信号が到達していることから被試験
パターンが正常に布線されていることを確認し、次のパ
ターンの試験へ進んでゆく。
このようにして、順次試験を進め、バンクワイヤリング
ボード上の全パターンの試験を行うものである。第4図
はバックワイヤリングボードとテストカードとディジィ
−チェインケーブルの接続を説明する斜視図である。
〔発・明が解決しようとする課題〕
第3図、第4図に示した如く、従来例においては、テス
トカード221〜22nより2本のディジィ−チェイン
ケーブル61〜6nが出ており、これを相互に接続する
必要があるため、接続変更が必要になった時、ディジィ
−チェインケーブル、テストカードが操作性を悪くする
、ディジィ−チェインケーブル、テストカードの接続順
序が指定されており接続に時間がかかる、ケーブルとテ
ストカードの接続部で断線が発生し易い等の問題点があ
る。
本発明は、ディジィ−チェインケーブルの接続をするこ
となく、テストカードと試験器の接続のみでバンクワイ
ヤリングボードの布線試験を行うことを目的とする。
ても、すべてのパターンの試験ができるように、ディジ
ィ−チェインケーブルとして使えるパターンはそのまま
使用し、ディジィ−チェインケーブルとして不足がある
時には、試験用のパターンを追加して配線したものであ
り、 かかる手段を具備することにより本課題を解決するため
の手段とする。
〔課題を解決するための手段〕
第1図は本発明の詳細な説明するブロック図を示す。
第1図に示す21〜2n、31〜3n、41.42.5
1.52は第3図で説明したのと同一内容を有するアド
レス展開回路、テスト回路、試験器ケーブル、コネクタ
である。
211〜21nは第3図に示すテストカード221〜2
2nから、ディジィ−チェインケーブル61〜6nを取
り除いたものであり、 被試験体のバックワイヤリングボード1はディジィ−チ
ェインケーブル61〜6nを接続しな(〔作 用〕 従来例では、テストカード221〜22nの相互間をデ
ィジィ−チェインケーブル61〜6nで接続して試験を
行っていたが、本発明では被試験体であるバックワイヤ
リングボード1上のパターンを使用して、ディジィ−チ
ェイン接続してゆ(ためディジィ−チェインケーブル6
1〜6nの接続なしでバック ワイヤリング ボード1
の布線試験を行うことが可能となる。
〔実施例〕
以下本発明の要旨を第1図〜第2図に示す実施例により
具体的に説明する。
第1図は本発明の詳細な説明するブロック図、第2図は
本発明の実施例の接続状態を説明する斜視図をそれぞれ
示す。なお、全図を通じて同一符号は同一対象物を示す
第1図に示す本発明の実施例は第3図で説明したディジ
ィ−チェインケーブルの機能を被試験体のバックワイヤ
リングボード1上のパターンに持たせるものであり、本
来持っている電源線、アース線、信号線等を使用し、こ
れだけでは不足の時には、ディジィ−チェインケーブル
の機能を持たせるために追加して引いた試験用のパター
ンを使って接続してゆく方式である。
テストカード211〜21nをバックワイヤリングボー
ドlに装着することにより、ディジィ−チェイン接続が
形成される。また両端のテストカード211.21nよ
り出ている試験器ケーブルを試験器に接続する。この後
試験器からの制御により、試験するパターンが指定され
ると、指定されたテストカード211〜21n上のアド
レス展開回路21〜2nが動作し、試験信号を送出する
端子番号と試験信号を受信する端子番号を指定し、テス
ト回路31〜3n上のドライブ手段より・試験信号を送
出し、レシーブ手段で試験信号を受信し、被試験パター
ンが正常に布線されていることを確認する。このような
動作を順次繰り返し、バックワイヤリングボード1上の
全パターンの試験を行うものである。
〔発明の効果〕
以上のような本発明によれば、ディジィ−チェインケー
ブルを使用することなく、バックワイヤリングボードの
布線試験が可能となり、さらにテストカードの装着位置
が指定されず、どの位置にでも装着して良いことになり
、バックワイヤリングボードの試験を正確且つ迅速に行
うことが可能となる。
【図面の簡単な説明】
第1図は本発明の詳細な説明するブロック図、第2図は
本発明の実施例の接続状態を説明するする斜視図、 第3図は従来例を説明するブロック図、第4図は従来例
の接続状態を説明する斜視図、をそれぞれ示す。 図において、 1はバックワイヤリングボード、 21〜2nはアドレス展開回路、 31〜3nはテスト回路、 211〜21n、221〜22nはテストカー41.4
2は試験器ケーブル、 5152はコネクタ、 61〜6nはディジィ−チェインケーブル、をそれぞれ
示す。 ド、 /$−項5日門の9で方已イタリのT醍M巴イ刃宜!、
と8!、θn7Tろ、象1硯〔]第 2[21

Claims (1)

  1. 【特許請求の範囲】 複数のプリント板パッケージを搭載するためのコネクタ
    を装着し、配線必要な端子間をパターン配線により接続
    したバックワイヤリングボードの布線試験方式であって
    、 バックワイヤリングボード(1)上の試験されるパター
    ンのアドレスを指定するアドレス展開回路(21〜2n
    )と、 指定されたパターンの一端より試験信号を送出し、他端
    よりその試験信号を受信するドライブ手段、レシーブ手
    段を持つテスト回路(31〜3n)と、 前記アドレス展開回路(21〜2n)と前記テスト回路
    (31〜3n)を搭載し、前記バックワイヤリングボー
    ド(1)上のコネクタに装着されるテストカード(21
    1〜21n)と、 両端のテストカード(211、21n)から出て試験器
    と接続用のコネクタ(51、52)を持つ試験器ケーブ
    ル(41、42)とを備え、前記テストカード(211
    〜21n)を前記バックワイヤリングボード(1)に装
    着することにより、前記バックワイヤリングボード(1
    )に布線されている信号線、電源線、アース線および試
    験用に布線したパターンをディジィ−チェイン接続し、
    試験することを特徴とするバックワイヤリングボードの
    布線試験方式。
JP63246904A 1988-09-28 1988-09-28 バックワイヤリングボードの布線試験方式 Pending JPH0291581A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63246904A JPH0291581A (ja) 1988-09-28 1988-09-28 バックワイヤリングボードの布線試験方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63246904A JPH0291581A (ja) 1988-09-28 1988-09-28 バックワイヤリングボードの布線試験方式

Publications (1)

Publication Number Publication Date
JPH0291581A true JPH0291581A (ja) 1990-03-30

Family

ID=17155476

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63246904A Pending JPH0291581A (ja) 1988-09-28 1988-09-28 バックワイヤリングボードの布線試験方式

Country Status (1)

Country Link
JP (1) JPH0291581A (ja)

Similar Documents

Publication Publication Date Title
US5994894A (en) Testboard for IC tester
US20040023560A1 (en) Apparatus and method for a reversible emulator/target cable connector
JP3285212B2 (ja) テスタ相互接続システム
JPH05256897A (ja) Icテストシステム
US6348789B1 (en) Testboard for IC tester
US3935372A (en) Method and apparatus for modifying wire-wrapped back planes
US6181146B1 (en) Burn-in board
US4674007A (en) Method and apparatus for facilitating production of electronic circuit boards
US20060132119A1 (en) Configurable test interface device
JPH0291581A (ja) バックワイヤリングボードの布線試験方式
US5500862A (en) Multi-layer digital circuit board with a test pattern section
JP2526518B2 (ja) ユニバ―サルボ―ド
CN221530306U (zh) 一种电路板的转接板
JPS63148580A (ja) 入出力コネクタ分離型プリント基板
JPH01277949A (ja) メモリ試験方式
JP3747649B2 (ja) プリント回路板試験装置
JPS581446B2 (ja) インタ−フエ−スカイロブジツソウホウ
JPH1051942A (ja) 電気機器の信号発信ユニット特定方法及び信号発信ユニット特定機能付き電気機器
JPH04101372A (ja) 誤接続検出回路
JPH09161920A (ja) 制御機器用中継器
JPS625424A (ja) アドレス設定装置
JPH0625775U (ja) Icテスタ用テストボード
JPS59116060A (ja) ケ−ブルの接続試験方法
JPS6015359Y2 (ja) 信号接続装置
JPH0346347A (ja) ウエハ集積回路装置