JPH0243682A - 回路デバッグ方式 - Google Patents

回路デバッグ方式

Info

Publication number
JPH0243682A
JPH0243682A JP63195180A JP19518088A JPH0243682A JP H0243682 A JPH0243682 A JP H0243682A JP 63195180 A JP63195180 A JP 63195180A JP 19518088 A JP19518088 A JP 19518088A JP H0243682 A JPH0243682 A JP H0243682A
Authority
JP
Japan
Prior art keywords
circuit
error
circuit network
data
pattern data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63195180A
Other languages
English (en)
Inventor
Fumihiko Niimi
文彦 新美
Hisashi Ishizaki
石崎 久司
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP63195180A priority Critical patent/JPH0243682A/ja
Publication of JPH0243682A publication Critical patent/JPH0243682A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 皮血欠! 本発明は回路デバッグ方式に関し、特に電子装置の設計
自動化を支援するためのCAD技術に用いられる論理装
置において、論理回路図中より誤りを含む部分回路網を
検出してその修正を支援する会話型回路デバッグ方式に
関する。
藍米弦韮 従来、この種の回路デバッグ方式では、予め決定された
設計ルールに基づく検出すべき回路の誤りの種類を、回
路誤り検出機構内に固定的に有する構成となっている。
よって、新しい種類の回路の誤りを検出するためには、
回路誤り検出機構そのものに新しい種類の回路の誤りの
検出法を組込み直す必要がある。
従って、当読組込みのために回路誤り検出機構の多くの
改造を必要とすることになる。これは近年の回路技術の
急速な変化に伴う設計ルールの変化に対して迅速に対応
できないという欠点がある。
l匪曵旦漕 本発明の目的は、誤り回路パターンの種類の増減を容易
として、回路技術の急激な変化に対して柔軟に対処する
ことができる対話型の回路デバッグ方式を提供すること
である。
九肌旦璽蔦 本発明による回路デバッグ方式は、予め誤りを含む部分
回路網が登録された回路誤り登録管理手段と、被検証回
路網中の部分回路網と前記回路誤り登録管理手段に登録
されている部分回路網との回路パターンのマツチングを
検出する回路誤り検出手段と、誤りが検出された部分回
路網に対してその代替となる正規の部分回[を提示する
回路修正提示手段とを含み、前記回路誤り登録管理手段
に登録される誤りを含む部分回路網を適宜変更自在とし
てなることを特徴としている。
尺土ヨ 次に本発明の実施例について図面を参照して説明する。
第1図は本発明の一実施例を示すブロック図である。入
力装置1から入力される被検証回路網データ、誤り回路
網パターンデータ及び修正回路網パターンデータはデー
タ記憶装置2に夫々記憶される0回路誤り登録管理tl
liII3により、誤り回路網パターンデータ及び修正
回路網パターンデータが登録及び管理されている。
回路誤り検出機構4はデータ記憶装置2中の全体回路網
データより切出された部分回路網データと誤り回路網パ
ターンデータとを入力とし、切出された部分回路網デー
タと誤り回路網パターンデータとが一致するか否を判定
し、一致した場合は修正回路網パターンデータを検出し
た誤りを解決する回路データとして回路修正方法提示機
構5により出力装置6に出力する。尚、7は演算処理装
置であり、これ等各tli構3〜5を制御する。
この回路誤り検出機構4及び回路修正方法提示機構5の
動作を第2図により説明する。被検証全体回路網Xより
切出された被検証部分回路網x1に誤りがあるか否を判
定し、修正方法を提示する方式について説明する。
被検証部分回路網X1について回路誤り登録管理R構3
により管理された誤り回路網のうち同形の回路網が有る
か否を回路構成パターンマツチング機構41により判定
する。さらに被検証部分回路Nxlを誤りを含む回路と
して判定する際に、誤り回路網パターン適用条件を満た
しているかを、回路誤り判定機構42により判定し、満
足していれば誤りを含む回路として検出される。
次に、誤りが有る回路網と判定した場合には、誤りを解
決するための修正回路を、回路修正方法提示機l1lI
5により提示する。設計者は提示された修正回路を適当
と判定すれば、その修正回路を用いて元の全体回路網X
の指摘された部分回路網X1を修正することができる。
修正回路が複数登録されている場合には、修正方法提示
履歴機構51によりその中から最も採用された頻度が高
いものより順次提示されるようになっているので、設計
者は自分が適当と考える修正回路を選択できる。
第3図は回路誤り登録管理R横3で登録・管理される誤
り回路網パターン適用条件、誤り回路網データ及び修正
回路網データの例を示す図である。
図に示す様に、誤り回路網パターン適用条件及びこの条
件に対応する誤り回路網パターンの両者を満足する場合
には、被検証対象たる部分回路網X1は誤りであるとみ
なされる。よって、この誤り回路網パターンに対応して
予め登録されている1つ以上の修正回路網パターンが提
示機構5により提示される。従って、設計者はこの提示
された修正回路網パターンを視認しつつ最適の回路網パ
ターンを選択することができるのである。
この修正回路網のパターンについては、回路誤り登録管
理i構3にて予め登録されており、回路技術等の変遷に
より誤り回路のパターンの種類が変化すれば、この誤り
回路パターンの登録時に、所望の修正回路パターンが登
録されることになる。
l旦立遵遇 蒸上の如く、本発明によれば、検出すべき誤り回路を登
録すべき回路誤り登録管理機構の登録内容を変化自在と
することにより、回路技術の急激な変化に対しても十分
に対応できるという効果がある。よって、電子装置の論
理設計に要する期間の短縮と工数の削減が図れることに
なる。
【図面の簡単な説明】
第1図は本発明の実施例のブロック図、第2図は第1図
のブロックの動作を示すフローチャート、第3図は誤り
回路網パターン適用条件、誤り回路網パターンデータ及
び修正回inパターンデータの各側を示す図である。 主要部分の符号の説明 3・・・・・・回路誤り登録管理機構 4・・・・・・回路誤り検出機構 5・・・・・・回路修正方法提示機構

Claims (1)

    【特許請求の範囲】
  1. (1)予め誤りを含む部分回路網が登録された回路誤り
    登録管理手段と、被検証回路網中の部分回路網と前記回
    路誤り登録管理手段に登録されている部分回路網との回
    路パターンのマッチングを検出する回路誤り検出手段と
    、誤りが検出された部分回路網に対してその代替となる
    正規の部分回路網を提示する回路修正提示手段とを含み
    、前記回路誤り登録管理手段に登録される誤りを含む部
    分回路網を適宜変更自在としてなることを特徴とする回
    路デバッグ方式。
JP63195180A 1988-08-04 1988-08-04 回路デバッグ方式 Pending JPH0243682A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63195180A JPH0243682A (ja) 1988-08-04 1988-08-04 回路デバッグ方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63195180A JPH0243682A (ja) 1988-08-04 1988-08-04 回路デバッグ方式

Publications (1)

Publication Number Publication Date
JPH0243682A true JPH0243682A (ja) 1990-02-14

Family

ID=16336782

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63195180A Pending JPH0243682A (ja) 1988-08-04 1988-08-04 回路デバッグ方式

Country Status (1)

Country Link
JP (1) JPH0243682A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006234680A (ja) * 2005-02-25 2006-09-07 Rhythm Watch Co Ltd スイッチ装置及びこれを備えた時計

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006234680A (ja) * 2005-02-25 2006-09-07 Rhythm Watch Co Ltd スイッチ装置及びこれを備えた時計

Similar Documents

Publication Publication Date Title
US20070226172A1 (en) File-management apparatus, file-management method, and computer product
JPH0243682A (ja) 回路デバッグ方式
CN100392608C (zh) 错误通知方法及信息处理装置
JPH0577143A (ja) 自動化ラインの故障診断装置
JPH0821009B2 (ja) チャネル制御装置のイニシャライズ方法及びそのイニシャライズのためのシステム
JP6949441B2 (ja) ベクタ適正化装置及びベクタ適正化用プログラム
JPH0546378A (ja) プログラムの修正処理方法
JP2008234176A (ja) 製造ラインの設計支援方法
JPH02207355A (ja) メモリ読出し方式
JPS6218054B2 (ja)
JP2560545B2 (ja) インタフェース検査処理装置
JPH02133830A (ja) 設定情報のエラー検出処理方式
JPS62224833A (ja) デ−タ形式の適否検査方式
JPH0380342A (ja) 演算処理装置
JPS624743B2 (ja)
JPH01123344A (ja) 記録媒体のチェック方法
JPH0268624A (ja) プログラム修正回路
JPS61175835A (ja) 情報処理システム
JPH01209516A (ja) タイマの動作監視方式
JPH0823792B2 (ja) 電源制御装置
JPH03113542A (ja) エラー検出方式
JPH0668192A (ja) 論理シミュレータおよび論理シミュレーション方法
JPH01205357A (ja) メモリエラー検出回路テスト方式
JPH01290055A (ja) チャネル試験方法
JPH0368041A (ja) データ処理装置