JPH0239256A - メモリシステム - Google Patents

メモリシステム

Info

Publication number
JPH0239256A
JPH0239256A JP63191552A JP19155288A JPH0239256A JP H0239256 A JPH0239256 A JP H0239256A JP 63191552 A JP63191552 A JP 63191552A JP 19155288 A JP19155288 A JP 19155288A JP H0239256 A JPH0239256 A JP H0239256A
Authority
JP
Japan
Prior art keywords
cache memory
memory
data
host computer
external storage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63191552A
Other languages
English (en)
Inventor
Yasuhiko Ichikawa
靖彦 市川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP63191552A priority Critical patent/JPH0239256A/ja
Publication of JPH0239256A publication Critical patent/JPH0239256A/ja
Pending legal-status Critical Current

Links

Classifications

    • Y02B60/1225

Landscapes

  • Memory System Of A Hierarchy Structure (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [発明の目的] (産業上の利用分野) 本発明は、キャッシュメモリを備えたメモリシステムに
関する。
(従来の技術) 従来から、ホストコンピュータと外部記憶装置との間に
補助メモリを設け、外部記憶装置に格納されているプロ
グラムやデータの一部を保持させ、この補助メモリとホ
ストコンピュータとの間で命令およびデータのやりとり
を行なわせてデータアクセスの高速化を図るという手法
が用いられている。一般に前記補助メモリはキャッシュ
メモリと呼ばれ、従来から低容量高速型の揮発性メモリ
が用いられている。
また上述したようなキャッシュメモリを備えたメモリシ
ステムには、キャッシュメモリの動作を管理するキャッ
シュメモリ管理装置が設けられている。
この装置は、ホストコンピュータがアクセスした外部記
憶装置内の領域をキャッシュメモリに転送した事実およ
びこの領域に対する以降のアクセス頻度を示す情報を専
用の揮発性メモリに記憶させる。
ところで揮発性メモリは電源を遮断するとその内容が消
滅してしまうため、電源投入時にはキャッシュメモリ、
キャッシュメモリ管理装置のメモリのいずれにもデータ
が存在していない。
一般にホストコンピュータからデータ要求があると、先
ず外部メモリ制御装置がキャッシュメモリ管理装置のメ
モリを調べ、その結果キャッシュメモリにデータがある
ことが判明した場合には、外部記憶装置にアクセスかけ
ずにキャッシュメモリ内のデータをホストコンピュータ
に転送する。
一方、キャッシュメモリにデータが無いことが判明した
場合には、外部メモリ制御装置が外部記憶装置からデー
タを読み出してホストコンピュータに転送するとともに
このデータをキャッシュメモリに記憶させる。
以降、キャッシュメモリ管理装置はキャッシュメモリ内
の各領域に対するホストコンピュータからのアクセス回
数(頻度)をカウントし、アクセス回数の多い領域がで
きるだけ短時間で読出されるように管理する。
そして前述したようにこのようなメモリシステムでは、
電源を遮断するとキャッシュメモリの内容が消滅してし
まうが、外部記憶装置のアクセス速度がキャッシュメモ
リのアクセス速度よりも著しく遅いので、電源を切断す
る前の状態までキャッシュメモリの状態が回復して高速
アクセス力く可能になるまでには相当の時間がか力箋る
と(1う問題があった。
(発明が解決しようとする課8) 本発明はこのような事情によりなされたもので、キャッ
シュメモリを備えたメモリシステム(こおいて、電源投
入直後であってもキヤ・ソシュメモリを有効に使用する
ことができるメモリシステムの提供を目的としている。
[発明の構成] (課題を解決するための手段) 本発明のメモリシステムはこの目的を実現するべく、ホ
ストコンピュータと外部記憶装置との間に介在する揮発
性のキヤ・ンシュメモリと、前に己ホストコンピュータ
がアクセスした前記外部記憶装置内の領域を前記キヤ・
ソシュメモ1月こ転送した事実およびこの領域に対する
以降のアクセス頻度を示す情報を記憶している不揮発性
のキャッシュメモリ管理手段とを備えたものである。
(作 用) 本発明のメモリシステムでは、キャッシュメモリ管理手
段を不揮発性にしたことにより、電源を遮断しても電源
遮断以前にどのようにキャッシュメモリを管理していた
かを示す情報が保存されるので、電源投入後直ちにキャ
ッシュメモリを回復させることができる。
(実施例) 以下、本発明の実施例の詳細を図面に基づいて説明する
第1図は本発明の一実施例の構成を示す図である。
同図において、1は外部記憶装置(磁気ディスク装置等
)との間でデータの受は渡しを行なうホストコンピュー
タ、2はホストコンピュータ1、外部記憶装置およびキ
ャッシュメモリとの間のデータ転送を制御する外部メモ
リ制御装置、3は大容量ではあるがアクセス速度が低い
外部記憶装置である。
また4はホストコンピュータ1と外部記憶装置3との間
でやりとりされるデータを一時的に保存するキャッシュ
メモリ、5はデータをキャッシュメモリ4に転送した事
実およびキャッシュメモリ4の各領域に対するアクセス
頻度を不揮発性のメモリに記憶させておく不揮発性キャ
ッシュメモリ管理装置である。
キャッシュメモリ4および不揮発性キャッシュメモリ管
理装置5にデータが入っていない状態から説明する。
まず電源投入後、ホストコンピュータ1が外部メモリ制
御装置2を介して外部記憶装置3にアクセスをかける。
このアクセスにより得られたデータはキャッシュメモリ
4に保存され、不揮発性キャッシュメモリ管理装置5に
よって管理される。
次にホストコンピュータ1から外部メモリ制御装置2に
対してデータ転送要求があった場合には、まず外部メモ
リ制御装置2が不揮発性キャッシュメモリ管理装置5の
メモリをサーチする。
そして目的のデータがキャッシュメモリ4上にあること
が判明した場合には、外部記憶装置3へはアクセスをか
けずにキャッシュメモリ4にアクセスをかけてデータを
転送する。
一方、キャッシュメモリ4上にデータが無かった場合に
は、外部記憶装置3にアクセスをかけてデータを転送す
る。このときキャッシュメモリ4に空があるときは前記
転送したデータをキャッシュメモリ4にも保存し、空が
無いときはキャッシュメモリ4内のアクセス頻度の低い
データと置き換える。以降は同様の動作を繰り返す。
そ17て本実施例システムでも次回の電源の立ち上げ時
にはキャッシュメモリ4の内容は消滅しているか、不揮
発性キャッシュメモリ管理装置5のメモリ内容は残って
いる。したがって電源の立ち上げ時には、これに基づい
て直ちに外部記憶装置3からキャッシュメモリ4に対し
て前回と同じデータを転送することができ、電源立ち上
げ直後からキャッシュメモリ4を有効に利用することが
できる。
[発明の効果] 以上説明したように本発明のメモリシステムでは、キャ
ッシュメモリ管理装置のメモリ・を不揮発性にしたので
、電源切断前にアクセス頻度が高くキャッシュメモリに
置き換えられていた領域を電源投入直後に外部記憶装置
から転送することができ、キャシュメモリを電源投入直
後においても有効に動作させることができる。
【図面の簡単な説明】
第1図は本発明の一実施例の構成を示す図である。 1・・・ホストコンピュータ、2・・・外部メモリ制御
装置、3・・・外部記憶装置、4・・・キャッシュメモ
リ、5・・・不揮発性キャッシュメモリ管理装置。 出願人      株式会社 東芝

Claims (1)

    【特許請求の範囲】
  1. (1)ホストコンピュータと外部記憶装置との間に介在
    する揮発性のキャッシュメモリと、前記ホストコンピュ
    ータがアクセスした前記外部記憶装置内の領域を前記キ
    ャッシュメモリに転送した事実およびこの領域に対する
    以降のアクセス頻度を示す情報を記憶している不揮発性
    のキャッシュメモリ管理手段とを備えてなることを特徴
    とするメモリシステム。
JP63191552A 1988-07-28 1988-07-28 メモリシステム Pending JPH0239256A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63191552A JPH0239256A (ja) 1988-07-28 1988-07-28 メモリシステム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63191552A JPH0239256A (ja) 1988-07-28 1988-07-28 メモリシステム

Publications (1)

Publication Number Publication Date
JPH0239256A true JPH0239256A (ja) 1990-02-08

Family

ID=16276575

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63191552A Pending JPH0239256A (ja) 1988-07-28 1988-07-28 メモリシステム

Country Status (1)

Country Link
JP (1) JPH0239256A (ja)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006134321A (ja) * 2004-10-21 2006-05-25 Microsoft Corp システムパフォーマンスを改善するための外部メモリデバイスの使用
US7716772B2 (en) 2005-03-08 2010-05-18 Au Optronics Corp. Cleaning apparatus
US10216637B2 (en) 2004-05-03 2019-02-26 Microsoft Technology Licensing, Llc Non-volatile memory cache performance improvement
US10387313B2 (en) 2008-09-15 2019-08-20 Microsoft Technology Licensing, Llc Method and system for ensuring reliability of cache data and metadata subsequent to a reboot
US10509730B2 (en) 2008-09-19 2019-12-17 Microsoft Technology Licensing, Llc Aggregation of write traffic to a data store
US11334484B2 (en) 2005-12-16 2022-05-17 Microsoft Technology Licensing, Llc Optimizing write and wear performance for a memory

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10216637B2 (en) 2004-05-03 2019-02-26 Microsoft Technology Licensing, Llc Non-volatile memory cache performance improvement
JP2006134321A (ja) * 2004-10-21 2006-05-25 Microsoft Corp システムパフォーマンスを改善するための外部メモリデバイスの使用
US8006037B2 (en) 2004-10-21 2011-08-23 Microsoft Corporation Using external memory devices to improve system performance
JP2012181863A (ja) * 2004-10-21 2012-09-20 Microsoft Corp システムパフォーマンスを改善するための外部メモリデバイスの使用
US9690496B2 (en) 2004-10-21 2017-06-27 Microsoft Technology Licensing, Llc Using external memory devices to improve system performance
US7716772B2 (en) 2005-03-08 2010-05-18 Au Optronics Corp. Cleaning apparatus
US11334484B2 (en) 2005-12-16 2022-05-17 Microsoft Technology Licensing, Llc Optimizing write and wear performance for a memory
US10387313B2 (en) 2008-09-15 2019-08-20 Microsoft Technology Licensing, Llc Method and system for ensuring reliability of cache data and metadata subsequent to a reboot
US10509730B2 (en) 2008-09-19 2019-12-17 Microsoft Technology Licensing, Llc Aggregation of write traffic to a data store

Similar Documents

Publication Publication Date Title
JP2001100925A (ja) ディスク制御装置
EP0978040B1 (en) Memory device
JPH06236241A (ja) フラッシュメモリを用いたハードディスク装置
JPH0816886B2 (ja) 高速書き込み方法
JPH0239256A (ja) メモリシステム
KR910008678B1 (ko) 정보 기억 제어 시스템
JPS60179857A (ja) キヤツシユ装置の制御方式
JPH0520196A (ja) デイスク・キヤツシユ制御装置
EP0108651A2 (en) Dynamic addressing for variable track length cache memory
JPS62130440A (ja) キヤツシユサブシステム
JPS62256289A (ja) 光デイスクメモリ装置
JPH0460730A (ja) キャッシュ制御方式
JPS61190644A (ja) キヤツシユデイスクサプシステム
JPS6222162A (ja) デイスクキヤツシユ制御方式
JPH0644139A (ja) ディスクキャッシュシステムおよびそのページ置き換え制御方法
JP3183661B2 (ja) ディスク制御装置
JPH0411897B2 (ja)
JP2854668B2 (ja) ディスク・キャッシュ制御方式
KR910000590B1 (ko) 컴퓨터의 미러(Mirror) 디스크램 시스템
JP2988048B2 (ja) 辞書情報常駐アクセス装置
JPH05233451A (ja) ディスク・キャッシュメモリ・コントローラシステム
JPH0314019A (ja) 媒体集合型装置アクセス方式
JPH05282107A (ja) 外部記憶装置
JPH0594367A (ja) バツフア記憶装置
JPH04167033A (ja) ファイル処理装置