JPH0230912Y2 - - Google Patents

Info

Publication number
JPH0230912Y2
JPH0230912Y2 JP15299684U JP15299684U JPH0230912Y2 JP H0230912 Y2 JPH0230912 Y2 JP H0230912Y2 JP 15299684 U JP15299684 U JP 15299684U JP 15299684 U JP15299684 U JP 15299684U JP H0230912 Y2 JPH0230912 Y2 JP H0230912Y2
Authority
JP
Japan
Prior art keywords
distortion
parallel
circuit
diodes
resistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP15299684U
Other languages
English (en)
Other versions
JPS6168517U (ja
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP15299684U priority Critical patent/JPH0230912Y2/ja
Publication of JPS6168517U publication Critical patent/JPS6168517U/ja
Application granted granted Critical
Publication of JPH0230912Y2 publication Critical patent/JPH0230912Y2/ja
Expired legal-status Critical Current

Links

Landscapes

  • Filters And Equalizers (AREA)
  • Transmitters (AREA)

Description

【考案の詳細な説明】 (考案の属する技術分野) 本考案は通信装置において電力増幅器等の歪を
補正する歪補償回路に用いられる歪発生回路に関
する。
(従来の技術) デイジタル信号やSCPC方式のように2以上の
信号を増幅する増幅等の歪を補償するためにリニ
アライザあるいはプリデイストータと呼ばれる歪
補償回路が用いられている。
この中に用いられる歪発生回路に対しては増幅
器の入力レベル対歪発生量と相似する歪が要求さ
れる。
このためダイオードを用いた歪発生回路では適
当な直流バイアスがダイオードに印加されるが、
従来はダイオードには負荷インピーダンスに比較
し高インピーダンスの抵抗器が交流的に接続され
ているのみである。
したがつて、2信号を入力した場合、その差周
波数によつて発生する歪量が変化して伝送信号に
よつては歪を補償することができない場合があつ
た。
(考案の目的) 本考案の目的は、直流から高周波までの広い周
波数範囲にわたるダイオードそのものの負荷イン
ピーダンスの変化を少なくすることによつて、信
号間の差周波数に対する歪発生量の変化を減少さ
せることにより伝送信号によらない増幅器の歪を
補償することができる歪発生回路を提供すること
にある。
(考案の構成) 前記目的を達成するために本考案による歪発生
回路は2ケのダイオードを互に逆極性に並列に使
用する歪発生回路において、2ケのダイオードの
それぞれに負荷インピーダンスと同等またはそれ
より小さい値の抵抗器を並列接続した回路を、直
流的に直列接続し、この接続点を信号の入力また
は出力端とし、前記並列接続した回路の他端同士
を高周波的に接続して信号の一方の端子とし、前
記並列接続した回路の他端にそれぞれ抵抗器また
はチヨークコイルを介して直流バイアス電流を印
加するように構成してある。
前記構成によれば伝送信号によらず、歪が補償
され、本考案の目的は完全に達成される。
(実施例) 以下、図面を参照して本考案をさらに詳しく説
明する。第1図は本考案による歪発生回路の実施
例を示す回路図である。歪発生用ダイオード1,
2は直流阻止用コンデンサ8,9を介して高周波
的に互に逆極性に並列に接続され、コンデンサ
8,9の接続点が信号端子11に接続されてい
る。さらにダイオード1,2の接続点は直流阻止
用コンデンサ7を介して他の信号端子12に接続
されている。
歪発生用ダイオード1,2にはそれぞれ負荷イ
ンピーダンスと同等またはそれより小さい抵抗値
を持つ抵抗3,5が並列接続され、かつダイオー
ド1,2は第1図aに示すようにそれぞれ抵抗
4,6または第1図bに示すようにチヨークコイ
ル10,13等を介して直流バイアスが印加され
る。
ダイオード1,2には直流的にもそれぞれ抵抗
器3,5が負荷として接続されるため直流から高
周波までのダイオードそのものの負荷インピーダ
ンスの変化が2〜3倍以内と少なくなり、信号間
の差周波数による歪発生量の変化を少なくでき
る。このためSCPC信号等の多周波伝送や位相変
調波等のPCM信号の伝送等の伝送信号に限らず
歪を軽減できる歪補償回路用歪発生回路として最
適である。
本回路は端子11を信号入力端子、端子12を
信号出力端子として用いるか、あるいは逆に端子
12を信号入力端子、端子11を信号出力端子と
して用いるほか、一方を信号端子、他方を接地し
て用いる並列接続形歪発生回路として用いること
も可能である。
(考案の効果) 本考案は以上、詳しく説明したように歪発生用
ダイオードのそれぞれに並列に負荷インピーダン
スと同等またはそれより小さい値を持つ抵抗器を
接続することにより、直流から高周波までの広い
周波数範囲にわたるダイオードそのものの負荷イ
ンピーダンスの変化を少なくすることができるの
で、信号間の差周波数に対する歪発生量の変化を
減少でき、伝送信号によらないで増幅器の歪を補
正することができる。
【図面の簡単な説明】
第1図は本考案による歪発生回路の実施例を示
す回路図である。 1,2……ダイオード、3〜6……抵抗器、7
〜9……コンデンサ、10,11……チヨークコ
イル。

Claims (1)

    【実用新案登録請求の範囲】
  1. 2ケのダイオードを互に逆極性に並列に使用す
    る歪発生回路において、2ケのダイオードのそれ
    ぞれに負荷インピーダンスと同等またはそれより
    小さい値の抵抗器を並列接続した回路を、直流的
    に直列接続し、この接続点を信号の入力または出
    力端とし、前記並列接続した回路の他端同士を高
    周波的に接続して信号の一方の端子とし、前記並
    列接続した回路の他端にそれぞれ抵抗器またはチ
    ヨークコイルを介して直流バイアス電流を印加す
    るように構成したことを特徴とする歪発生回路。
JP15299684U 1984-10-09 1984-10-09 Expired JPH0230912Y2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP15299684U JPH0230912Y2 (ja) 1984-10-09 1984-10-09

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP15299684U JPH0230912Y2 (ja) 1984-10-09 1984-10-09

Publications (2)

Publication Number Publication Date
JPS6168517U JPS6168517U (ja) 1986-05-10
JPH0230912Y2 true JPH0230912Y2 (ja) 1990-08-21

Family

ID=30711033

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15299684U Expired JPH0230912Y2 (ja) 1984-10-09 1984-10-09

Country Status (1)

Country Link
JP (1) JPH0230912Y2 (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003347942A (ja) * 2002-05-28 2003-12-05 Matsushita Electric Ind Co Ltd 送信電力制御装置及び送信電力制御方法
JP4319681B2 (ja) 2004-10-28 2009-08-26 三菱電機株式会社 リニアライザ
JP5565727B2 (ja) * 2010-07-01 2014-08-06 国立大学法人電気通信大学 歪補償回路

Also Published As

Publication number Publication date
JPS6168517U (ja) 1986-05-10

Similar Documents

Publication Publication Date Title
US4857865A (en) Self equalizing multi-stage radio frequency power amplifier
US4306122A (en) Telephone line circuit
JPH0230912Y2 (ja)
JPH01109926A (ja) 改良された自動路線路補償
US3212019A (en) Bridge power amplifier with linearizing feedback means
JPS585594B2 (ja) 整流回路
US5796302A (en) Single pole negative feedback for class-D amplifier
US4502015A (en) Diode detector with linearity compensating circuit
US4160276A (en) Aperture correction circuit
JPH04245707A (ja) 歪補償回路
JP3698647B2 (ja) 前置歪補償回路および電力増幅装置
JPH0241934Y2 (ja)
JPH08162886A (ja) 位相補償付き高周波用可変電子減衰器
JP2981953B2 (ja) 線形送信回路
JPH0323690Y2 (ja)
JPS6214734Y2 (ja)
JPH0349459Y2 (ja)
JPH0122255Y2 (ja)
JP2524487Y2 (ja) 絶縁アンプ
JPS646587Y2 (ja)
JPH054082Y2 (ja)
JPS6133703Y2 (ja)
JPH0349460Y2 (ja)
SU1598102A2 (ru) RC-генератор
JPH0650045Y2 (ja) 直流交流加算回路