JPH02228837A - クロツク異常検出方法 - Google Patents

クロツク異常検出方法

Info

Publication number
JPH02228837A
JPH02228837A JP1050450A JP5045089A JPH02228837A JP H02228837 A JPH02228837 A JP H02228837A JP 1050450 A JP1050450 A JP 1050450A JP 5045089 A JP5045089 A JP 5045089A JP H02228837 A JPH02228837 A JP H02228837A
Authority
JP
Japan
Prior art keywords
voltage
clock
controlled oscillator
input voltage
frequency
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1050450A
Other languages
English (en)
Inventor
Mikiji Akeie
朱家 幹司
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP1050450A priority Critical patent/JPH02228837A/ja
Publication of JPH02228837A publication Critical patent/JPH02228837A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、従属同期用クロックと従属同期クロックとの
位相差を電圧に変換する位相差変換手段と、この位相差
変換手段の変換出力する電圧を入力としこの入力電圧に
応じた周波数のクロックを従属同期クロックとして発生
する電圧制御発振器とを備えたシステムにおいて、従属
同期用クロックの異常を検出するクロック異常検出方法
に関するものである。
〔従来の技術〕
従来より、この種のシステムにおいては、従属同期用ク
ロックの異常検出を行うために、その従属同期用クロッ
クの断検出を行うものとしていた。
〔発明が解決しようとする課題〕
しかじな、がら、このような従来の従属同期用クロック
の異常検出方法によると、従属同期用クロックが断とな
ったときに異常と検出するものであるので、その周波数
が大きくずれてシステムに悪影響を及ぼすような従属同
期用クロックの異常は、検出することができないという
欠点があった。
〔課題を解決するための手段〕
本発明はこのような課題を解決するためになされたもの
で、電圧制御発振器への入力電圧を監視することにより
、従属同期用クロックの周波数異常を検出するようにし
たものである。
〔作用〕
したがってこの発明によれば、従属同期用クロックの周
波数異常が、電圧制御発振器への入力電圧の変化として
監視される。
〔実施例〕
以下、本発明に係るクロック異常検出方法を説明する。
図はこのクロック異常検出方法の一実施例を適用してな
る従属同期クロック発生回路を示すブロック構成図であ
る。
同図において、lは従属同期用クロックC1と従属同期
クロックC2との位相を比較する位相比較器、2はこの
位相比較器1の出力を入力とするループフィルタ、3は
このループフィルタ2を介して供与される電圧に応じた
周波数のクロックを生成する電圧制御発振器、4はこの
電圧制御発振器3への供与電圧を監視する電圧監視器で
ある。
このように構成された従属同期クロック発生回路5にお
いて、位相比較器1とループフィルタ2は、従属同期用
クロックC1と従属同期クロックC2との位相差を電圧
に変換し、この変換電圧を入力電圧として電圧制御発振
器3へ供与する。電圧制御発振器3は、この供与される
入力電圧に応じた周波数のクロックを従属同期クロック
C1として発生する。
したがって、電圧制御発振器3への入力電圧を電圧監視
器4において監視し、この監視入力電圧が規定の電圧範
囲を超えた場合に警報を発するようにすれば、従属同期
クロックC2の周波数異常、つまりは従属同期用クロッ
クC1の周波数異常を検出することができるようになる
〔発明の効果〕
以上説明したように本発明によるクロック異常検出方法
によると、電圧制御発振器への入力電圧を監視すること
により従属同期用クロックの周波数異常を検出するよう
にしたので、システムに悪影響を及ぼすような従属同期
用クロックの周波数の大きなずれを、速やかに検出する
ことができるようになるという効果を奏する。
【図面の簡単な説明】
図は本発明に係るクロック異常検出方法を適用してなる
従属同期クロック発生回路を示すブロック構成図である
。 1・・・位相比較器、2・・・ループフィルタ、3・・
・電圧制御発振器、4・・・電圧監視器、5・・・従属
同期クロック発生回路、cl・・・従属同期用クロック
、C2・・・従属同期クロック。

Claims (1)

    【特許請求の範囲】
  1. 従属同期用クロックと従属同期クロックとの位相差を電
    圧に変換する位相差変換手段と、この位相差変換手段の
    変換出力する電圧を入力としこの入力電圧に応じた周波
    数のクロックを従属同期クロックとして発生する電圧制
    御発振器とを備え、前記電圧制御発振器への入力電圧を
    監視することにより前記従属同期用クロックの周波数異
    常を検出するようにしたことを特徴とするクロック異常
    検出方法。
JP1050450A 1989-03-02 1989-03-02 クロツク異常検出方法 Pending JPH02228837A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1050450A JPH02228837A (ja) 1989-03-02 1989-03-02 クロツク異常検出方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1050450A JPH02228837A (ja) 1989-03-02 1989-03-02 クロツク異常検出方法

Publications (1)

Publication Number Publication Date
JPH02228837A true JPH02228837A (ja) 1990-09-11

Family

ID=12859199

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1050450A Pending JPH02228837A (ja) 1989-03-02 1989-03-02 クロツク異常検出方法

Country Status (1)

Country Link
JP (1) JPH02228837A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5689536A (en) * 1992-11-10 1997-11-18 Fujitsu Limited Clock supply apparatus indicating and transmitting preciseness of generated clock signal

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5689536A (en) * 1992-11-10 1997-11-18 Fujitsu Limited Clock supply apparatus indicating and transmitting preciseness of generated clock signal

Similar Documents

Publication Publication Date Title
JPH02228837A (ja) クロツク異常検出方法
JPS6348928A (ja) 網同期用クロツク制御方式
JPH01164142A (ja) クロック同期方式
JP3193535B2 (ja) サンプリングクロック生成回路
FI87867C (fi) Oskillatorenhet med en saekrad frekvensstabilitet
JPH02100518A (ja) デイジタル処理形位相同期発振器
JPH0276416A (ja) 位相同期回路
JP2564566Y2 (ja) 搬送波周波数監視装置
JP2519887Y2 (ja) 位相同期発振回路
JPS6211181A (ja) 大規模集積回路用テスタ−
JPH0530092A (ja) クロツク同期回路
JP2783586B2 (ja) 位相検出装置
JP3159178B2 (ja) ジッタ吸収回路
JPS63276921A (ja) Pll回路
JPS6177428A (ja) サンプルクロツク信号発生器
KR100346725B1 (ko) 위상동기루우프회로
JPS6276819A (ja) 位相同期発振器
JPH0518127B2 (ja)
JPH02217018A (ja) 位相同期発振器
JPH0575590A (ja) 同期クロツク生成回路
JPS62151047A (ja) Pll同期監視回路
JPS63108875A (ja) 映像信号同期装置
JPS6188318A (ja) マイクロコンピユ−タの時計機能
JPS6074727A (ja) 位相同期回路の同期検出回路
JPH03226042A (ja) 伝送周波数監視方式