JPH02224483A - 画像表示方式 - Google Patents
画像表示方式Info
- Publication number
- JPH02224483A JPH02224483A JP1043173A JP4317389A JPH02224483A JP H02224483 A JPH02224483 A JP H02224483A JP 1043173 A JP1043173 A JP 1043173A JP 4317389 A JP4317389 A JP 4317389A JP H02224483 A JPH02224483 A JP H02224483A
- Authority
- JP
- Japan
- Prior art keywords
- definition
- ntsc
- data
- scanning line
- receivers
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 claims description 7
- 230000015654 memory Effects 0.000 description 48
- 238000006243 chemical reaction Methods 0.000 description 8
- 238000010586 diagram Methods 0.000 description 6
- 239000002131 composite material Substances 0.000 description 2
- 229940028444 muse Drugs 0.000 description 2
- GMVPRGQOIOIIMI-DWKJAMRDSA-N prostaglandin E1 Chemical compound CCCCC[C@H](O)\C=C\[C@H]1[C@H](O)CC(=O)[C@@H]1CCCCCCC(O)=O GMVPRGQOIOIIMI-DWKJAMRDSA-N 0.000 description 2
- TVEXGJYMHHTVKP-UHFFFAOYSA-N 6-oxabicyclo[3.2.1]oct-3-en-7-one Chemical compound C1C2C(=O)OC1C=CC2 TVEXGJYMHHTVKP-UHFFFAOYSA-N 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000004800 psychological effect Effects 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 230000000007 visual effect Effects 0.000 description 1
Landscapes
- Color Television Systems (AREA)
- Transforming Electric Information Into Light Information (AREA)
- Television Systems (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は複数の現行テレビジョン受像機を用いて構成し
た1画面上に、高精細度テレビジョン方式による1画像
を分割して表示する画像表示方式に関する。
た1画面上に、高精細度テレビジョン方式による1画像
を分割して表示する画像表示方式に関する。
現行のテレビジョン方式に代わる新たなテレビジョン方
式として、画質および音質の向上はもちろん、現行テレ
ビジョン方式をはるかに上回る臨場感、迫力感など高度
の視覚心理効果を生ずることの出来る高精細度テレビジ
ョン方式が提案されている。
式として、画質および音質の向上はもちろん、現行テレ
ビジョン方式をはるかに上回る臨場感、迫力感など高度
の視覚心理効果を生ずることの出来る高精細度テレビジ
ョン方式が提案されている。
高精細度テレビジョン方式、例えばハイビジョン方式は
画面方式、走査方式、音声方式などが現行テレビジョン
方式、例えばNTSC方式と大幅に異なるため、NTS
C方式の受像機を用いてハイビジョン信号をそのまま再
生することは出来ない。このため両方式間の走査線数、
アスペクト比、フィールド周波数などの違いを吸収し、
ハイビジョン方式の信号をNTSC方式の信号に変換し
て表示することが提案されている。
画面方式、走査方式、音声方式などが現行テレビジョン
方式、例えばNTSC方式と大幅に異なるため、NTS
C方式の受像機を用いてハイビジョン信号をそのまま再
生することは出来ない。このため両方式間の走査線数、
アスペクト比、フィールド周波数などの違いを吸収し、
ハイビジョン方式の信号をNTSC方式の信号に変換し
て表示することが提案されている。
しかしながら、従来のかかる提案はハイビジョン信号の
走査線数を削減してNTSC信号に変換するため、ハイ
ビジョン方式による高画質の画像を再現することが出来
ず、高品位の画像を見ることが出来ないという不都合が
ある。
走査線数を削減してNTSC信号に変換するため、ハイ
ビジョン方式による高画質の画像を再現することが出来
ず、高品位の画像を見ることが出来ないという不都合が
ある。
本発明は高精細度テレビジョン方式による画像をその高
品位性を保持しつつ現行テレビジョン受像機を用いて表
示することを目的とする。
品位性を保持しつつ現行テレビジョン受像機を用いて表
示することを目的とする。
本発明による画像表示方式は、高精細度テレビジョン方
式による映像信号を、複数の現行テレビジョン方式によ
る映像信号に分割することにより高精細度テレビジョン
方式の1画像を複数の現行テレビジョン受像機からなる
1画面上に表示すると共に、複数の受像機の少なくとも
1の受像機に上記画像とは異なる現行テレビジョン方式
による画像を選択的に表示するようにする。
式による映像信号を、複数の現行テレビジョン方式によ
る映像信号に分割することにより高精細度テレビジョン
方式の1画像を複数の現行テレビジョン受像機からなる
1画面上に表示すると共に、複数の受像機の少なくとも
1の受像機に上記画像とは異なる現行テレビジョン方式
による画像を選択的に表示するようにする。
第1図に示す画面構成図を参照しながら本発明の詳細な
説明する。なお、以下の説明では高精細度テレビジョン
方式としてハイビジョン方式、現行テレビジョン方式と
してNTSC方式を本発明に適用する場合について説明
する。
説明する。なお、以下の説明では高精細度テレビジョン
方式としてハイビジョン方式、現行テレビジョン方式と
してNTSC方式を本発明に適用する場合について説明
する。
ハイビジョンの基本方式は、第1図(a)に示すように
、アスペクト比が16:9、lフレームの水平走査線数
が1125本と規定されており、このうち実際の画面上
に現れる有効画面の水平走査線数は1035本である。
、アスペクト比が16:9、lフレームの水平走査線数
が1125本と規定されており、このうち実際の画面上
に現れる有効画面の水平走査線数は1035本である。
これに対してNTSC方式は、第1図ら)に示すように
、アスペクト比が4:3.1フレームの水平走査線数が
525本と規定されており、有効画面の水平走査線数は
483本である。
、アスペクト比が4:3.1フレームの水平走査線数が
525本と規定されており、有効画面の水平走査線数は
483本である。
そこで、NTSC方式の受像機を用いてハイビジョン方
式による高品位の画像を再現するために、第1図(C)
に示すように、ハイビジョン方式の画面を垂直方向に3
分割、水平方向に4分割の計12分割し、この分割した
12の各画面をNTSC受像機1台で各々再生するよう
にする。このようにすると各画面のアスペクト比は4:
3であるため、全画面のアスペクト比は16:9となり
、ハイビジョン方式のアスペクト比と一致する画面とな
る。
式による高品位の画像を再現するために、第1図(C)
に示すように、ハイビジョン方式の画面を垂直方向に3
分割、水平方向に4分割の計12分割し、この分割した
12の各画面をNTSC受像機1台で各々再生するよう
にする。このようにすると各画面のアスペクト比は4:
3であるため、全画面のアスペクト比は16:9となり
、ハイビジョン方式のアスペクト比と一致する画面とな
る。
この場合、分割した各画面の水平走査線の数は525本
であるため、12の画面で1つの画像を表示するには1
575 (=525X3)本の水平走査線を必要とする
。ハイビジョン方式の水平走査線数は1125本である
からこれを1575本に増加するには水平走査線5本か
ら新たに7本の水平走査線を生成する5対7走査線変換
を行う。
であるため、12の画面で1つの画像を表示するには1
575 (=525X3)本の水平走査線を必要とする
。ハイビジョン方式の水平走査線数は1125本である
からこれを1575本に増加するには水平走査線5本か
ら新たに7本の水平走査線を生成する5対7走査線変換
を行う。
こうして得た1575本の水平走査線のうち最初の17
3の水平走査線525本を水平方向に4分割して上段の
4画面#11〜#14に割り当て、次の173の水平走
査線525本を中段の4百面#21〜#24に割り当て
、最後の173の水平走査線525本を下段の4画面#
31〜#34に割り当てる。こうして12台のNTSC
受像機を用いてハイビジョンの1画像を再生する。
3の水平走査線525本を水平方向に4分割して上段の
4画面#11〜#14に割り当て、次の173の水平走
査線525本を中段の4百面#21〜#24に割り当て
、最後の173の水平走査線525本を下段の4画面#
31〜#34に割り当てる。こうして12台のNTSC
受像機を用いてハイビジョンの1画像を再生する。
また複数の各画面はそれぞれNTSC受像機で構成され
ているので、少なく、とも1の受像機で他のNTSC信
号による画像を選択的に表示するようにし、ハイビジョ
ン方式による画像とNTSC方式による画像との合成画
像を得る。
ているので、少なく、とも1の受像機で他のNTSC信
号による画像を選択的に表示するようにし、ハイビジョ
ン方式による画像とNTSC方式による画像との合成画
像を得る。
第2図は本発明による画像表示方式の一実施例を示す構
成図である。
成図である。
本実施例はハイビジョン信号をディジタルデータに変換
するAD変換部1、AD変換部1で変換したハイビジョ
ン信号の走査線データをフレーム毎に垂直方向に3分割
、水平方向に4分割して1フレーム12組の走査線デー
タを生成するスキャンコンバータ2、この12組の走査
線データをNTSC方式の映像信号に変換するDA変換
部3、変換した12組のNTSC信号と他のNTSC信
号とを選択的に切り換えることの出来るスイッチャ−4
,12組のNTSC信号を同時に表示する12台のNT
SC受像機を有する表示部5から構成される装置 スキャンコンバータ2は、第3図に示すように、AD変
換部lでディジタルデータに変換したハイビジジン信号
をフレーム毎に垂直方向に3分割して記憶する垂直分割
部20、ハイビジジン信号の水平走査線5本に対してN
TSC信号の水平走査線7本の割合で変換する走査線変
換部21および変換した各走査線を水平方向に4分割す
る水平分割部22からなる。
するAD変換部1、AD変換部1で変換したハイビジョ
ン信号の走査線データをフレーム毎に垂直方向に3分割
、水平方向に4分割して1フレーム12組の走査線デー
タを生成するスキャンコンバータ2、この12組の走査
線データをNTSC方式の映像信号に変換するDA変換
部3、変換した12組のNTSC信号と他のNTSC信
号とを選択的に切り換えることの出来るスイッチャ−4
,12組のNTSC信号を同時に表示する12台のNT
SC受像機を有する表示部5から構成される装置 スキャンコンバータ2は、第3図に示すように、AD変
換部lでディジタルデータに変換したハイビジジン信号
をフレーム毎に垂直方向に3分割して記憶する垂直分割
部20、ハイビジジン信号の水平走査線5本に対してN
TSC信号の水平走査線7本の割合で変換する走査線変
換部21および変換した各走査線を水平方向に4分割す
る水平分割部22からなる。
また垂直分割部20はAD変換部1でディジタルデータ
に変換したハイビジジン信号をラッチする入力ラッチ回
路D1、このラッチ回路D1にラッチしたハイビジョン
信号の水平走査線データをフィールド毎に垂直方向に3
分割してメモリM1〜M3およびメモリMl’〜M3’
に記憶するフレームメモリFM、フレームメモリFMに
フィールド別に3分割して記憶した水平走査線データを
各段毎に統合する出力ラッチ回路D2〜D4から構成さ
れている。
に変換したハイビジジン信号をラッチする入力ラッチ回
路D1、このラッチ回路D1にラッチしたハイビジョン
信号の水平走査線データをフィールド毎に垂直方向に3
分割してメモリM1〜M3およびメモリMl’〜M3’
に記憶するフレームメモリFM、フレームメモリFMに
フィールド別に3分割して記憶した水平走査線データを
各段毎に統合する出力ラッチ回路D2〜D4から構成さ
れている。
入力ラッチ回路D1はハイビジョン信号をクロック信号
の負エツジタイミングでラッチするラッチ回路Dlaと
正エツジタイミングでラッチするラッチ回路Dlbとか
らなり、また出力ラッチ回路D2〜D4はメモリM1〜
M3の出力をラッチするラッチ回路D2a−D4a、メ
モリMl’ 〜M3’の出力をラッチするラッチ回路D
2b〜D4b、両ラッチ回路D2a=D4aおよびD2
b−D4bの出力を統合するラッチ回路D2c=D4c
からなる。
の負エツジタイミングでラッチするラッチ回路Dlaと
正エツジタイミングでラッチするラッチ回路Dlbとか
らなり、また出力ラッチ回路D2〜D4はメモリM1〜
M3の出力をラッチするラッチ回路D2a−D4a、メ
モリMl’ 〜M3’の出力をラッチするラッチ回路D
2b〜D4b、両ラッチ回路D2a=D4aおよびD2
b−D4bの出力を統合するラッチ回路D2c=D4c
からなる。
走査線変換部21は垂直変換部20で垂直方向に3分割
された水平走査線を各段毎に5本から7本に変換するも
ので、同一構成の垂直フィルタ■1〜■3からなる。
された水平走査線を各段毎に5本から7本に変換するも
ので、同一構成の垂直フィルタ■1〜■3からなる。
第4図に垂直フィルタv1の構成を代表して示す。この
垂直フィルタv1は入力データをそれぞれIH遅延する
7つのIHメモリH1〜H7が直列接続された構成を有
し、各メモリH1〜H7の出力はラッチ回路DIl〜D
17を介して所定の係数を乗算するFROM構成の係数
回路に1〜に7に出力される。係数回路に1〜に7の出
力はラッチ回路D21〜D27に供給され、その内のラ
ッチ回路D21〜D24にラッチされた出力は加算回路
A1〜A3で加算されてラッチ回路り、31に、またラ
ッチ回路D25〜D27にラッチされた出力は加算回路
A4.A5で加算されてラッチ回路D32にそれぞれ出
力される。ラッチ回路D31およびD32にラッチされ
たデータは加算回路A6で最終的に加算されて出方され
る。
垂直フィルタv1は入力データをそれぞれIH遅延する
7つのIHメモリH1〜H7が直列接続された構成を有
し、各メモリH1〜H7の出力はラッチ回路DIl〜D
17を介して所定の係数を乗算するFROM構成の係数
回路に1〜に7に出力される。係数回路に1〜に7の出
力はラッチ回路D21〜D27に供給され、その内のラ
ッチ回路D21〜D24にラッチされた出力は加算回路
A1〜A3で加算されてラッチ回路り、31に、またラ
ッチ回路D25〜D27にラッチされた出力は加算回路
A4.A5で加算されてラッチ回路D32にそれぞれ出
力される。ラッチ回路D31およびD32にラッチされ
たデータは加算回路A6で最終的に加算されて出方され
る。
こうして生成された新たな走査線データは水平分割部2
2に供給される。水平分割部22は垂直フィルタ■1〜
■3の出力をそれぞれ水平方向に4分割するもので、垂
直フィルタ■1の出力を4分割するIHメモリH1l〜
H14、垂直フィルタ■2の出力を4分割するIHメモ
リH21〜H24、垂直フィルタv3の出力を4分割す
るIHメモリH31〜H34からなる。
2に供給される。水平分割部22は垂直フィルタ■1〜
■3の出力をそれぞれ水平方向に4分割するもので、垂
直フィルタ■1の出力を4分割するIHメモリH1l〜
H14、垂直フィルタ■2の出力を4分割するIHメモ
リH21〜H24、垂直フィルタv3の出力を4分割す
るIHメモリH31〜H34からなる。
lHメモリH1l〜H34はそれぞれIHメモリを2個
内蔵しており、一方のIHメモリにデータを書き込んで
いるときに他方のIHメモリからデータを読み出すよう
に構成されている。
内蔵しており、一方のIHメモリにデータを書き込んで
いるときに他方のIHメモリからデータを読み出すよう
に構成されている。
次に、このような構成を有する本実施例の動作を説明す
る。
る。
AD変換部1は入力されるハイビジョン信号をクロック
φ1(例えば48.6MHz)で8ビツトのディジタル
データに変換するもので、ハイビジョン信号としては、
例えばハイビジョンVTRの出力、フィルム画像をハイ
ビジョン信号に変換するテレシネ装置の出力、放送衛星
から送られて来るMUSE信号をハイビジョン信号に変
換するMUSEデコーダの出力などである。変換された
ハイビジョン信号はスキャンコンバータ2の入力ラッチ
回路DIに供給される。
φ1(例えば48.6MHz)で8ビツトのディジタル
データに変換するもので、ハイビジョン信号としては、
例えばハイビジョンVTRの出力、フィルム画像をハイ
ビジョン信号に変換するテレシネ装置の出力、放送衛星
から送られて来るMUSE信号をハイビジョン信号に変
換するMUSEデコーダの出力などである。変換された
ハイビジョン信号はスキャンコンバータ2の入力ラッチ
回路DIに供給される。
入力ラッチ回路D1は入力ハイビジョン信号をクロック
φ2(例えば24.3M1lz)の負エツジタイミング
および正エツジタイミングでラッチ回路DlaおよびD
lbにラッチする。ラッチ回路Dlaにラッチされたデ
ータのうち第1フイールドの最初の1/3の水平走査線
データはメモリM1に、続<1/3の水平走査線データ
はメモリM2に、最後の173の水平走査線データはメ
モリM3にそれぞれクロックφ2の負エツジタイミング
で書き込まれる。
φ2(例えば24.3M1lz)の負エツジタイミング
および正エツジタイミングでラッチ回路DlaおよびD
lbにラッチする。ラッチ回路Dlaにラッチされたデ
ータのうち第1フイールドの最初の1/3の水平走査線
データはメモリM1に、続<1/3の水平走査線データ
はメモリM2に、最後の173の水平走査線データはメ
モリM3にそれぞれクロックφ2の負エツジタイミング
で書き込まれる。
またラッチ回路Dlbにラッチされた同一フィールドの
データも同様にしてメモリM1〜M3にそれぞれクロッ
クφ2の正エツジタイミングで書き込まれる。
データも同様にしてメモリM1〜M3にそれぞれクロッ
クφ2の正エツジタイミングで書き込まれる。
こうしてメモリM1〜M3には第1フイールドのデータ
が垂直方向に3分割して書き込まれる。
が垂直方向に3分割して書き込まれる。
ただし、後述する走査線変換部21で7本の連続する水
平走査線の演算処理から1本の水平走査線を生成して出
力するようにしているので、連続する7本の水平走査線
がメモリM1およびM2にまたがる場合を考慮して上段
のメモリMlに古き込む最後の3本の水平走査線(H)
を中段のメモリM2にも同時に書き込む。中段のメモリ
M2と下段のメモリM3との間、下段のメモリM3と上
段のメモリM1との間についても同様である。
平走査線の演算処理から1本の水平走査線を生成して出
力するようにしているので、連続する7本の水平走査線
がメモリM1およびM2にまたがる場合を考慮して上段
のメモリMlに古き込む最後の3本の水平走査線(H)
を中段のメモリM2にも同時に書き込む。中段のメモリ
M2と下段のメモリM3との間、下段のメモリM3と上
段のメモリM1との間についても同様である。
第2フイールドのデータも前述の第1フイールドのデー
タと同様にメモリMl’〜M3’にそれぞれ書き込まれ
る。
タと同様にメモリMl’〜M3’にそれぞれ書き込まれ
る。
こうしてフレームメモリFMの各メモリM1〜M3.M
l’〜M3’にはハイビジョン信号の1フレ一ム分の水
平走査線データがフィールド別に垂直方向に3分割して
記憶される。
l’〜M3’にはハイビジョン信号の1フレ一ム分の水
平走査線データがフィールド別に垂直方向に3分割して
記憶される。
フレームメモリFMに記憶された走査線データのうちメ
モリM1に書き込まれた走査線データはクロックφ3(
例えば11.3MHz)の負エツジタイミングおよび正
エツジタイミングでそれぞれ読み出され、出力ラッチ回
路D2のラッチ回路D2aおよびD2bにそれぞれラン
チされる。ラッチ回路D2aおよびD2bにラッチされ
たデータはクロックφ4(例えば22.7MHz)で動
作するランチ回路D2cで統合され垂直フィルタ■1に
出力される。メモリMl’に記憶されているデータも同
様にしてラッチ回路D2を経て垂直フィルタv1に出力
される。
モリM1に書き込まれた走査線データはクロックφ3(
例えば11.3MHz)の負エツジタイミングおよび正
エツジタイミングでそれぞれ読み出され、出力ラッチ回
路D2のラッチ回路D2aおよびD2bにそれぞれラン
チされる。ラッチ回路D2aおよびD2bにラッチされ
たデータはクロックφ4(例えば22.7MHz)で動
作するランチ回路D2cで統合され垂直フィルタ■1に
出力される。メモリMl’に記憶されているデータも同
様にしてラッチ回路D2を経て垂直フィルタv1に出力
される。
メモリM2およびM2’に記憶されているデータも同様
にしてラッチ回路D3を介して垂直フィルタ■2に、ま
たメモリM3およびM3’に記憶されているデータも同
様にしてラッチ回路D3を介して垂直フィルタ■3にぞ
れぞれ出力される。
にしてラッチ回路D3を介して垂直フィルタ■2に、ま
たメモリM3およびM3’に記憶されているデータも同
様にしてラッチ回路D3を介して垂直フィルタ■3にぞ
れぞれ出力される。
次に、走査線変換部21を構成する垂直フィルタ■1〜
■3の動作を、垂直フィルタV1を代表して説明する。
■3の動作を、垂直フィルタV1を代表して説明する。
垂直フィルタVlは入力さ札る水平走査線データをIH
メモリH1〜H7に順次シフトして記憶し、連続する7
本の走査線データから1本の走査線データを生成するも
ので、あるIH区間にあるIHメモリから出力される信
号をQns次のIH区間にそのメモリから出力される信
号をQn+1とすると、出力Pi は次式で表される。
メモリH1〜H7に順次シフトして記憶し、連続する7
本の走査線データから1本の走査線データを生成するも
ので、あるIH区間にあるIHメモリから出力される信
号をQns次のIH区間にそのメモリから出力される信
号をQn+1とすると、出力Pi は次式で表される。
P、−h−□Q−3+h−+nQ−i+h−7Q−++
heQe+ hフQ1+h+sQヨ+hよIQ3P
+ ”’h−+vQ−*+h−+zQ−++h−sQ*
+hzQ++heQオ+h 16Q3 + h tsQ
aP z −h−tnQ−z+ h−ttQ−++ h
−+。Qa+h−sQ++LQz+h□Qs+hnCL
Pa”h−0Q−++h−+sQo+h−sQ++h−
+Qt+hhQs+h+sQa+hteQsP a =
h−xaQ++ h−+iQ+ + h−hQz+
h t Qa+ h IQ4+ h +sQs+ h
l!Q&Ps = h−nQ++ h−+ lQz+
h−nQ3+ h 3Q4+ h +oQs+ h
I?Q&+ h zsQフP & −h−xsQt +
h−+iQx+ h−qQi+ h −xQa+ h
sQs+ h +zQh+ h l*QtP? −(
Pa)−h−t+Qz+h−+nQs+hイQ4 +
h *Qs+ h tQ& + h 14Q?+ h□
Q。
heQe+ hフQ1+h+sQヨ+hよIQ3P
+ ”’h−+vQ−*+h−+zQ−++h−sQ*
+hzQ++heQオ+h 16Q3 + h tsQ
aP z −h−tnQ−z+ h−ttQ−++ h
−+。Qa+h−sQ++LQz+h□Qs+hnCL
Pa”h−0Q−++h−+sQo+h−sQ++h−
+Qt+hhQs+h+sQa+hteQsP a =
h−xaQ++ h−+iQ+ + h−hQz+
h t Qa+ h IQ4+ h +sQs+ h
l!Q&Ps = h−nQ++ h−+ lQz+
h−nQ3+ h 3Q4+ h +oQs+ h
I?Q&+ h zsQフP & −h−xsQt +
h−+iQx+ h−qQi+ h −xQa+ h
sQs+ h +zQh+ h l*QtP? −(
Pa)−h−t+Qz+h−+nQs+hイQ4 +
h *Qs+ h tQ& + h 14Q?+ h□
Q。
なお、hnはマイルタのインパルスレスポンスであり、
hn=h−nである。
hn=h−nである。
このようにIHメモリH1〜H7に書き込まれる連続す
る7本の走査線データに所定の係数を乗算したものを加
算することによって、新たな1本の水平走査線データP
iを生成する。
る7本の走査線データに所定の係数を乗算したものを加
算することによって、新たな1本の水平走査線データP
iを生成する。
次に、第5図に示すタイミングチャートを参照して垂直
フィルタ■1の5対7走査線変換動作について説明する
。垂直フィルタVlは各18メモIJ H1〜H7を最
初の2H区間データを転送し、次のIH区間データの転
送を停止し、次の3H区間で再びデータを転送し、そし
て次のIH区間データの転送を停止するという動作を繰
り返す。この場合、各係数回路に1〜に7の定数は各H
毎に変更され、また各H毎に出力が演算されるので、5
回の転送によって7本の水平走査線、つまり5本の水平
走査線から7本の水平走査線が生成される。
フィルタ■1の5対7走査線変換動作について説明する
。垂直フィルタVlは各18メモIJ H1〜H7を最
初の2H区間データを転送し、次のIH区間データの転
送を停止し、次の3H区間で再びデータを転送し、そし
て次のIH区間データの転送を停止するという動作を繰
り返す。この場合、各係数回路に1〜に7の定数は各H
毎に変更され、また各H毎に出力が演算されるので、5
回の転送によって7本の水平走査線、つまり5本の水平
走査線から7本の水平走査線が生成される。
こうして垂直フィルタv1〜■3で5対7変換された走
査線データは水平分割部22に供給され水平方向に4分
割される。すなわち、垂直フィルタ■1の出力はIHH
メモリ1l〜H14に、垂直フィルタ■2の出力はIH
Hメモリ21〜H24に、垂直フィルタ■3の出力はI
HHメモリ31〜H34にそれぞれクロックφ4のタイ
ミングでIHずつ順次記憶される。
査線データは水平分割部22に供給され水平方向に4分
割される。すなわち、垂直フィルタ■1の出力はIHH
メモリ1l〜H14に、垂直フィルタ■2の出力はIH
Hメモリ21〜H24に、垂直フィルタ■3の出力はI
HHメモリ31〜H34にそれぞれクロックφ4のタイ
ミングでIHずつ順次記憶される。
各lHHメモリ1l〜H34はそれぞれIHHメモリ2
個を内蔵しているので、一方のL Hメモリにクロック
φ4でデータを書き込んでいるときに、他方のIHHメ
モリらクロックφ5(例えば5.67MHz)でデータ
を読み出すという動作を交互に繰り返す。
個を内蔵しているので、一方のL Hメモリにクロック
φ4でデータを書き込んでいるときに、他方のIHHメ
モリらクロックφ5(例えば5.67MHz)でデータ
を読み出すという動作を交互に繰り返す。
このようにしてスキャンコンバータ2で垂直方向に3分
割、水平方向に4分割された1画面12組の水平走査線
データは、続いてDA変換部3でそれぞれNTSC信号
に変換され、スイッチャ−4を介して12台のNTSC
受像機からなる表示部5で同時に表示される。
割、水平方向に4分割された1画面12組の水平走査線
データは、続いてDA変換部3でそれぞれNTSC信号
に変換され、スイッチャ−4を介して12台のNTSC
受像機からなる表示部5で同時に表示される。
この場合、12組に分割したNTSC信号の一部と他の
通常のNTSC信号、例えばNTSC方式による放送信
号、ビデオカメラの出力信号などとをスイッチャ−4で
切り換えれば、ハイビジョン信号による映像と通常のN
TSC信号による映像とを合成した画像を得ることが出
来る。
通常のNTSC信号、例えばNTSC方式による放送信
号、ビデオカメラの出力信号などとをスイッチャ−4で
切り換えれば、ハイビジョン信号による映像と通常のN
TSC信号による映像とを合成した画像を得ることが出
来る。
なお、前述の実施例においては、ハイビジョン方式をN
TSC方式に変換する場合について述べたが、例えばH
D−MAC方式をPAL方式またはSECAM方式に変
換する場合にも本発明を適用できることは勿論である。
TSC方式に変換する場合について述べたが、例えばH
D−MAC方式をPAL方式またはSECAM方式に変
換する場合にも本発明を適用できることは勿論である。
本発明によれば、複数の現行テレビジョン受像機を用い
て高精細度テレビジョン方式による画像をその高品位性
を保ちつつ表示することが出来、また高精細度テレビジ
ョン方式による画像と現行テレビジョン方式による画像
との合成画像を得ることが可能となる。
て高精細度テレビジョン方式による画像をその高品位性
を保ちつつ表示することが出来、また高精細度テレビジ
ョン方式による画像と現行テレビジョン方式による画像
との合成画像を得ることが可能となる。
第1図は本発明の詳細な説明するための画面構成図、
第2図は本発明の一実施例を示す構成図、第3図はスキ
ャンコンバータの構成図、第4図は垂直フィルタの構成
図、 第5図は垂直フィルタの動作を説明するためのタイミン
グチャートである。 l・・・AD変m部、2・・・スキャンコンバータ、3
・・・DA変換部、4・・・スイッチャ−15・・・表
示部。
ャンコンバータの構成図、第4図は垂直フィルタの構成
図、 第5図は垂直フィルタの動作を説明するためのタイミン
グチャートである。 l・・・AD変m部、2・・・スキャンコンバータ、3
・・・DA変換部、4・・・スイッチャ−15・・・表
示部。
Claims (2)
- (1)高精細度テレビジョン方式による映像信号を、複
数の現行テレビジョン方式による映像信号に分割するこ
とにより上記高精細度テレビジョン方式の1画像を複数
の現行テレビジョン受像機からなる1画面上に表示する
と共に、上記複数の受像機の少なくとも1の受像機に上
記画像とは異なる現行テレビジョン方式による画像を選
択的に表示することを特徴とする画像表示方式。 - (2)上記高精細度テレビジョン方式はハイビジョン方
式であり、上記現行テレビジョン方式はNTSC方式で
あることを特徴とする請求項1記載の画像表示方式。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1043173A JPH02224483A (ja) | 1989-02-27 | 1989-02-27 | 画像表示方式 |
US07/440,169 US5111303A (en) | 1989-02-27 | 1989-11-22 | Video signal recording system and picture display system in a high-definition television system |
US08/125,139 US5481306A (en) | 1989-02-27 | 1993-09-23 | Display circuit for displaying an HDTV signal as twelve NTSC signals and for displaying an independent NTSC signal |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1043173A JPH02224483A (ja) | 1989-02-27 | 1989-02-27 | 画像表示方式 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH02224483A true JPH02224483A (ja) | 1990-09-06 |
Family
ID=12656495
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1043173A Pending JPH02224483A (ja) | 1989-02-27 | 1989-02-27 | 画像表示方式 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH02224483A (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04138784A (ja) * | 1990-09-28 | 1992-05-13 | Sanyo Electric Co Ltd | 多画面表示装置 |
US5159450A (en) * | 1989-10-05 | 1992-10-27 | Pioneer Electronic Corporation | Noise reduction circuit and compatable plural-unit display |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5189329A (ja) * | 1975-02-03 | 1976-08-05 | ||
JPS5539472A (en) * | 1978-09-14 | 1980-03-19 | Hitachi Ltd | Double-screen television receiver |
JPS60165882A (ja) * | 1984-02-09 | 1985-08-29 | Toshiba Corp | 高精細度テレビジヨン装置 |
JPH01303880A (ja) * | 1988-05-31 | 1989-12-07 | Nec Corp | 高精細テレビジョン大型ディスプレイシステム |
-
1989
- 1989-02-27 JP JP1043173A patent/JPH02224483A/ja active Pending
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5189329A (ja) * | 1975-02-03 | 1976-08-05 | ||
JPS5539472A (en) * | 1978-09-14 | 1980-03-19 | Hitachi Ltd | Double-screen television receiver |
JPS60165882A (ja) * | 1984-02-09 | 1985-08-29 | Toshiba Corp | 高精細度テレビジヨン装置 |
JPH01303880A (ja) * | 1988-05-31 | 1989-12-07 | Nec Corp | 高精細テレビジョン大型ディスプレイシステム |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5159450A (en) * | 1989-10-05 | 1992-10-27 | Pioneer Electronic Corporation | Noise reduction circuit and compatable plural-unit display |
JPH04138784A (ja) * | 1990-09-28 | 1992-05-13 | Sanyo Electric Co Ltd | 多画面表示装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5831673A (en) | Method and apparatus for storing and displaying images provided by a video signal that emulates the look of motion picture film | |
JP3110763B2 (ja) | フィルムのようなビデオを生成する装置及び方法 | |
US4658291A (en) | Stereoscopic television signal processing method, signal transmitting unit, and signal receiving unit | |
US4816898A (en) | Digital video image converter | |
JPS58212288A (ja) | テレビジヨン画像再生装置 | |
US5159450A (en) | Noise reduction circuit and compatable plural-unit display | |
JPH05176216A (ja) | レンズ歪み補正方式 | |
JPH02224483A (ja) | 画像表示方式 | |
JP2576032B2 (ja) | テレビジョン信号受信装置 | |
JPS61114682A (ja) | 画像処理回路 | |
JP3234851B2 (ja) | 画像処理システム | |
JPH0511832B2 (ja) | ||
JP2895944B2 (ja) | 多画面表示装置 | |
JP2584169B2 (ja) | テレビジョン信号処理装置 | |
JP2846421B2 (ja) | 画面フリーズ機能付きフレームフォーマット変換回路 | |
JP3469596B2 (ja) | マトリクス型表示装置 | |
JP2870697B2 (ja) | 分割表示方式 | |
JPH06311426A (ja) | 画像処理装置 | |
JPH01303880A (ja) | 高精細テレビジョン大型ディスプレイシステム | |
JP2945269B2 (ja) | カラービデオ信号の伝送方法およびその装置 | |
JPH0678251A (ja) | マトリックス映像表示装置 | |
JPH06197344A (ja) | 映像表示システム | |
JPH01264484A (ja) | テレビジョン信号受信装置 | |
JPH02112392A (ja) | 映像信号処理装置 | |
JPH05176213A (ja) | 電子ズーム方式 |