JPH02197943A - Ieee488バスにおけるeoi―nrfd制御方式 - Google Patents

Ieee488バスにおけるeoi―nrfd制御方式

Info

Publication number
JPH02197943A
JPH02197943A JP1018138A JP1813889A JPH02197943A JP H02197943 A JPH02197943 A JP H02197943A JP 1018138 A JP1018138 A JP 1018138A JP 1813889 A JP1813889 A JP 1813889A JP H02197943 A JPH02197943 A JP H02197943A
Authority
JP
Japan
Prior art keywords
eoi
nrfd
bus
flop
flip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1018138A
Other languages
English (en)
Inventor
Atsushi Kara
加羅 淳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP1018138A priority Critical patent/JPH02197943A/ja
Publication of JPH02197943A publication Critical patent/JPH02197943A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Debugging And Monitoring (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明はIEEE488バスのEOI−NRFD制御方
式に関する。
(従来技術) 従来、この種のIEEE4111Bバス制御11方式は
、已OIを伴うデータ転送がバス上の1サイクルとして
終了した時点でただちにNRFD信号線の低レベル駆動
を解除していた。
(発明が解決しようとする課B) 従来のIEEE488バス制御方式は、EOIを伴うデ
ータ転送がバス上の1サイクルとして終了した時点でた
だちにNRFD信号線の低レベルWA勅を解除していた
ので、リスナー指定81器がEOIに伴うデータ転送の
終了を認知したかどうかに拘りなくバスサイクルは進行
し、したがって例えばDMAによりバス上のデータを受
信して0る場合、リスナー指定機器がDMAを停止する
前にバス上より次のデータを受信してしまうと0う欠点
があった。
(課題を解決するための手段) 本発明のIEEE488バスEOI−NRFD制御方式
は、IEEE488/<スのリスナー1旨定機器が接続
されるバス上のEOI信号線をフ1ノノプフロップによ
ってラッチし、EOIがアクティグとなった時に前記フ
リップフロップの出力がオープンコレクタ素子を通して
IEEE488バス上のNRFD信号線を低レベルに駆
動し、前記リスナー指定機器が前記EOIに伴うデータ
転送の終了を認知した時点で前記フリップフロップをリ
セットして前記NRFD信号線の駆動を解除するように
したものである。
(実施例) 次に、本発明を実施例について図面を参照して説明する
第1図は本発明の1実施例による回路図である。
この実施例でまずEOI信号がアクティグになった時、
フリップフロップ2の出力QがHighレベルにラッチ
され、オープンコレクタ素子3はNRFD信号線をLo
−に駆動する。これによりIEEE488バス上のハン
ドシェイクは一時的に停止する。リスナー指定機器1が
EOI信号を認知して最終データに対する処理を終了し
た時、フリップフロップ2をクリアすることにより、N
RFDの低レベル駆動は解除され、IEEE488バス
上のシーケンスは続行される。
(発明の効果) 以上説明したように本発明は、IEEE488バスのリ
スナー指定機器が接続されるバス上の801信号線をフ
リップフロップによってラッチし、EOIがアクティグ
となった時に前記フリップフロップの出力がオーブンコ
レクタ素子を通してI EEE488バス上のNRFD
信号線を低レベルに駆動し、前記リスナー指定機器が前
記EOIに伴うデータ転送の終了を認知した時点で前記
フリップフロップをリセットして前記NRFD信号線の
駆動を解除するようにしたので、リスナー指定機器がE
OIを受信した時、バスのハンドシェイクを一旦停止す
ることにより、リスナー指定機器のEOI認知が遅延し
た場合でもDMA等の誤動作を引き起こさないという効
果がある。
【図面の簡単な説明】
第1図は本発明の実施例における回路図である。 1・・・リスナー指定機器、2・・・フリシブフロップ
、3.4・・・オーブンコレクタ素子。

Claims (1)

    【特許請求の範囲】
  1. IEEE488バスのリスナー指定機器が接続されるバ
    ス上のEOI信号線をフリップフロップによってラッチ
    し、EOIがアクティヴとなった時に前記フリップフロ
    ップの出力がオープンコレクタ素子を通して1EEE4
    88バス上のNRFD信号線を低レベルに駆動し、前記
    リスナー指定機器が前記EOIに伴うデータ転送の終了
    を認知した時点で前記フリップフロップをリセットして
    前記NRFD信号線の駆動を解除することを特徴とする
    IEEE488バスにおけるEOI−NRFD制御方式
JP1018138A 1989-01-27 1989-01-27 Ieee488バスにおけるeoi―nrfd制御方式 Pending JPH02197943A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1018138A JPH02197943A (ja) 1989-01-27 1989-01-27 Ieee488バスにおけるeoi―nrfd制御方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1018138A JPH02197943A (ja) 1989-01-27 1989-01-27 Ieee488バスにおけるeoi―nrfd制御方式

Publications (1)

Publication Number Publication Date
JPH02197943A true JPH02197943A (ja) 1990-08-06

Family

ID=11963244

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1018138A Pending JPH02197943A (ja) 1989-01-27 1989-01-27 Ieee488バスにおけるeoi―nrfd制御方式

Country Status (1)

Country Link
JP (1) JPH02197943A (ja)

Similar Documents

Publication Publication Date Title
JPH01162967A (ja) 割込み処理方法及び装置
JPH02197943A (ja) Ieee488バスにおけるeoi―nrfd制御方式
JPS5213740A (en) Information transmission system
JPH0430815Y2 (ja)
JPH04107663A (ja) 同期式通信システムの制御方式
JPS605492A (ja) 半導体メモリ装置のアドレスバツフア回路
JPS5647846A (en) Parity check system
JPS55146559A (en) Data processing unit
JPH0240755A (ja) データ処理装置
SU1098001A1 (ru) Устройство управлени прерыванием
JPH01135118A (ja) 半導体集積回路
JPS5230358A (en) Switching method in the multiple system
JPS57109026A (en) Bus controlling system
JPS5994917A (ja) チヤタリング除去回路
JPS62159256A (ja) メモリデ−タチエツク方式
JPH0512171A (ja) 周辺制御装置
JPS63174131A (ja) 割込み制御装置
JPS551763A (en) Transmission control system in on-line system
JPS62206947A (ja) 光受信機
JPH02141858A (ja) Dmaコントローラ
JPS5839328A (ja) 補助記憶デ−タ入出力制御装置
JPS58207134A (ja) 割込制御回路
JPH02227758A (ja) 周辺制御装置
JPH0533861B2 (ja)
JPS5920029A (ja) センサ−信号取込装置