JPH02187855A - 複数情報処理装置の同時制御方式 - Google Patents

複数情報処理装置の同時制御方式

Info

Publication number
JPH02187855A
JPH02187855A JP1007342A JP734289A JPH02187855A JP H02187855 A JPH02187855 A JP H02187855A JP 1007342 A JP1007342 A JP 1007342A JP 734289 A JP734289 A JP 734289A JP H02187855 A JPH02187855 A JP H02187855A
Authority
JP
Japan
Prior art keywords
information processing
switching
switch
processing operation
processing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1007342A
Other languages
English (en)
Inventor
Kouichi Kagemoto
影本 浩一
Kenichi Honda
健一 本田
Kazuhisa Hibino
日比野 和久
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nippon Telegraph and Telephone Corp
Oki Electric Industry Co Ltd
Original Assignee
Nippon Telegraph and Telephone Corp
Oki Electric Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Telegraph and Telephone Corp, Oki Electric Industry Co Ltd filed Critical Nippon Telegraph and Telephone Corp
Priority to JP1007342A priority Critical patent/JPH02187855A/ja
Publication of JPH02187855A publication Critical patent/JPH02187855A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Multi Processors (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は情報処理装置、とくに複数の情報処理装置を同
時に制御する複数情報処理装置の同時制御方式に関する
(従来の技術) 従来、複数情報処理装置の同時制御方式は、複数の情報
処理装置を共通制御する共通装置が配設され、この共通
装置により複数の情報処理装置を同時に共通制御する方
式であった。従来の情報処理装置には、処理動作切り替
えを受信する制御端子のみが情報処理装置毎にそれぞれ
配設され、この制御端子が共通装置の制御スイッチで同
時制御されるように接続ケーブルで共通装置に接続され
ていた。この制御端子は、共通装置の制御スイッチがた
とえばOFFのときには共通装置により「■1」状態に
プルアップされており、このスイッチがONされること
により共通装置のアースに短絡されて「L」状態になる
。情報処理装置は、共通装置の制御スイッチの状態の変
化をこの制御端子により識別し、この変化に応じて処理
動作を切り廿えていた。
(発明が解決しようとする課題) しかしながらこのような従来技術では、第1に情報処理
装置の処理動作を切り替える共通装置を必要とするため
、全体の金物量が大きくなるという欠点があった。また
、第2に処理動作の切り替えを通知する接続ケーブルを
、情報処理装置毎にそれぞれl対lに共通装置に接続し
なければならず、共通装置に接読される情報処理装置の
数が制限され、拡張性に乏しいという問題があった。
本発明はこのような従来技術の欠点を解消し、共通装置
を必要とせず、拡張性に優れた複数情報処理装置の同時
制御方式を提供することを目的とする。
(課題を解決するための手段および作用)本発明は上述
の課題を解決するために、複数の情報処理装置により構
成される情報処理システムにおける複数情報処理装置の
同時制御方式において、複数の情報処理装置は、処理動
作を切り替える処理動作切替装置を有し、情報処理装置
は接続手段により複数接続され、この同時制御方式は、
接続手段で接続されている複数の情報処理装置のいずれ
かの情報処理装置より、情報処理装置の処理動作を切り
替える旨の切替操作が処理動作切替装置にて行なわれる
と、切替操作を行なった情報処理装置の処理動作が切り
替わるとともに、接続手段を介し切替操作を行なう旨の
信号が情報処理装置の処理動作切替装置に通知され、複
数の情報処理装置の処理動作が切り替わる。
また本発明によれば、前述に記載の情報処理装置におい
て、処理動作切替装置は、情報処理装置の処理動作の切
替操作を行なう操作手段と、接続手段を介し隣接する情
報処理装置の処理動作切替装置に接続され、操作手段で
行なわれた切替操作に伴う制御信号を隣接する情報処理
装置に送る送信手段と、接続手段を介し隣接する情報処
理装置の処理動作切替装置に接続され、隣接する情報処
理装置の処理動作切替装置より処理動作を切替える旨の
制御信号を受信する受信手段とを有し、操作手段および
受信手段のいずれかより、処理動作を切り替える旨の制
御信号を受信すると、この制御a信号を情報処理装置に
通知する。
(実施例) 次に添付図面を参照して本発明による複数情報処理装置
の同時制御方式の実施例を詳細に説明する。
第1図を参照すると、本発明による複数情報処理装置の
同時制[片方式の実施例における中継方式が示されてい
る。情報処理装置lは、たとえばメツセージ通信処理シ
ステムなどのように一度に複数の情報処理装置1の処理
動作を変えるシステムに有利に適用される情報処理装置
である8本実施例において装置番号#l〜#nの情報処
理装置lは、同図に示すように接続ケーブル70により
直列に接続されている。なお情報処理装置1は、同図で
は本実施例にとくに関係のある構成要素、すなわち処理
動作切替部Illなどの処理動作切替装置が示されてお
り、本実施例と直接関係の無い、たとえば実際に情報処
理を行なう情報処理部などは略して記載されていない。
処理動作切替部lOは、処理動作を切替える旨の制御信
号を情報処理装置lの各種情報処理を行なう情報処理部
(図示せず)に出力する切替部であり、スイッチ22、
抵抗24、接続コネクタ60および制御信号出力端子5
0などにより構成されている。
スイッチ22は、たとえばスイッチONまたはOFFの
状態を保持するオルクーネート型のトグルスイッチなど
であり、通常は図示のようにスイッチo+:pのブレー
ク状態である。スイッチ22の一方の端子は接地され、
また他方の端子は正の電源にバイアスされたプルアップ
抵抗24に接続されている。スイッチ22の使方の端子
はまた、制御出力端子50および信号線100に接続さ
れている。これにより出力端子50および信号線10口
は、スイッチ22がOFFのときにはプルアップ抵抗2
4でバイアスされているためrH)レベルに、またスイ
ッチ22がONされるとアースに短絡されるで「L」レ
ベルにそれぞれ保持される。
信号線100は接続コネクタ60に接続され、このコネ
クタ60は隣接する1つ前の番号の情報処理装置lと接
続ケーブル70を介し接続されている。信号線100は
また信号線102に接続されている。信号、lff10
2は接続コネクタ62に接続され、このコネクタ(52
は1つ後の番号の情報処理装置1と接続ケーブル70を
介し接続されている。このように情報処理装置lは互い
に接続されているため、情報処理装置#1〜#口のいず
れかの情報処理装置1のスイッチ22がメータ状態にな
ると、ケーブル70を介し接続されているすべての情報
処理装置lの信号11tooおよび■2がrLJレベル
になり、制(卸出力端了50よりr L 」レベルの制
御出力Slが情報処理部(図示せず)に出力される。な
お、同図に示すように最も若番の情報処理装置#lの信
号線100には接続コネクタ60が接続されなくても良
(、また最も老番の情報処理装置#nの信号線102に
は接続コネクタ62が接続されなくても良い。
たとえば情報処理装置#2のスイッチ22がスイッチO
Nされると、情報処理装置#2の制御出力端子50がス
イッチ22により接地されてr[−1」レベルから「L
Jに変化し、制御出力Slが情報処理装置#2の情報処
理部(図示せず)に出力される。情報処理装置#2のス
イッチ22がONされると、この情報処理装置#2の信
号線100および102も「[4」レベルに変化する。
これにより、接続ケーブル70を介し接続コネクタ64
]および62に接続されている隣合う情報処理装置#l
の信号)jil102および情報処理装置#3(図示せ
ず)の信号線100もrH」レベルから「I−」レベル
に変化する。
情報処理装置#lの信号線102が[!]」レベルから
fL、」レベルになると、これに接読されている信号線
100も「L」レベルになり、情報処理装置#lの制御
出力端子50より「L」レベルの制御出力S1が出力さ
れる。情報処理装置#3の信号線100が[LJレベル
になると、この情報処理装置#3の制御出力端子50よ
りrL)レベルの制御出力Slが出力される。情報処理
装置#3の信号線100が「L」レベルになると、接続
コネクタ60に接続されている信号線102がrt−、
ルベルになる。したがって、接続クープルア0を介し情
報処理装置#4(図示せず)の信号線100が「L]レ
ベルになり、情報処理装置#4の制御出力端子50より
r L Jレベルの制御出力Slが出力される。
以下同様に情報処理装置#nまで順にそれぞれの情報処
理装置lの信号線100が「L」レベルになり、各情報
処理装置1よりrLJレベルの制御出力Slが出力され
る。なお、情報処理装置#2以外の情報処理装置#l〜
#nのいずれかの情報処理装置lのスイッチ22がON
されても、勿論情報処理装置#2のときと同様にすべて
の情報処理装置#l〜#nの制御用出力端子50より1
LJレベルの制御出力S1が出力される。
第2図には本発明による他の実施例が示されている。同
実施例では、主に論理回路により構成された処理動作切
替部30などの処理動作切替装置が内部に配設された情
報処理装置3f#11〜#ln)が、2線式の接続ケー
ブル72で直列に接続されている、処理動作切替部30
は、4つのNAND回路32(32A〜32D)、2つ
のOR回路34134A、34旧、1つのNOR回路3
6.3つのプルアップ抵抗40 +40A、 40B、
40C)、  制御出力端子50、折返しコネクタ80
、短絡ビン82および接続コネクタ90.92などを有
する。
ビン82は2つのビン82Aと82Bを有する。ビン8
2Aは一方の入力端子がプルアップ抵抗40Bにバイア
スされているOR回路34Aおよび34Bに接続され、
またビン82Bは接地されている。折返しコネクタ80
は、これらビン82Aとビン82Bを短絡する短絡コネ
クタである6 OR回路34Aおよび34Bの出力端子はそれぞれ、出
力端子が制御出力端子50に接続されているNOR回路
36の入力端子に接続されている。したがって折返しコ
ネクタ50がビン80に差込まれていないときには、制
御出力端子50よりrHJレベルの信号が出力され、ま
た折返しコネクタ50がビン80に差込まれると「L」
レベルの制御出力S3が端子50より出力される。
OR回路34Aおよび34Bの他方の入力端子は、プル
アップ抵抗40AにバイアスされているNAND回路3
2[]の出力端子、プルアップ抵抗40Cにバイアスさ
れているNAND回路32Gの出力端子にそれぞれ接続
されている。これらNAND回路32の入力端子は、接
続コネクタ90または92.接続ケーブル72を介し隣
接する情報処理装置3に接続されている。このため、接
続ケーブル72により接続されている他の情報処理装置
3の折返しコネクタ80が差し込まれると、 NAND
回路3213または32Cのいずれかの出力がr I−
(Jとなり、制御出力端子50から「1−」レベルの制
御出力S3が出力される。
OR回路34Aおよび34Bの出力端子はまた、NAN
D回路32Aおよび32Dの入力端子にそれぞれ接続さ
れている。NAND回路32Aおよび32Dの出力端子
は、接続コネクタ90または92、接続ケーブル72を
介し隣接する情報処理装置3に接続されている。
これらNAND回路32は、制御出力端子50に出力す
る処理動作の切替情報を隣接する情報処理装置3に通知
する機能を有する。
同実施例では、情報処理装置#ll〜#1nすべての短
絡ビン82に折返しコネクタ80が差込まれていない状
態で、これら情報処理装置#ll〜#lnのいずれかの
折返しコネクタ80が短絡ビン82に差込まれると、す
べての情報処理装置3の処理動作が前述の実施例と同様
に切り替わる。
参考のために、第3図に従来の複数情報処理装置の同時
制御方式の中継方式を示す、同図において、第1図に示
す構成要素と同様の要素は同じ参照符合で示されている
。この従来例では、情報処理装置120の処理動作の切
り替えを同時に行なう共通装置110に、情報処理装置
#21〜#2nがそれぞれ接続ケーブル70により接続
されている6そしてここでは共通装置110のスイッチ
22を操作することにより処理動作の切替えを行なう。
このように従来技術では、処理動作の切替処理を行なう
共通装置110を必要とするため金物量が太き(なる。
また、共通装置110とそれぞれの情報処理装置120
とを接続ケーブル70で接続しなければならないため、
接続する情報処理装置120の数が制限される。
これに対して前述したこれら実施例では、処理動作の切
替操作を行なう切替部を、それぞれの情報処理装置の内
部に配設したため共通装置110が不要となる。またこ
れら実施例では、共通装置110を不要とし、情報処理
装置を直列に接続したため、同時制御を行なう情報処理
装置数が制限されることもない。
なお、これら実施例において情報処理装置1は、メツセ
ージ通信処理システムなどに適用される情報処理装置と
したが、本発明は勿論このような情報処理装置に限定さ
れるものではなく、同時制御が行なわれるあらゆる情報
処理装置に適用可能である。また、ここで説明したこれ
ら実施例は本発明を説明するためのものであって、本発
明は必ずしもこれらに限定されるものではなく、本発明
の精神を逸脱することなく可能な変形および修正は本発
明の範囲に含まれる。
(発明の効果) このように本発明によれば、処理動作切替装置をそれぞ
れの情報処理装置内に配設し、情報処理装置を直列に接
続手段にて接続した。このため。
それぞれの情報処理装置の処理動作を同時に切り替える
共通装置を用いることなく、接続ケーブルで接続されて
いる情報処理装置の処理動作を同時に切り替えることが
可能となる0本発明によればまた、接続ケーブルにて接
続されている複数の情報処理装置のうち、いずれかの情
報処理装置により処理動作切替えを行なうことにより接
続されているすべての情報処理装置の処理動作を同時に
切り替えることができる。したがって、それぞれの情報
処理装置がたとえ雌れた場所にあっても、番近い情報処
理装置に配設された処理動作切替装置を制御することで
複数の情報処理装置を同時に制御することが可能であり
、情報処理装置により構成されるシステム全体の操作性
を著しく向上させることができる。
【図面の簡単な説明】
第1図は本発明による複数情報処理装置の同時制御部方
式の実施例における中継方式を示した中継方式図、 第2図は、本発明による複数情報処理装置の同時制御方
式の他の実施例における中継方式を示した中継方式図、 第3図は、従来技術による複数情報処理装置の同時制御
方式の一例における中継方式を示した中継方式図である
。 主要ト、lの −の説口 l 、 3゜ +0.30  、  、  、 . 22、  、  、  、  。 24 40  、  、  、  。 32、  、  。 36、、、、。 60.62.90.92  。 70 72  、  。 、情報処理装置 、処理動作切替部 スイッチ プルアップ抵抗 NAND回路 、 OR回路 、 NOR回路 、接続コネクタ 接続ケーブル 、折返しコネクタ 複数情報処理装置の同ロ¥1alli幻テ式の実施例に
おける中継方式第1図 第 2 図

Claims (1)

  1. 【特許請求の範囲】 1、複数の情報処理装置により構成される情報処理シス
    テムにおける複数情報処理装置の同時制御方式において
    、 前記複数の情報処理装置は、処理動作を切り替える処理
    動作切替装置を有し、 前記情報処理装置は接続手段により複数接続され、 該同時制御方式は、 前記接続手段で接続されている前記複数の情報処理装置
    のいずれかの情報処理装置より、該情報処理装置の処理
    動作を切り替える旨の切替操作が前記処理動作切替装置
    にて行なわれると、 前記切替操作を行なった情報処理装置の処理動作が切り
    替わるとともに、前記接続手段を介し前記切替操作を行
    なう旨の信号が前記情報処理装置の処理動作切替装置に
    通知され、該複数の情報処理装置の処理動作が切り替わ
    ることを特徴とする複数情報処理装置の同時制御方式。 2、請求項1に記載の情報処理装置において、前記処理
    動作切替装置は、 該情報処理装置の処理動作の切替操作を行なう操作手段
    と、 前記接続手段を介し隣接する情報処理装置の処理動作切
    替装置に接続され、前記操作手段で行なわれた切替操作
    に伴う制御信号を前記隣接する情報処理装置に送る送信
    手段と、 前記接続手段を介し隣接する情報処理装置の処理動作切
    替装置に接続され、該隣接する情報処理装置の処理動作
    切替装置より処理動作を切り替える旨の制御信号を受信
    する受信手段とを有し、前記操作手段および受信手段の
    いずれかより、処理動作を切り替える旨の前記制御信号
    を受信すると、該制御信号を前記情報処理装置に送るこ
    とを特徴とする処理動作切替装置。
JP1007342A 1989-01-14 1989-01-14 複数情報処理装置の同時制御方式 Pending JPH02187855A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1007342A JPH02187855A (ja) 1989-01-14 1989-01-14 複数情報処理装置の同時制御方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1007342A JPH02187855A (ja) 1989-01-14 1989-01-14 複数情報処理装置の同時制御方式

Publications (1)

Publication Number Publication Date
JPH02187855A true JPH02187855A (ja) 1990-07-24

Family

ID=11663269

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1007342A Pending JPH02187855A (ja) 1989-01-14 1989-01-14 複数情報処理装置の同時制御方式

Country Status (1)

Country Link
JP (1) JPH02187855A (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58144964A (ja) * 1982-02-24 1983-08-29 Fujitsu Ltd マルチプロセツサシステム

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58144964A (ja) * 1982-02-24 1983-08-29 Fujitsu Ltd マルチプロセツサシステム

Similar Documents

Publication Publication Date Title
KR960004507B1 (ko) 원격 제어 시스템
US5465105A (en) Autosensing switching system
KR940001560B1 (ko) 콤퓨터 시스템
JPH02187855A (ja) 複数情報処理装置の同時制御方式
EP0496422A2 (en) Video terminal switching device and video signal branching device
US6192437B1 (en) Transmission apparatus with control circuit/relay within each card providing connection to related card output depending on related slot ID/ redundancy/non-redundancy, working/protection signals
JPH04286239A (ja) 通信装置
US7200510B2 (en) Measurement control apparatus including interface circuits
JPH06332591A (ja) ディスプレイ
JPH06242864A (ja) 接続方式
JP2847957B2 (ja) 増設システム
CA1180076A (en) Circuit for equipping a variable number of bus units on a closed loop bus
US20030043015A1 (en) Matrix switcher with three-dimensional orientation of printed circuit boards
CN218416642U (zh) 音频信号切换电路及装置
JPH04131908A (ja) I/oユニット
JPH01231539A (ja) マルチポイント端末システム
JPS6320523A (ja) パ−ソナルコンピユ−タ・プリンタ接続器
JP2535440B2 (ja) 信号伝送装置
KR200254175Y1 (ko) 단말기병렬모니터링제어장치
JP2001337727A (ja) 複数電源接続装置
KR20050118093A (ko) 다중 전송 장치 및 시스템
JPH04108243A (ja) インタフェース自動切換回路
CN112839186A (zh) 数据交叉点矩阵系统
JPH06224965A (ja) 信号分配器
KR100202993B1 (ko) 통신포트와 백보드상의 코넥터간 정합장치