JPH02147932U - - Google Patents
Info
- Publication number
- JPH02147932U JPH02147932U JP5717889U JP5717889U JPH02147932U JP H02147932 U JPH02147932 U JP H02147932U JP 5717889 U JP5717889 U JP 5717889U JP 5717889 U JP5717889 U JP 5717889U JP H02147932 U JPH02147932 U JP H02147932U
- Authority
- JP
- Japan
- Prior art keywords
- flip
- flop
- gate
- output
- outputs
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000010586 diagram Methods 0.000 description 4
Landscapes
- Electronic Switches (AREA)
Description
第1図は本考案によるクロツク回路図、第2図
は第1図に示す回路の各部の信号波形図(タイミ
ングチヤート)、第3図A,Bと第4図A,Bは
従来のクロツク切り替え回路とその波形図(タイ
ミングチヤート)である。 1,2……D型フリツプフロツプ、3,4……
オアゲート、5……アンドゲート。
は第1図に示す回路の各部の信号波形図(タイミ
ングチヤート)、第3図A,Bと第4図A,Bは
従来のクロツク切り替え回路とその波形図(タイ
ミングチヤート)である。 1,2……D型フリツプフロツプ、3,4……
オアゲート、5……アンドゲート。
Claims (1)
- 入力信号を分周出力する第1のフリツプフロツ
プと、ハイレベルとローレベル信号を切り替え出
力するスイツチと、このスイツチからの出力を一
入力とし、他の入力として所定のクロツクが供給
される第2のフリツプフロツプと、前記入力信号
と前記第2のフリツプフロツプの出力とを入力す
る第1のオアゲートと、前記第1のフリツプフロ
ツプの分周出力と前記第2のフリツプフロツプの
反転分周出力を入力する第2のオアゲートと、前
記第1と第2のオアゲート出力を2入力とするア
ンドゲートとを備えて成ることを特徴とするクロ
ツク切り替え回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5717889U JPH02147932U (ja) | 1989-05-18 | 1989-05-18 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5717889U JPH02147932U (ja) | 1989-05-18 | 1989-05-18 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH02147932U true JPH02147932U (ja) | 1990-12-17 |
Family
ID=31581656
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP5717889U Pending JPH02147932U (ja) | 1989-05-18 | 1989-05-18 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH02147932U (ja) |
-
1989
- 1989-05-18 JP JP5717889U patent/JPH02147932U/ja active Pending