JPH0211931B2 - - Google Patents
Info
- Publication number
- JPH0211931B2 JPH0211931B2 JP59264230A JP26423084A JPH0211931B2 JP H0211931 B2 JPH0211931 B2 JP H0211931B2 JP 59264230 A JP59264230 A JP 59264230A JP 26423084 A JP26423084 A JP 26423084A JP H0211931 B2 JPH0211931 B2 JP H0211931B2
- Authority
- JP
- Japan
- Prior art keywords
- address
- data
- scalar
- main memory
- access
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Landscapes
- Complex Calculations (AREA)
- Memory System Of A Hierarchy Structure (AREA)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59264230A JPS61141054A (ja) | 1984-12-14 | 1984-12-14 | 情報処理装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59264230A JPS61141054A (ja) | 1984-12-14 | 1984-12-14 | 情報処理装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS61141054A JPS61141054A (ja) | 1986-06-28 |
JPH0211931B2 true JPH0211931B2 (enrdf_load_stackoverflow) | 1990-03-16 |
Family
ID=17400298
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP59264230A Granted JPS61141054A (ja) | 1984-12-14 | 1984-12-14 | 情報処理装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS61141054A (enrdf_load_stackoverflow) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5023773A (en) * | 1988-02-10 | 1991-06-11 | International Business Machines Corporation | Authorization for selective program access to data in multiple address spaces |
US5043886A (en) * | 1988-09-16 | 1991-08-27 | Digital Equipment Corporation | Load/store with write-intent for write-back caches |
JPH0721781B2 (ja) * | 1989-03-13 | 1995-03-08 | インターナショナル・ビジネス・マシーンズ・コーポレーション | マルチプロセツサ・システム |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6059621B2 (ja) * | 1980-12-06 | 1985-12-26 | 富士通株式会社 | バッファ無効化制御方式 |
JPS57208685A (en) * | 1981-06-18 | 1982-12-21 | Nec Corp | Information processor |
-
1984
- 1984-12-14 JP JP59264230A patent/JPS61141054A/ja active Granted
Also Published As
Publication number | Publication date |
---|---|
JPS61141054A (ja) | 1986-06-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH03142644A (ja) | キャッシュメモリ制御方法とこのキャッシュメモリ制御方法を用いたプロセッサおよび情報処理装置 | |
JP2930071B2 (ja) | 情報処理装置およびプロセッサ | |
US4658356A (en) | Control system for updating a change bit | |
US5497469A (en) | Dynamic address translation allowing quick update of the change bit | |
JP2768503B2 (ja) | 仮想記憶アドレス空間アクセス制御方式 | |
JPH0519176B2 (enrdf_load_stackoverflow) | ||
JPH0211931B2 (enrdf_load_stackoverflow) | ||
JPH055137B2 (enrdf_load_stackoverflow) | ||
JPS644214B2 (enrdf_load_stackoverflow) | ||
JPH0551933B2 (enrdf_load_stackoverflow) | ||
JPS62295147A (ja) | 仮想計算機システム | |
JPS6045872A (ja) | 高速緩衝記憶装置 | |
JPH0336648A (ja) | 電子計算機及びtlb装置とマイクロプロセッサチップ | |
JPS5821352B2 (ja) | バツフア・メモリ制御方式 | |
JPS59218692A (ja) | ロジカルバツフア記憶制御方式 | |
JPH02226447A (ja) | コンピユータ・システムおよびその記憶装置アクセス方法 | |
JPS61237145A (ja) | ストアバツフアの制御方式 | |
JPH04205535A (ja) | コピーオンライト方式 | |
JPS61239339A (ja) | ペ−ジ・デ−タ転送制御方式 | |
JPH058458B2 (enrdf_load_stackoverflow) | ||
JPH0282331A (ja) | キヤツシュメモリ制御方式 | |
JPH01126745A (ja) | 情報処理システム | |
JPH02202651A (ja) | キャッシュメモリ装置 | |
JPS6265151A (ja) | メモリ管理方式 | |
JPH0496155A (ja) | 記憶制御方式およびデータ処理装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
LAPS | Cancellation because of no payment of annual fees |