JPH02111180A - ビデオカメラの信号処理回路 - Google Patents
ビデオカメラの信号処理回路Info
- Publication number
- JPH02111180A JPH02111180A JP63264579A JP26457988A JPH02111180A JP H02111180 A JPH02111180 A JP H02111180A JP 63264579 A JP63264579 A JP 63264579A JP 26457988 A JP26457988 A JP 26457988A JP H02111180 A JPH02111180 A JP H02111180A
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- voltage
- fade
- attenuation
- control voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000002238 attenuated effect Effects 0.000 claims description 9
- 238000010586 diagram Methods 0.000 description 9
- 238000006243 chemical reaction Methods 0.000 description 5
- 230000000694 effects Effects 0.000 description 2
- 238000004806 packaging method and process Methods 0.000 description 2
- 230000003247 decreasing effect Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000005562 fading Methods 0.000 description 1
Landscapes
- Studio Circuits (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
(イ)産業上の利用分野
本発明はビデオカメラの信号処理回路に係り、特に再生
画面をフェードイン或いはフェードアウトするフェーダ
機能に関する。
画面をフェードイン或いはフェードアウトするフェーダ
機能に関する。
く口)従来の技術
固体撮像素子を用いたビデオカメラは、小型化に加えて
多機能化が進み、その多彩な機能のひとつにフェーダ機
能なるものがある。このフェーダ機能には、再生画面を
徐々に消して画面を黒くする(フェードアウト)か或い
は黒画面に徐々に内主画面を映し出す(フェードイン)
黒フェードと、再生画面を徐々に消して画面を白くする
か或いは白画面に徐々に再生画面を映し出す白フェード
とがあり、夫々制御信号に従って画像信号の減衰量が増
減されている。
多機能化が進み、その多彩な機能のひとつにフェーダ機
能なるものがある。このフェーダ機能には、再生画面を
徐々に消して画面を黒くする(フェードアウト)か或い
は黒画面に徐々に内主画面を映し出す(フェードイン)
黒フェードと、再生画面を徐々に消して画面を白くする
か或いは白画面に徐々に再生画面を映し出す白フェード
とがあり、夫々制御信号に従って画像信号の減衰量が増
減されている。
第4図は、上述のようなフェーダ機能を実現する信号処
理回路の構成を示すブロック図であり、黒フェード回路
(B)と白フェード回路(W)とを備えている。
理回路の構成を示すブロック図であり、黒フェード回路
(B)と白フェード回路(W)とを備えている。
固体撮像素子から得られる画像信号Yは、黒フェード回
路(B)と白フェード回路(W)とに夫々入力される。
路(B)と白フェード回路(W)とに夫々入力される。
黒フェード回路(B)は、減衰回路(1)で構成され工
おり、画像信号Yを制御電圧Vcに従って減衰する。一
方、白フェード回路(W)は、減衰回路(2)と電圧付
加回路(3)とで構成されており、画像信号Yを制御電
圧Vcに従って減衰すると共に、制御電圧V。に応じて
所定の電圧を画像信号Yのブランキング期間を除いた期
間に付加する。そして、選択信号Sに依って切換制御さ
れる選択回路(4)に依って黒フェード回路(B)或い
は白フェード回路(W)の一方が出力される。
おり、画像信号Yを制御電圧Vcに従って減衰する。一
方、白フェード回路(W)は、減衰回路(2)と電圧付
加回路(3)とで構成されており、画像信号Yを制御電
圧Vcに従って減衰すると共に、制御電圧V。に応じて
所定の電圧を画像信号Yのブランキング期間を除いた期
間に付加する。そして、選択信号Sに依って切換制御さ
れる選択回路(4)に依って黒フェード回路(B)或い
は白フェード回路(W)の一方が出力される。
黒フェード時には、選択回路(4)が黒フェード回路(
B)側に切換えられており、制御電圧V。に従って画像
信号が減衰される。即ち、減衰回路(1)は、制御電圧
V。が0からV。0まで変化するとき第5図(a)の如
くゲインが0から1まで変化するように構成されており
、制御電圧V。をVDDから下げていくと再生画面が徐
々に消えて画面が黒くなり、逆に制御電圧V。を0から
上げていくと黒画面に再生画面を徐々に映し出すことが
でさる。また、白フェード時には、選択回路(4)が白
フェード回路(W)側に切換えられており、黒フェード
回路(B)と同様に減衰回路(2)で画像信号Yが減衰
され、電圧付加回路(3)で制御電圧vcに応じた電圧
が付加される。電圧付加回路(3)は、制御電圧VCが
0からVI、Dまで変化するとき第5図(b)の如く付
加電圧が■。から0まで連続的に変化するように構成さ
れている。従って、制御電圧vcをV DDから下げて
いくと画像信号Yが徐々に減衰されると共に付加電圧が
徐々に高くなるため、再生画面が徐々に消えて白い画面
になる。逆に、制御電圧vcを0から上げていくと白画
面に再生画面を徐々に映し出すことができる。
B)側に切換えられており、制御電圧V。に従って画像
信号が減衰される。即ち、減衰回路(1)は、制御電圧
V。が0からV。0まで変化するとき第5図(a)の如
くゲインが0から1まで変化するように構成されており
、制御電圧V。をVDDから下げていくと再生画面が徐
々に消えて画面が黒くなり、逆に制御電圧V。を0から
上げていくと黒画面に再生画面を徐々に映し出すことが
でさる。また、白フェード時には、選択回路(4)が白
フェード回路(W)側に切換えられており、黒フェード
回路(B)と同様に減衰回路(2)で画像信号Yが減衰
され、電圧付加回路(3)で制御電圧vcに応じた電圧
が付加される。電圧付加回路(3)は、制御電圧VCが
0からVI、Dまで変化するとき第5図(b)の如く付
加電圧が■。から0まで連続的に変化するように構成さ
れている。従って、制御電圧vcをV DDから下げて
いくと画像信号Yが徐々に減衰されると共に付加電圧が
徐々に高くなるため、再生画面が徐々に消えて白い画面
になる。逆に、制御電圧vcを0から上げていくと白画
面に再生画面を徐々に映し出すことができる。
(ハ〉発明が解決しようとする課題
上述の如き信号処理回路は、フェードイン及びフェード
アウトを制御する制御電圧Vcと、黒フェード及び白フ
ェードの切換えを制御する選択信号Sとに依って動作が
制御されるため、画像信号Yの入力に加えて少なくとも
制御電圧■。と選択信号Sとの2つの入力が必要となる
。従って、このような信号処理回路をIC化するには、
その入力に対応する端子が必要となり、端子数の増加を
伴った。このような端子数の増加はビデオカメラの小型
化に伴う高密度実装に於いて障害となりうる問題があっ
た。
アウトを制御する制御電圧Vcと、黒フェード及び白フ
ェードの切換えを制御する選択信号Sとに依って動作が
制御されるため、画像信号Yの入力に加えて少なくとも
制御電圧■。と選択信号Sとの2つの入力が必要となる
。従って、このような信号処理回路をIC化するには、
その入力に対応する端子が必要となり、端子数の増加を
伴った。このような端子数の増加はビデオカメラの小型
化に伴う高密度実装に於いて障害となりうる問題があっ
た。
そこで本発明は、IC化する際に端子数の削減に有効な
信号処理回路の提供を目的とする。
信号処理回路の提供を目的とする。
(?:)課題を解決するための手段
本発明は上述の課題を解決するためになされたもので、
制御電圧に基づいて減衰量が可変設定されて固体撮像素
子からの画像信号を減衰する減衰回路、上記制御電圧に
基づいて付加電圧を設定する電圧付加回路、上記制御電
圧を基準電圧と比較する比較回路、この比較回路の比較
結果に基づき、上記減衰回路で減衰された画像信号を出
力する第1の出力モードと、上記減衰回路で減衰された
画像信号に上記電圧付加回路で設定された付加電圧を付
加して出力する第2の出力モードとを選択する選択手段
、を備え、上記制御電圧の変化に応じて第1或いは第2
の出力モードが選択されると共に、上記減衰回路の減衰
量と上記電圧付加回路の付加電圧とが上記制御電圧に従
って連続的に変化するよう構成したことを特徴とする。
制御電圧に基づいて減衰量が可変設定されて固体撮像素
子からの画像信号を減衰する減衰回路、上記制御電圧に
基づいて付加電圧を設定する電圧付加回路、上記制御電
圧を基準電圧と比較する比較回路、この比較回路の比較
結果に基づき、上記減衰回路で減衰された画像信号を出
力する第1の出力モードと、上記減衰回路で減衰された
画像信号に上記電圧付加回路で設定された付加電圧を付
加して出力する第2の出力モードとを選択する選択手段
、を備え、上記制御電圧の変化に応じて第1或いは第2
の出力モードが選択されると共に、上記減衰回路の減衰
量と上記電圧付加回路の付加電圧とが上記制御電圧に従
って連続的に変化するよう構成したことを特徴とする。
(*)作用
本発明に依れば、制御電圧を基準値と比較し、その比較
結果に基づいて第1或いは第2の出力モードが選択され
るように構成したことで、制御電圧の変化に応じて減衰
回路の減衰量と、電圧付加回路の付加電圧とが変化する
と共に第1或いは第2の出力モードの何れかが選択され
るため、回路の動作をひとつの制御電圧で制御できる。
結果に基づいて第1或いは第2の出力モードが選択され
るように構成したことで、制御電圧の変化に応じて減衰
回路の減衰量と、電圧付加回路の付加電圧とが変化する
と共に第1或いは第2の出力モードの何れかが選択され
るため、回路の動作をひとつの制御電圧で制御できる。
(へ〉実施例
本発明の実施例を図面に従って説明する。
第1図は本発明信号処理回路の構成を示すブロック図で
ある。黒フェード回路(B)及び白フェード回路<W)
は、第4図に示す信号処理回路と同一の構成であり、同
一部分には同一符号が付しである。本発明の特徴とする
ところは、制御電圧Vcを基準電圧v8と比較し、この
比較結果に基づいて選択回路(4)を切換制御すること
にある。即し、制御電圧■。は比較回路(5)で基準電
圧V3と比1絞され、例えば制御電圧V。が基準電圧■
8より小さいとにきは選択回路り4)が黒フェード回路
(B)側に切換えられ(第1出力モード)、制御電圧V
Cが基準電圧■、より小さいときには選択回路(4)が
白フェード回路(W、)側に切換えられる(第2の出力
モード)。ただし、制御電圧vcは、比較回路(5〉の
比較結果の反転時、即ち制御電圧vcと基準電圧vRと
が等しくなったときに減衰回路(1)(2)のゲインが
1、電圧付加回路(3)の付加電圧が0となるようにレ
ベル変換回路(6)でレベル変換される。このレベル変
換回路〈6)の入力電圧に対する出力電圧を第2図に示
す。同図に示す如くレベル変換回路(6)は、入力電圧
が0から上るに従って出力電圧が上り、入力電圧がV6
−αとなった点で出力電圧がV DDとなる。そして、
入力電圧がvlI+αに達すると出力電工が下り始め、
入力電圧がVDDとなったときに出力電圧はOとなる。
ある。黒フェード回路(B)及び白フェード回路<W)
は、第4図に示す信号処理回路と同一の構成であり、同
一部分には同一符号が付しである。本発明の特徴とする
ところは、制御電圧Vcを基準電圧v8と比較し、この
比較結果に基づいて選択回路(4)を切換制御すること
にある。即し、制御電圧■。は比較回路(5)で基準電
圧V3と比1絞され、例えば制御電圧V。が基準電圧■
8より小さいとにきは選択回路り4)が黒フェード回路
(B)側に切換えられ(第1出力モード)、制御電圧V
Cが基準電圧■、より小さいときには選択回路(4)が
白フェード回路(W、)側に切換えられる(第2の出力
モード)。ただし、制御電圧vcは、比較回路(5〉の
比較結果の反転時、即ち制御電圧vcと基準電圧vRと
が等しくなったときに減衰回路(1)(2)のゲインが
1、電圧付加回路(3)の付加電圧が0となるようにレ
ベル変換回路(6)でレベル変換される。このレベル変
換回路〈6)の入力電圧に対する出力電圧を第2図に示
す。同図に示す如くレベル変換回路(6)は、入力電圧
が0から上るに従って出力電圧が上り、入力電圧がV6
−αとなった点で出力電圧がV DDとなる。そして、
入力電圧がvlI+αに達すると出力電工が下り始め、
入力電圧がVDDとなったときに出力電圧はOとなる。
ここで、入力電圧が■8±αのときには、回路が定常状
態、即ち減衰回路(1)(2)のゲインが1で電圧付加
回路(3)の付加電圧が0で安定するように出力電圧が
VDDとなるように構成されている。また、基準電圧■
8は、制御信号■6の最大値VDDの半分の値VDD/
2に設定すれば、黒フェード回路(B>と白フェード回
路(W)との動作をバランス良く設定することができる
。
態、即ち減衰回路(1)(2)のゲインが1で電圧付加
回路(3)の付加電圧が0で安定するように出力電圧が
VDDとなるように構成されている。また、基準電圧■
8は、制御信号■6の最大値VDDの半分の値VDD/
2に設定すれば、黒フェード回路(B>と白フェード回
路(W)との動作をバランス良く設定することができる
。
従って、制御電圧VCが基$電圧V3±αの範囲にある
ときには、画像信号Yがそのまま出力され、固体撮像素
子で得られたままの画像が再生画面に得られる。そして
、制御電圧VRが基準電圧V、l−αより小さくなると
選択回路(4)が黒フェード回路(B)側に切換えられ
、制御型JEf Vcが小さくなるに従って画像信号Y
が徐々に減衰されて再生画面が徐々に消されて画面が黒
くなる。逆に、制御電圧V。が基準電圧VII+αより
大きくなると選択回路(4)が白フェード回路(W)側
に切換えられ、制御電圧VCが大きくなるに従って画像
信号Yが徐々に減衰されると共に付加電圧が徐々に高く
なって再生画面が徐々に消されて白い画面となる。また
、制御電圧VcをO或いはvDDから基準電圧V、lに
近づけると黒画面或いは白画面に再生画面を徐々に映し
出すことができる。
ときには、画像信号Yがそのまま出力され、固体撮像素
子で得られたままの画像が再生画面に得られる。そして
、制御電圧VRが基準電圧V、l−αより小さくなると
選択回路(4)が黒フェード回路(B)側に切換えられ
、制御型JEf Vcが小さくなるに従って画像信号Y
が徐々に減衰されて再生画面が徐々に消されて画面が黒
くなる。逆に、制御電圧V。が基準電圧VII+αより
大きくなると選択回路(4)が白フェード回路(W)側
に切換えられ、制御電圧VCが大きくなるに従って画像
信号Yが徐々に減衰されると共に付加電圧が徐々に高く
なって再生画面が徐々に消されて白い画面となる。また
、制御電圧VcをO或いはvDDから基準電圧V、lに
近づけると黒画面或いは白画面に再生画面を徐々に映し
出すことができる。
第3図は、本発明信号処理回路の他の構成を示すブロッ
ク図である。黒フェード回路(B)の減衰回路(1〉と
白フェード回路(W〉の減衰回路(2)とは基本的に同
一の回路であるため、第3図に示すようにひとつの減衰
回路(1′)を共通に用いて黒フェード回路と白フェー
ド回路とを構成しても差支えない。この様な構成にする
と、減衰回路(1)(2)のひとつを省略することがで
きるため、回路規模の縮ノ」飄に有効である。
ク図である。黒フェード回路(B)の減衰回路(1〉と
白フェード回路(W〉の減衰回路(2)とは基本的に同
一の回路であるため、第3図に示すようにひとつの減衰
回路(1′)を共通に用いて黒フェード回路と白フェー
ド回路とを構成しても差支えない。この様な構成にする
と、減衰回路(1)(2)のひとつを省略することがで
きるため、回路規模の縮ノ」飄に有効である。
尚、本実施例に於いては、選択回路(4)を両フェード
回路(B)(W)の出力側に配した場合を例示したが、
この選択回路(4〉は両フェード回路(B>(W)の入
力側、或いは入力側と出力側との双方に配しても良い。
回路(B)(W)の出力側に配した場合を例示したが、
この選択回路(4〉は両フェード回路(B>(W)の入
力側、或いは入力側と出力側との双方に配しても良い。
(ト)発明の効果
本発明に依れば、黒フェード及び自フェードのフェード
インとフェードアウトとを1つの制御信号で制御するこ
とができ、これら両フェード回路をIC化した際に、こ
のフェード回路の制御端子が1つで済むため、ビデオカ
メラの小型化に伴う高密度実装に対して有効なICを提
供できる。
インとフェードアウトとを1つの制御信号で制御するこ
とができ、これら両フェード回路をIC化した際に、こ
のフェード回路の制御端子が1つで済むため、ビデオカ
メラの小型化に伴う高密度実装に対して有効なICを提
供できる。
第1図乃至第3図は本発明に係り、第1図は一実施例の
構成を示すブロック図、第2図はレベル変換回路の特性
図、第3図は他の実施例の構成を示すブロック図である
。第4図は従来の信号処理回路の構成を示すブロック図
、第5図は減衰回路と電圧付加回路の特性図である。 (B)・・・黒フェード回路、 (W)・・・白フェード回 づζ5 1 +−−i 路、 (1)(1’ )(2)・・・減衰回路、り3)・・・
電圧付加 回路、 り4)・・・選択回路、 (5)・・・比較回路、 (6)・・・レベル変換回路。 R
構成を示すブロック図、第2図はレベル変換回路の特性
図、第3図は他の実施例の構成を示すブロック図である
。第4図は従来の信号処理回路の構成を示すブロック図
、第5図は減衰回路と電圧付加回路の特性図である。 (B)・・・黒フェード回路、 (W)・・・白フェード回 づζ5 1 +−−i 路、 (1)(1’ )(2)・・・減衰回路、り3)・・・
電圧付加 回路、 り4)・・・選択回路、 (5)・・・比較回路、 (6)・・・レベル変換回路。 R
Claims (2)
- (1)制御電圧に基づいて減衰量が可変設定されて固体
撮像素子からの画像信号を減衰する減衰回路、 上記制御電圧に基づいて付加電圧を設定する電圧付加回
路、 上記制御電圧を基準電圧と比較する比較回路、この比較
回路の比較結果に基づき、上記減衰回路で減衰された画
像信号を出力する第1の出力モードと上記減衰回路で減
衰された画像信号に上記電圧付加回路で設定された付加
電圧を付加して出力する第2の出力モードとを選択する
選択手段、を備え、 上記制御電圧の変化に応じて第1或いは第2の出力モー
ドが選択されると共に、 上記減衰回路の減衰量と上記電圧付加回路の付加電圧と
が上記制御電圧に従って連続的に変化するよう構成した
ことを特徴とするビデオカメラの信号処理回路。 - (2)上記基準電圧は制御電圧の最大値の略半分の値に
設定され、 この基準電圧と制御電圧との差が大きくなるに従って上
記減衰回路の減衰量と上記電圧付加回路の付加電圧とが
大きくなるよう構成したことを特徴とする請求項第1項
記載のビデオカメラの信号処理回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63264579A JPH06101813B2 (ja) | 1988-10-20 | 1988-10-20 | ビデオカメラの信号処理回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63264579A JPH06101813B2 (ja) | 1988-10-20 | 1988-10-20 | ビデオカメラの信号処理回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH02111180A true JPH02111180A (ja) | 1990-04-24 |
JPH06101813B2 JPH06101813B2 (ja) | 1994-12-12 |
Family
ID=17405249
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP63264579A Expired - Lifetime JPH06101813B2 (ja) | 1988-10-20 | 1988-10-20 | ビデオカメラの信号処理回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH06101813B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5287187A (en) * | 1989-05-15 | 1994-02-15 | Canon Kabushiki Kaisha | Video signal processing apparatus displaying image and process information |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62141865A (ja) * | 1985-12-16 | 1987-06-25 | Sony Corp | フエ−ダ−装置 |
-
1988
- 1988-10-20 JP JP63264579A patent/JPH06101813B2/ja not_active Expired - Lifetime
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62141865A (ja) * | 1985-12-16 | 1987-06-25 | Sony Corp | フエ−ダ−装置 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5287187A (en) * | 1989-05-15 | 1994-02-15 | Canon Kabushiki Kaisha | Video signal processing apparatus displaying image and process information |
Also Published As
Publication number | Publication date |
---|---|
JPH06101813B2 (ja) | 1994-12-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH02111180A (ja) | ビデオカメラの信号処理回路 | |
JPH04345283A (ja) | 固体撮像装置 | |
JP2966481B2 (ja) | ビデオ装置で画像効果を発生させる回路装置 | |
US4623933A (en) | Video camera gain control circuit | |
JPH0728416B2 (ja) | ビデオカメラ複合ホワイトバランス切換装置 | |
JP2549669Y2 (ja) | 映像信号処理回路 | |
JPS6047584A (ja) | 色温度制御装置 | |
EP0501412B1 (en) | Signal line changeover circuit | |
JPS5939112A (ja) | 利得制御回路 | |
JPH08256344A (ja) | 映像信号処理装置 | |
JPH0112453Y2 (ja) | ||
JP2613121B2 (ja) | スーパーインポーズ装置 | |
JP2604330Y2 (ja) | カメラ一体型vtrのカメラ装置 | |
JPS60237770A (ja) | ビデオカメラ | |
JP2660978B2 (ja) | 電子スイッチ回路 | |
KR930002367Y1 (ko) | 역광 보정 회로 | |
JPH0595238A (ja) | 自動利得制御回路 | |
JPH03207176A (ja) | ビデオカメラ | |
KR920005113Y1 (ko) | 캠코더의 오디오 페이드-아웃 제어회로 | |
JPH0631814Y2 (ja) | 映像出力装置 | |
JPH06189324A (ja) | 低輝度時色ノイズ低減回路 | |
KR100200824B1 (ko) | 영상 페이드 속도 제어회로 | |
JPH06268903A (ja) | カメラ一体形vtr | |
JPH03127561A (ja) | フェード装置 | |
JPH06224672A (ja) | 電力増幅器 |