JPH02101525A - 半導体ファイルメモリ装置 - Google Patents

半導体ファイルメモリ装置

Info

Publication number
JPH02101525A
JPH02101525A JP63255351A JP25535188A JPH02101525A JP H02101525 A JPH02101525 A JP H02101525A JP 63255351 A JP63255351 A JP 63255351A JP 25535188 A JP25535188 A JP 25535188A JP H02101525 A JPH02101525 A JP H02101525A
Authority
JP
Japan
Prior art keywords
information
data
transfer
memory
transferred
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63255351A
Other languages
English (en)
Inventor
Shigeru Sakairi
坂入 茂
Takeshi Sugawara
健 菅原
Mikio Matoba
的場 美機夫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Maxell Ltd
Original Assignee
Hitachi Maxell Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Maxell Ltd filed Critical Hitachi Maxell Ltd
Priority to JP63255351A priority Critical patent/JPH02101525A/ja
Publication of JPH02101525A publication Critical patent/JPH02101525A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [産業上の利用分野コ この発明は、半導体ファイルメモリ装置(以下、ファイ
ルメモリ装置?j)に関し、詳しくは、着脱可能な゛−
導体メモリ部(以Fメモリ部)と、上位装置のインタフ
ェースとなる半導体メモリドライバ部(以下、メモリド
ライバ部)とを有するファイルメモリ装置におけるシリ
アル転送の際の誤動作を防止して信頼性を向−ヒさせる
ことができるようなファイルメモリ装置に関する。
[従来の技術] 従来のメモリ部が着脱可能なメモリカード等で構成され
、−h−位装置のインタフェースとなるメモリドライバ
部にそれを装着して使用されるファイルメモリ装置にあ
っては、メモリ部とメモリドライバ部との間はシリアル
転送線路により接続されていて、ある情報、例えば、デ
ータをメモリドライバ部からメモリ部へ転送する場合に
は、その転送順は、まず、メモリドライバ部よりメモリ
部へ先頭アドレスおよびデータ量のサイズを示す情報を
送出し、その後に、データを転送する。これに対して、
メモリ部からは、メモリドライバ部に転送結果のステー
タスを返送して情報の転送が完結する。この場合のステ
ータス情報としては、データが正常に転送されて書込ま
れた場合には、正常に受は取ったことを示すACK信号
(t’i定応答信号)、そうでないときには、データを
受は取れなかったことを示すNAK信号(否定応答信号
)等である。
[解決しようとする課ffi] シリアル転送でメモリドライバ部又はメモリ部から相手
方に転送される情報としては、アドレス情報、データM
のサイズ情報、データ、ステータス情報など、数多くの
異なる情報が存在していて、これらが1信号線でシリア
ルに送受されるため情報の種類が判別不能となり、結果
として転送情報がシフトした場合などにおいて情報転送
に誤動作を発生させている。
この発明は、前記のような従来技術の問題点を解決する
ものであって、情報転送時の誤動作発生を防止すること
ができるファイルメモリ装置を提供することを目的とす
る。
[課題を解決するための1段] このような目的を達成するためこの発明のファイルメモ
リ装置の構成は、゛ト導体メモリ部と、この半導体メモ
リ部が装着されてこの半導体メモリ部とシリアル転送に
より情報の授受を行い、かつ情報処理装置とこの半導体
メモリ部との間のインタフェースとなるメモリドライバ
部とを備えていて、シリアル転送による情報がデータで
あるか、それ以外の情報であるかを識別する識別情報を
転送する識別情報転送ルートをシリアル転送のルートと
は別に設け、少なくともメモリドライバ部から半導体メ
モリ部に情報を転送する場合に、識別情報転送ルートに
転送する情報がデータかそれ以外かを示す識別情報を転
送するものである。
[作用] このように、シリアルI10信号線上のシリアル転送ル
ートのほかに、転送される情報に対応する識別情報転送
ルートを設けることにより、シリアル転送される情報が
データであれば、それに対応する転送情報判別信号をシ
リアル転送されるデータの転送タイミングに合わせて転
送するようにすることができ、データとそれ以外の情報
とが区別できるので、転送中に情報がシフトしてもデー
タ部分と他の部分との区分けが付き、情報転送中に情報
がシフトするようなことがあっても転送の誤動作を防1
.できる。
[実施例] 以下、この発明の一実施例について図面を参照して詳細
に説明する。
第1図は、この発明を適用した一実施例のファイルメモ
リ装置のブロック図である。
図においては、1は、メモリ部であって、゛ト導体メモ
リ11と、半導体メモリ11、アドレスバス16を介し
てアドレス情報を送受するアドレス設定部12、’t’
導体メモリ11とデータバス17を介してデータの情報
を送受するデータ送受信部13、半導体メモリ11内の
情報格納状態を送出するステータス送出部14、情報転
送をコントロールする制御部15、そして制御バス18
より構成されている。
2は、メモリ部1とに1位コンピュータ等との間に置か
れ、メモリ部lに対してインタフェースとなるメモリド
ライバ部であって、情報転送の同期をとるCLK発生器
21と、上位コンピュータ等とインタフェース制御をし
、かつ転送情報に対応する判別情報信号を発生する情報
制御部22とから構成される。
ここで、メモリ部1は、通常、メモリカード等により構
成され、メモリドライバ部2にコネクタ等で接続される
。メモリ部lがメモリドライブ部2に装着されたときに
は、メモリ部lとメモリドライバ部2は相互に、CLK
信号線31と、情報転送用のシリアルI10信号線32
、アドレス信号、データ信号、データ信号及び転送情報
判別信号等の制御情報信号線33、そして電源線34及
びGND線3線区5り接続されることになる。
メモリドライバ部2からメモリ部1へのデータ転送の動
作について述べれば、まず、シリアルI10信号線32
を介してデータ情報格納先のアドレス等が送信され、つ
いでデータ情報が転送される。この転送が完結すると受
信結果のステータス情報がメモリ部1からメモリドライ
バ部2に転送されることになるが、メモリドライバ部2
からメモリ部1へのデータ転送の動作の際に、メモリド
ライバ部2は、転送する情報がアドレス情報である場合
には、アドレス情報であることを示す転送情報判別信号
を情報制御部22において生成し、この生成した識別情
報をル制御情報信号線33にてメモリ部1 (Illに
送出する。メモリ部1側は、この識別情報を制御部15
で受けてシリアル転送ルートにより転送された情報がア
ドレスであることを知り、アドレス情報として処理をす
ることができる。同様に、メモリドライバ部2は、転送
する情報がデータ情報である場合には、データであるこ
とを示す転送情報判別信号を情報制御部22において生
成し、制御情報信号線33にてメモリ部1側に送出する
。メモリ部1側は、これにより前記と同様に転送された
情報がデータであることを知り、データとして処理をす
ることができる。
アドレス情報、データの他、ステータス情報、その他の
識別情報等についても対応した識別情報を転送して同様
な転送処理をすることができる。
シリアル転送される情報に対応する転送情報判別信号を
受けた制御部15は、転送情報判別信号を受は取り、シ
リアルI10信号線32上の情報に対応するアドレス設
定部12.データ送受信部13及びステータス送出部1
4を制御して、アドレスバス16およびデータバス17
を介してデータ情報を半導体メモリ11に格納する。
以ヒの処理は、メモリ部1からメモリドライバ部2ヘデ
ータ情報が転送される場合も同様であって、前述と同様
に制御部15がアドレス設定部12、データ送受信部1
3及びステータス送出部I4を制御し、を導体メモリ1
1から前記転送情報判別信号に対応したデータ情報を読
み出し、転送判別信号を制御情報信号線33にてメモリ
ドライバ部2へ転送する。メモリドライバ部2は、これ
を情報制御部22で受けて転送情報判別信号に応じて制
御処理をする。
このように、シリアル転送される情報に対応する転送情
報判別信号をシリアル転送される情報のタイミングに合
わせて転送するようにすれば、転送された情報の内容に
応じてデータでは、その転送バイト数が決められており
、アドレスではそのバイト数が設定されているので、決
められたバイト数によって転送中に情報がシフトしても
その情報を捕まえることができ、かつ、転送情報に応じ
て各部の回路が制御できるので、各回路の誤動作が防止
でき信頼性を向1〕させることができる。
以り説明してきたが、転送情報判別信号は、データとそ
れ以外の情報を識別するたけでもよく、その場合には、
弔に、HIGHレベルとLOWレベルの1ビツトの信号
でよい。また、アドレスとか、ステータス情報等に対応
させるために使用する場合には、数ビットの情報とする
ことができるが、この発明では、川に、データとそれ以
外の情報を識別するための識別情報がシリアル情報転送
とは別のルートで転送されればよい。
また、識別情報の転送処理は、双方向でなくてもよく、
最低、メモリドライバ部からメモリ部への転送に適用さ
れればよい。
[発明の効果コ この発明にあっては、シリアルI10信号線上のシリア
ル転送ルートのほかに、転送される情報に対応する識別
情報転送ルートを設けているので、シリアル転送される
情報がデータであれば、それに対応する転送情報判別信
号をシリアル転送されるデータの転送タイミングに合わ
せて転送するようにすることができ、データとそれ以外
の情報とが区別できる。その結果、転送中に情報がシフ
トしてもデータ部分と他の部分との区分けが付き、情報
転送中に情報がシフトするようなことがあっても転送の
誤動作を防止できる。
【図面の簡単な説明】
第1図は、この発明を適用した・実施例の半導体ファイ
ルメモリ装置のブロック図である。 1・・パ1へ導体メモリ部、 2・・パL導体メモリドライバ都、 11・・・半導体メモリ、  12・・・アドレス設定
部、13・・・データ送受45部、14・・・ステータ
ス送出g、15・・・制a部、1B・・・アドレスバス
17・・・データバス、18・・・制御ハス、21・・
・CLK発生器、22・・・情報制御部、31・・・C
LK信号線、32・・・シリアルI10信号線、33・
・・制御情報信号線、34・・・電源線、35・・・G
ND線。

Claims (2)

    【特許請求の範囲】
  1. (1)コンピュータ、端末装置等の情報処理装置の外部
    記憶装置として使用される半導体ファイルメモリ装置に
    おいて、半導体メモリ部と、この半導体メモリ部が装着
    されてこの半導体メモリ部とシリアル転送により情報の
    授受を行い、かつ前記情報処理装置とこの半導体メモリ
    部との間のインタフェースとなるメモリドライバ部とを
    備え、前記シリアル転送による情報がデータであるか、
    それ以外の情報であるかを識別する識別情報を転送する
    識別情報転送ルートを前記シリアル転送のルートとは別
    に設け、少なくとも前記メモリドライバ部から前記半導
    体メモリ部に情報を転送する場合に、前記識別情報転送
    ルートに転送する情報がデータかそれ以外かを示す識別
    情報を転送することを特徴とする半導体ファイルメモリ
    装置。
  2. (2)識別情報は、データ、アドレス及びステータスの
    それぞれに対応して設けられていて、シリアル転送のル
    ートで送出される情報がデータ、アドレス及びステータ
    スであるときに、その転送タイミングに合わせて対応す
    る識別情報を識別情報転送ルートで転送することを特徴
    とする請求項1記載の半導体ファイルメモリ装置。
JP63255351A 1988-10-11 1988-10-11 半導体ファイルメモリ装置 Pending JPH02101525A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63255351A JPH02101525A (ja) 1988-10-11 1988-10-11 半導体ファイルメモリ装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63255351A JPH02101525A (ja) 1988-10-11 1988-10-11 半導体ファイルメモリ装置

Publications (1)

Publication Number Publication Date
JPH02101525A true JPH02101525A (ja) 1990-04-13

Family

ID=17277583

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63255351A Pending JPH02101525A (ja) 1988-10-11 1988-10-11 半導体ファイルメモリ装置

Country Status (1)

Country Link
JP (1) JPH02101525A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7010838B2 (en) 2002-07-18 2006-03-14 Nec Tokin Corp. Thin surface mounted type solid electrolytic capacitor

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7010838B2 (en) 2002-07-18 2006-03-14 Nec Tokin Corp. Thin surface mounted type solid electrolytic capacitor

Similar Documents

Publication Publication Date Title
EP1788487B1 (en) Card identification compatibility
JPH04243457A (ja) コンピュータ入出力装置における論理チャネル経路機構およびその論理チャネル経路の確立方法
US6430710B1 (en) Data processing system with RAS data acquisition function
US4803481A (en) Asynchronous communications system
EP0525736B1 (en) Data storing system for a communication control circuit
US6058440A (en) Programmable and adaptive resource allocation device and resource use recorder
JP2000222337A (ja) インターフェース装置
JPH02101525A (ja) 半導体ファイルメモリ装置
US7535901B2 (en) Data transfer control device and electronic instrument
JP2001282467A (ja) Sdカード認証領域へのデータリード/ライトの方法およびデータ通信装置
EP0482828B1 (en) Message-oriented bank controller interface
CN109542812A (zh) 数据通信控制方法、装置及终端设备
CA2702290C (en) Data exchange between an electronic payment terminal and a maintenance tool through a usb link
JP2659713B2 (ja) 携帯可能媒体用処理装置
JP2639248B2 (ja) 通信インターフェイス装置
JP2006024143A (ja) 情報処理装置、外部装置、ホスト装置、及び通信方法
JP2000151748A (ja) 通信システムの装置接続認識方法
JPS59177629A (ja) デ−タ転送システム
JP2741771B2 (ja) 伝送制御装置
JP2825464B2 (ja) 通信装置
KR100672115B1 (ko) 데이터 전송 제어 네트워크의 원격 제어시스템 및 그에 따른 제어방법
JPH01236389A (ja) メモリーカード
JPH0262686A (ja) 光結合icカード書込読出方式
JPH0120774B2 (ja)
JPH09258848A (ja) Pos装置