JPH0166698U - - Google Patents
Info
- Publication number
- JPH0166698U JPH0166698U JP1987160136U JP16013687U JPH0166698U JP H0166698 U JPH0166698 U JP H0166698U JP 1987160136 U JP1987160136 U JP 1987160136U JP 16013687 U JP16013687 U JP 16013687U JP H0166698 U JPH0166698 U JP H0166698U
- Authority
- JP
- Japan
- Prior art keywords
- bit line
- line group
- memory device
- semiconductor memory
- rows
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000004065 semiconductor Substances 0.000 claims description 4
- 238000010586 diagram Methods 0.000 description 3
Landscapes
- Dram (AREA)
Description
第1図は本考案に依る半導体記憶装置の要部を
説明する概略図、第2図は折り返しビツト線構造
の半導体記憶装置を説明する回路図、第3図は従
来の半導体記憶装置の要部を説明する概略図であ
る。 SA1,SA2……センスアンプ、BL1,
1,BL2,2……ビツト線群である。
説明する概略図、第2図は折り返しビツト線構造
の半導体記憶装置を説明する回路図、第3図は従
来の半導体記憶装置の要部を説明する概略図であ
る。 SA1,SA2……センスアンプ、BL1,
1,BL2,2……ビツト線群である。
Claims (1)
- メモリセルを接続したビツト線群と前記ビツト
線群に設けられたセンスアンプとを備えた半導体
記憶装置において、前記センスアンプを2列に千
鳥状に配列することを特徴とする半導体記憶装置
。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1987160136U JPH0166698U (ja) | 1987-10-20 | 1987-10-20 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1987160136U JPH0166698U (ja) | 1987-10-20 | 1987-10-20 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0166698U true JPH0166698U (ja) | 1989-04-28 |
Family
ID=31441939
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1987160136U Pending JPH0166698U (ja) | 1987-10-20 | 1987-10-20 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0166698U (ja) |
-
1987
- 1987-10-20 JP JP1987160136U patent/JPH0166698U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH0166698U (ja) | ||
JPH04215472A (ja) | ダイナミックラム(dram)のビット線増幅器の均衡実現構造 | |
JPH0216499U (ja) | ||
JPS62151760U (ja) | ||
JPS6064500U (ja) | メモリ回路 | |
JPH0265294U (ja) | ||
JPS62199962U (ja) | ||
JPS61144479U (ja) | ||
JPH0171399U (ja) | ||
JPH0176640U (ja) | ||
JPS6365199U (ja) | ||
JPH01121958U (ja) | ||
JPS62126848U (ja) | ||
JPS61254U (ja) | 半導体装置 | |
JPH01117000U (ja) | ||
JPH0440346U (ja) | ||
JPH0389600U (ja) | ||
JPS6263948U (ja) | ||
JPH01142822U (ja) | ||
JPS58177405U (ja) | ベランダ用枠組装置 | |
JPH0193737U (ja) | ||
JPH0265295U (ja) | ||
JPS6216650U (ja) | ||
JPH01106949U (ja) | ||
JPH03122152U (ja) |