JPH0142547B2 - - Google Patents

Info

Publication number
JPH0142547B2
JPH0142547B2 JP55121539A JP12153980A JPH0142547B2 JP H0142547 B2 JPH0142547 B2 JP H0142547B2 JP 55121539 A JP55121539 A JP 55121539A JP 12153980 A JP12153980 A JP 12153980A JP H0142547 B2 JPH0142547 B2 JP H0142547B2
Authority
JP
Japan
Prior art keywords
video signal
signal
delay element
field
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP55121539A
Other languages
English (en)
Other versions
JPS5745782A (en
Inventor
Yutaka Tanaka
Toshinobu Isobe
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP55121539A priority Critical patent/JPS5745782A/ja
Priority to CA000384735A priority patent/CA1175947A/en
Priority to GB8126310A priority patent/GB2083326B/en
Priority to FR8116589A priority patent/FR2489633B1/fr
Priority to US06/298,106 priority patent/US4412251A/en
Priority to DE19813134703 priority patent/DE3134703A1/de
Priority to NL8104074A priority patent/NL191475C/xx
Publication of JPS5745782A publication Critical patent/JPS5745782A/ja
Publication of JPH0142547B2 publication Critical patent/JPH0142547B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0127Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level by changing the field or frame frequency of the incoming video signal, e.g. frame rate converter
    • H04N7/0132Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level by changing the field or frame frequency of the incoming video signal, e.g. frame rate converter the field or frame frequency of the incoming video signal being multiplied by a positive integer, e.g. for flicker reduction
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G1/00Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data
    • G09G1/06Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data using single beam tubes, e.g. three-dimensional or perspective representation, rotation or translation of display pattern, hidden lines, shadows
    • G09G1/14Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data using single beam tubes, e.g. three-dimensional or perspective representation, rotation or translation of display pattern, hidden lines, shadows the beam tracing a pattern independent of the information to be displayed, this latter determining the parts of the pattern rendered respectively visible and invisible
    • G09G1/146Flicker reduction circuits
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S348/00Television
    • Y10S348/91Flicker reduction

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Remote Sensing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Picture Signal Circuits (AREA)
  • Television Systems (AREA)
  • Studio Circuits (AREA)

Description

【発明の詳細な説明】 垂直方向の立上りが非常に急峻な映像信号、例
えば文字放送用の映像信号を陰極線管に供給した
場合、第1図で示すように信号Sによる画面上で
の輝度分布が、奇数フイールド(そのときの水平
ラインを実線で示す)のとき曲線l0であるときに
は、偶数フイールド(水平ラインは破線図示)の
とき曲線leとなるから、フイールドによつて輝度
分布が上下(垂直走査方向)に移動するため、特
に画像の垂直方向におけるエツジ部ではこのエツ
ジ部のちらつきが非常に目立つようになる。これ
に対し、エツジ部以外の画像の部分(平担部分)
では隣接する水平ラインに夫々映像信号が存在す
るから、輝度分布の変化が目立たない。
そこで、この発明では垂直方向の立上りが急峻
な映像信号によるエツジ部のちらつき、すなわち
フリツカの発生を極めて簡単な構成で防止できる
ようにしたものである。
続いて、この発明の一例を文字放送の受信でき
るテレビジヨン受像機に適用した場合につき第2
図以下を参照して説明する。この場合、この発明
に係るフリツカ防止回路は映像信号、特に復調さ
れた輝度信号の伝送路に設けられ、そして文字放
送受信時以外はこの伝送路から切離されるように
構成される。
第2図はフリツカ防止回路の一例であつて、1
0は映像信号の信号源で、映像信号Saとしては
説明の便宜上、第3図Aで示すようなパルス信号
を考える。20,30は直列接続された1Hの遅
延素子であつて、1H遅延された映像信号をSb
(第3図B)とし、これがさらに1H遅延された映
像信号をSc(同図C)とすれば、2H遅延された映
像信号Scともとの映像信号Saはスイツチング回
路40に供給される。
このスイツチング回路40では端子40Aに供
給されるフレーム周期のスイツチングパルスPF
によつて1フイールド毎に映像信号Sa、Scが交
互にスイツチングされて出力されるようになされ
る。文字放送用の映像信号はフイールド情報であ
るから、そのフイールドが奇数フイールドである
場合にはスイツチングのタイミングを図のように
し、偶数フイールドである場合にはこのタイミン
グを切換える。
フイールド毎に交互に切換えられた映像信号
Sa、Scはレベル抑圧回路50にて適当にそのレ
ベルが抑圧され、抑圧された映像信号Sa′、Sc′は
合成器60にて映像信号Sbに合成される。従つ
て、1H遅延された映像信号Sbを基準にし、そし
てこの文字放送用映像信号Saが奇数フイールド
に収められているものとすれば、奇数フイールド
ではレベルの抑圧された2H遅れの映像信号Sc′と
1H遅れの映像信号Sbとが重みつき合成されるた
め、出力端子70には第3図Dの映像信号Spdd
得られることになる。それ故今nラインでの映像
信号をSbとすると、この映像信号Spddと、これに
よる輝度分布は第4図A,Bで示すようになる。
すなわち、輝度信号Sbによる輝度分布が曲線l1
となるのに対し、レベルの抑圧された1H遅れの
輝度信号Sc′による輝度分布は曲線l2となるから、
目の積分作用による輝度分布は曲線l3で示すよう
になつて、輝度信号Sb単独による場合に比べそ
の輝度分布のピーク値がΔだけ下側にずれる。
これに対し、偶数フイールドでは1H遅れの映
像信号Sbとレベルの抑圧されたもとの映像信号
Sa′とが重みつき合成されるため、出力端子70
には第3図Eの映像信号Seveoが得られる。そし
て映像信号Sbは偶数フイールドでは(n+263)
ラインに対応した出力となるから、この合成映像
信号Seveoによる輝度分布は第4図Dとなる。映
像信号Sbによる輝度分布は曲線l1′となり、また
レベルの抑圧された(n−1+263)ラインの映
像信号Sa′による輝度分布は曲線l2′となるから、
合成輝度分布は曲線l3′のようになつて、そのとき
のピーク値は(n+263)ラインより上方にΔだ
けずれる。この第4図Dの曲線l1′,l2′及びl3′はそ
れぞれ同図Bの曲線l1,l2及びl3と同一形状であ
る。また曲線l3′のピーク値の移動量Δは奇数フイ
ールドのときの移動量と同じであるが、移動方向
が反対であるので、奇数フイールドでの合成され
た輝度分布と偶数フイールドでの合成された輝度
分布とは第4図Eに示すように画面上で一致す
る。従つて、エツジ部でのちらつきがない。すな
わち、フリツカがなくなる。
なお移動量Δはレベル抑圧回路50の抑圧係数
Kの値で決まる。移動量Δとしては垂直方向のラ
インピツチTの1/4程度に定めればよい。
以上説明したようにこの発明によればエツジ部
でのフリツカを防止できるから、画面の垂直方向
の立上りが急峻である文字族送用映像信号の受信
回路に適用して極めて好適である。
【図面の簡単な説明】
第1図はフリツカの説明に供する輝度分布図、
第2図はこの発明に係るフリツカ防止回路の一例
を示す系統図、第3図はその動作説明に供する波
形図、第4図はこの発明による輝度分布の説明図
である。 20,30は遅延素子、40はスイツチング回
路、50はレベル抑圧回路である。

Claims (1)

  1. 【特許請求の範囲】 1 それぞれ1水平期間の遅延時間を有し直列に
    接続された第1及び第2の遅延素子と、 上記第1の遅延素子の入力信号と上記第2の遅
    延素子の出力信号とを択一的に出力するスイツチ
    ング回路と、 このスイツチング回路の出力信号がレベル抑圧
    回路を介して供給されると共に、上記第1の遅延
    素子の出力信号が供給される合成器とを備え、 インタレース走査方式の映像信号を上記第1の
    遅延素子に供給すると共に、 上記スイツチング回路を上記映像信号のフイー
    ルド毎に切り換えて、 奇数フイールドでは上記第2の遅延素子の入力
    信号と出力信号とを重みつき合成すると共に、 偶数フイールドでは上記第1の遅延素子の出力
    信号と入力信号とを重みつき合成して、 上記フイールド毎の再生画像の垂直方向の輝度
    分布が一致するようにしたことを特徴とするフリ
    ツカ防止回路。
JP55121539A 1980-09-02 1980-09-02 Flicker preventing circuit Granted JPS5745782A (en)

Priority Applications (7)

Application Number Priority Date Filing Date Title
JP55121539A JPS5745782A (en) 1980-09-02 1980-09-02 Flicker preventing circuit
CA000384735A CA1175947A (en) 1980-09-02 1981-08-27 Flicker preventing circuit
GB8126310A GB2083326B (en) 1980-09-02 1981-08-28 Flicker preventing circuits
FR8116589A FR2489633B1 (fr) 1980-09-02 1981-08-31 Circuit de suppression de scintillement pour recepteur de television
US06/298,106 US4412251A (en) 1980-09-02 1981-08-31 Flicker preventing circuit
DE19813134703 DE3134703A1 (de) 1980-09-02 1981-09-02 Flimmern verhindernde schaltung
NL8104074A NL191475C (nl) 1980-09-02 1981-09-02 Schakeling voor het onderdrukken van flikkerverschijnselen op het beeldscherm van een televisieontvanger.

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP55121539A JPS5745782A (en) 1980-09-02 1980-09-02 Flicker preventing circuit

Publications (2)

Publication Number Publication Date
JPS5745782A JPS5745782A (en) 1982-03-15
JPH0142547B2 true JPH0142547B2 (ja) 1989-09-13

Family

ID=14813741

Family Applications (1)

Application Number Title Priority Date Filing Date
JP55121539A Granted JPS5745782A (en) 1980-09-02 1980-09-02 Flicker preventing circuit

Country Status (7)

Country Link
US (1) US4412251A (ja)
JP (1) JPS5745782A (ja)
CA (1) CA1175947A (ja)
DE (1) DE3134703A1 (ja)
FR (1) FR2489633B1 (ja)
GB (1) GB2083326B (ja)
NL (1) NL191475C (ja)

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS54131665A (en) * 1978-04-04 1979-10-12 Chugai Shashin Yakuhin Production of porous resin
JPH0799804B2 (ja) * 1981-07-13 1995-10-25 ソニー株式会社 フィルタ装置
USRE32358E (en) * 1981-09-08 1987-02-17 Rca Corporation Television display system with reduced line-scan artifacts
EP0092276B1 (fr) * 1982-04-16 1986-03-26 Laboratoires D'electronique Et De Physique Appliquee L.E.P. Dispositif d'affichage à balayage récurrent entrelacé de type télévision et oscilloscope numérique comprenant un tel dispositif
FR2525371A1 (fr) * 1982-04-16 1983-10-21 Labo Electronique Physique Dispositif d'affichage pour oscilloscope numerique a balayage recurrent entrelace et oscilloscope numerique comprenant un tel dispositif
FR2542953B1 (fr) * 1983-03-16 1985-06-14 Labo Electronique Physique Dispositif d'affichage a balayage recurrent entrelace de type television et oscilloscope numerique comprenant un tel dispositif
JPS59115683A (ja) * 1982-12-22 1984-07-04 Canon Inc 画像信号処理装置
JPS6080377A (ja) * 1983-10-11 1985-05-08 Fuji Photo Film Co Ltd フィールド/フレーム変換装置
US4626910A (en) * 1983-12-13 1986-12-02 Fuji Photo Film Co., Ltd. Circuit for preventing flicker attributable to field signal-frame signal conversion
US4799105A (en) * 1984-03-14 1989-01-17 International Business Machines Corporation Modified technique for suppression of flicker in interlaced video images
US4680631A (en) * 1984-09-19 1987-07-14 Tokyo Electric Co., Ltd. Television composite video signal processing circuit
JPS6219890A (ja) * 1985-07-19 1987-01-28 株式会社東芝 表示制御装置
JPS61234683A (ja) * 1985-04-10 1986-10-18 Fuji Photo Film Co Ltd フイ−ルド/フレ−ム変換におけるフリツカ防止回路
AU608525B2 (en) * 1986-08-14 1991-04-11 Sony Corporation Television signal processing system
EP0392576B1 (en) * 1989-04-12 1995-02-22 Koninklijke Philips Electronics N.V. Picture signal interpolation circuit
JPH0748838B2 (ja) * 1989-04-27 1995-05-24 三菱電機株式会社 テレビ画像表示装置
JPH03258177A (ja) * 1990-03-08 1991-11-18 Sony Corp ノンインターレース表示装置
US5182643A (en) * 1991-02-01 1993-01-26 Futscher Paul T Flicker reduction circuit for interlaced video images
US5510843A (en) * 1994-09-30 1996-04-23 Cirrus Logic, Inc. Flicker reduction and size adjustment for video controller with interlaced video output
US5611041A (en) * 1994-12-19 1997-03-11 Cirrus Logic, Inc. Memory bandwidth optimization
DE19632018A1 (de) * 1996-08-08 1998-02-12 Thomson Brandt Gmbh Fernsehempfänger mit einer Zeilenverzögerungsleitung im Farbkanal
US6346970B1 (en) 1998-08-12 2002-02-12 Focus Enhancements, Inc. Two-dimensional adjustable flicker filter
US6493036B1 (en) 1999-11-17 2002-12-10 Teralogic, Inc. System and method for scaling real time video
JP4093232B2 (ja) * 2004-01-28 2008-06-04 セイコーエプソン株式会社 電気光学装置、電気光学装置の駆動回路、電気光学装置の駆動方法および電子機器

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5484917A (en) * 1977-12-20 1979-07-06 Sony Corp Receiver for letter broadcast
JPS54133828A (en) * 1978-04-07 1979-10-17 Sony Corp Processor for video signal

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4063232A (en) * 1972-01-11 1977-12-13 Fernald Olaf H System for improving the resolution of alpha-numeric characters displayed on a cathode ray tube
US3953668A (en) * 1975-05-27 1976-04-27 Bell Telephone Laboratories, Incorporated Method and arrangement for eliminating flicker in interlaced ordered dither images
US4215414A (en) * 1978-03-07 1980-07-29 Hughes Aircraft Company Pseudogaussian video output processing for digital display
NL7900324A (nl) * 1979-01-16 1980-07-18 Philips Nv Rasterinterpolatieschakeling.

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5484917A (en) * 1977-12-20 1979-07-06 Sony Corp Receiver for letter broadcast
JPS54133828A (en) * 1978-04-07 1979-10-17 Sony Corp Processor for video signal

Also Published As

Publication number Publication date
JPS5745782A (en) 1982-03-15
NL8104074A (nl) 1982-04-01
NL191475C (nl) 1995-07-18
DE3134703C2 (ja) 1989-07-27
US4412251A (en) 1983-10-25
CA1175947A (en) 1984-10-09
FR2489633B1 (fr) 1985-12-27
GB2083326A (en) 1982-03-17
GB2083326B (en) 1984-03-07
DE3134703A1 (de) 1982-04-22
FR2489633A1 (fr) 1982-03-05
NL191475B (nl) 1995-03-16

Similar Documents

Publication Publication Date Title
JPH0142547B2 (ja)
US4524379A (en) Double-scanning non-interlace television receiver with vertical aperture correction circuit
US4868650A (en) Circuitry for expanding the effect of a video control signal in multiple dimensions
US4451848A (en) Television receiver including a circuit for doubling line scanning frequency
US4521802A (en) Double-scanning non-interlace color television receiver
JPH0320115B2 (ja)
US5170256A (en) Image display system for displaying picture with smaller aspect ratio on large-aspect-ratio screen of television receiver
JPH0420314B2 (ja)
JP3271143B2 (ja) 映像信号処理回路
KR930006539B1 (ko) 제어 신호 확산기
US5001562A (en) Scanning line converting system for displaying a high definition television system video signal on a TV receiver
GB2202106A (en) Interlace-progressive scanning converter
WO1985002511A1 (en) Television receiver
JPS6341468B2 (ja)
US4954894A (en) Recursive noise-reducer
JPH0473837B2 (ja)
KR930007257A (ko) 텔레비젼 신호 변환장치
US4524387A (en) Synchronization input for television receiver on-screen alphanumeric display
US4953009A (en) Signal separator having function of subsampling digital composite video signal
JPS595781A (ja) 水平走査方式
EP0039554A1 (en) Improvements in or relating to display units for use in viewdata/teletext system
JP2773848B2 (ja) テレビジョン信号方式
JP2640027B2 (ja) 高品位テレビ受像機
JPH03141783A (ja) 付加信号分離回路
JP2971882B2 (ja) テレビジョン受像機