FR2489633A1 - Circuit de suppression de scintillement pour recepteur de television - Google Patents

Circuit de suppression de scintillement pour recepteur de television Download PDF

Info

Publication number
FR2489633A1
FR2489633A1 FR8116589A FR8116589A FR2489633A1 FR 2489633 A1 FR2489633 A1 FR 2489633A1 FR 8116589 A FR8116589 A FR 8116589A FR 8116589 A FR8116589 A FR 8116589A FR 2489633 A1 FR2489633 A1 FR 2489633A1
Authority
FR
France
Prior art keywords
signal
video signal
delayed
circuit
level
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8116589A
Other languages
English (en)
Other versions
FR2489633B1 (fr
Inventor
Yutaka Tanaka
Toshinobu Isobe
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Publication of FR2489633A1 publication Critical patent/FR2489633A1/fr
Application granted granted Critical
Publication of FR2489633B1 publication Critical patent/FR2489633B1/fr
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0127Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level by changing the field or frame frequency of the incoming video signal, e.g. frame rate converter
    • H04N7/0132Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level by changing the field or frame frequency of the incoming video signal, e.g. frame rate converter the field or frame frequency of the incoming video signal being multiplied by a positive integer, e.g. for flicker reduction
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G1/00Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data
    • G09G1/06Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data using single beam tubes, e.g. three-dimensional or perspective representation, rotation or translation of display pattern, hidden lines, shadows
    • G09G1/14Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data using single beam tubes, e.g. three-dimensional or perspective representation, rotation or translation of display pattern, hidden lines, shadows the beam tracing a pattern independent of the information to be displayed, this latter determining the parts of the pattern rendered respectively visible and invisible
    • G09G1/146Flicker reduction circuits
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S348/00Television
    • Y10S348/91Flicker reduction

Landscapes

  • Engineering & Computer Science (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Remote Sensing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Picture Signal Circuits (AREA)
  • Television Systems (AREA)
  • Studio Circuits (AREA)

Abstract

A.CIRCUIT DE SUPPRESSION DE SCINTILLEMENT. B.CIRCUIT CARACTERISE PAR DEUX LIGNES DE RETARD 20, 30, UN COMMUTATEUR 40 FONCTIONNANT A LA FREQUENCE DE TRAME, RELIE A UN ADDITIONNEUR 60 ET UN MOYEN DE CHANGEMENT DE NIVEAU 50. C.L'INVENTION CONCERNE LES TECHNIQUES VIDEO.

Description

1. 2489633
La présente invention concerne un circuit de suppression de scintillement pour un récepteur de
télévision, et notamment un circuit recevant un signal d'émis-
sion de caractères tel qu'un signal de télétexte.
En général, le scintillement est plus perceptible pour un spectateur qui reçoit un signal d'émission de caractère tel qu'un signal de télétexte qu'un signal de télévision classique pour les raisons suivantes. Lorsqu'un
signal vidéo est très net par son flanc montant dans la dirèc-
tion verticale par exemple un signal de télétexte alimentant le tube cathodique, si la répartition de la clarté sur l'écran image du tube cathodique par le signal S est représentée par la courbe en traits pleins 0 pour une trame d'ordre impair (les lignes horizontales sont représentées par les lignes pleines à la figure 1) la répartition de la clarté sur une
trame pair (les lignes horizontales sont dans ce cas représen-
tées par des pointillés à la figure 1), on arrive à ce qui est représenté par la courbe en pointillésX. C'est pourquoi la répartition de la clarté se déplace vers le haut et vers le bas (direction de balayage vertical) suivant les trames, si bien qu'en particulier le bord de l'image dans la direction verticale subit un scintillement qui est très perceptible par
le spectateur.
La présente invention a pour but de
créer un circuit de suppression de scintillement pour un récep-
teur de télévision, à l'aide d'un circuit de construction simple. A cet effet, l'invention concerne un circuit de suppression de scintillement qui se compose d'un premier moyen de retard pour retarder le signal vidéo d'entrée d'une période horizontale et pour donner un premier signal retardé, un second moyen de retard pour retarder le signal vidéo de deux périodes horizontales et pour produire un second signal retardé, un moyen de commutation pour choisir l'un des signaux vidéo d'entrée et le second signal retardé, le moyen de commutation étant commuté alternativement pour chaque période de trame, et un additionneur pour additionner le signal de sortie du moyen de commutation et le premier signal retardé, ainsi qu'un moyen de changement de niveau pour rendre le niveau de l'un des signaux vidéo d'entrée ou du second signal retardé
2 2489633
différent du niveau du premier signal retardé.
La présente invention sera décrite plus en détail à l'aide des dessins annexés dans lesquels: - la figure 1 est un graphique donnant la répartition de la clarté pour expliquer la notion de scin- tillement. - la figure 2 est un schéma bloc de
principe d'un exemple de circuit de suppression de scintille-
ment selon l'invention0
- lasfigures 3A 3E sont des chro-
nogrammes servant à expliquer le fonctionnement du circuit de
suppression de scintillement selon la figure 2.
- les figures 4A - 4E sont des dia-
grammes servant à expliquer la distribution de la clarté selon
l'invention.
- les figures 5, 6, 7 sont des schémas
blocs d'autres exemples de l'invention.
DESCRIPTION DE DIFFERENTS MODES DE REALISATION PREFERENTIELS
DE L'INVENTION
Un premier exemple de circuit de suppression de scintillement selon l'invention sera décrit à l'aide de la figure 2. L'invention est dans ce cas appliquée par exemple à un récepteur de télévision qui reçoit un signal d'émission de caractérès tel qu'un signal de télétexte; ce récepteur est muni du circuit de suppression de scintillement dans la ligne de transmission ou dans le chemin du signal vidéo, en particulier du signal de luminance, démodulé; ce
circuit est coupé de la ligne de transmission de signal lors-
que le récepteur reçoit des signaux autres que des signaux de
ZO télétexte.
Selon un exemple de circuit de sup-
pression de scintillement selon l'invention représenté à la figure 2, la source de signal 10 fournit un signal vidéo S a Le signal vidéo S est par exemple un signal impulsionnel tel que celui représenté à la figure 3A. Le signal impulsionnel ou signal vidéo Sa de la source 10 est appliqué aux lignes de retard 20, 30 qui assurent chacune un retard égal à 1H (retard correspondant à la durée d'une période horizontale); ces deux lignes de retard 20, 30 sont en série l'une par rapport à l'autre. Le signal vidéo retardé de 1H par la ligne de retard
3 2489633
correspond à la référence Sb (figure 3B) et le signal vidéo qui est retardé une nouvelle fois de 1H par la ligne de retard est représenté par S (figure 3C) le signal vidéo S c c retardé est ainsi retardé de 2H par rapport au signal vidéo d'origine Sa' Le signal vidéo Sa de la source 10 et le signal vidéo retardé de 2H, S C, assorti de la ligne de retard 30,
sont tous deux appliqués à un circuit de commutation 40.
Le circuit de commutation 40 fournit en alternance les signaux vidéo S a et Sc pour chaque trame en réponse à une impulsion de commutation PF de période égale à celle d'une trame et qui est fournie à la borne 40A du circuit
de commutation 40. Comme le signal vidéo d'émission de carac-
tères est une information de trame, lorsqu'une trame est
d'ordre impair, le temps de commutation du circuit de commuta-
tion 40A est choisi comme représenté par la lettre 0 à la figure 2, lorsque la trame est d'ordre pair, le temps de commutation
passe à la position E selon la figure 2.
Les signaux vidéo S et S qui commu-
a c tent à chaque trame sont appliqués à un circuit-de changement de niveau tel qu'un circuit de suppression, d'atténuation ou de réduction 50 qui supprime ou réduit le niveau des signaux qui lui sont appliqués selon le rapport 1/K et donne les signaux vidéo Sa, et Scf (figures 3E, 3D). Les signaux vidéo Sai et S c dont les niveaux sont ainsi réduits sont appliqués à un additionneur 60 qui reçoit le signal vidéo Sb de la ligne de retard 20. Les signaux vidéo Sa# et Sc, sont ainsi additionnés au signal vidéo Sb dans l'additionneur 60. Si le signal vidéo d'émission de caractère S est un signal de trame d'ordre impair, le signal vidéo S, qui est retardé de 2H par rapport au signal vidéo d'origine S et dont le niveau a été réduit, ainsi que le signal vidéo Sb qui est retardé de 1H par rapport au signal
vidéo d'origine S sont additionnés l'un à l'autre par l'ad-
ditionneur 60 pour la trame d'ordre impair. L'additionneur 60 fournit ainsi à la borne de sortie 70 un signal vidéo d'ordre impair Sodd comme celui de la figure 3D. Ainsi, le signal vidéo de la ligne numéro n est égal à Sb, le signal vidéo S dd à la sortie 70 correspond à la.figure 4A. La distribution de
la clarté pour le signal vidéo S id correspond à la figure 4B.
A la figure 4B, la distribution de la clarté pour le signal vidéo Sb est représentée par la courbe en traits pleinsI i et
4 2489633
pour le signal vidéo retardé de la durée IH, S,, on a la courbe en traits pleins î 2 C est pourquoi à ce moment la répartition de la clarté après l'intégration faite par l'oeil
humain correspond à la ligne en pointillés 3 à la figure 4B.
Le sommet de la courbe de distribution de clarté. 3 est décalé par rapport au sommet de la courbe en traits pleinsI1 d'une
différence vers le bas (figure 4B).
Au contraire, comme pour les trames
d'ordre pair l'additionneur 60 additionne le signal vidéo S-
retardé de 1H par rapport au signal vidéo d'origine Sa et le signal vidéo S., de niveau réduit, on obtient sur la bande de
sortie 70 un signal vidéo S, plat (figure 3E). Dans ces condi-
tions, le signal vidéo Sb est le signal de sortie correspondant à la ligne numéro (n+263) dans la trame d'ordre pair, si bien que la distribution de la clarté dans le signal vidéo de somme S plat correspond à la figure 4D. Selon la figure 4D, la courbe en traits pleins -1 représente la distribution de la clarté dans le signal vidéo Sb; la courbe en traits pleinsi2., représente la distribution de la clarté du signal vidéo S, de niveau réduit. La distribution combinée de la clarté donne la courbe en pointillés g3, dont le maximum est étalé vers le
haut de la valeurA par rapport à la ligne numéro (n+263).
Dans ces conditions, le décalage t du maximum est le même que celui de la trame d'ordre impair, mais décalé dans la direction opposée à celle de la trame d'ordre impair. La distribution combinée ou additionnée de la clarté dans la trame d'ordre impair devient identique à celle de la trame d'ordre pair (figure 4E). On évite ainsi le scintillement au niveau d'une
partie formant arête.
Selon l'invention, le déplacement est déterminé par le coefficient K du circuit de changement de réduction de niveau 50; il peut suffire-que le déplacement D corresponde à 1/4, T étant le pas séparant deux lignes dans
la direction verticale.
D'autres exemples de l'invention seront décrits à l'aide des figures 5, 6, 7 dans lesquelles on utilisera les mêmes références numériques qu'à la figure 2
pour désigner les mêmes éléments dont la description détaillée
ne sera pas reprise. -
Dans l'exemple de l'invention selon
2489633
la figure 2, le signal S retardé de 2H par rapport au signal vidéo d'origine S s obtient à l'aide de deux ligites de retard
, 30 branchées en série et assurant chacune un retard de 1H.
Il est toutefois possible également comme représenté à la figure 5 d'avoir une ligne de retard 80 qui assure un retard de 2H directement sur le signal vidéo d'origine Sa fourni par la source 10 pour donner le signal C retardé de 2H. Dans ce cas, la ligne de retard 30 assurant le
retard égal à 1H selon la figure 2 est supprimé.
De plus, la place du circuit de changement de réduction de niveau 50 à la sortie du circuit de commutation 40 comme à la figure 2, il est possible avec le même résultat comme représenté à la figure 6 d'avoir deux circuits de changement ou de réduction de niveau 50A et 50B ayant chacun les mêmes coefficients l/K pour les entrées
impaires et paires du circuit de commutation 40.
De plus, à la place du circuit de réduction de niveau 50 à la sortie du circuit de commutation comme à la figure 2, il est possible, comme à la figure 7, d'avoir comme circuit de changement de niveau un amplificateur monté entre la ligne de retard 20 assurant un retard de 1H
et l'additionneur 60 pour amplifier le signal S sur le coeffi-
cient K; on obtient ainsi le même résultat que dans les
exemples précédents.
Comme décrit, l'invention permet de supprimer le scintillement de l'arête d'une image, ce qui rend l'invention particulièrement intéressante pour un circuit de réception d'un signal vidéo d'émission de caractères tel qu'un signal de télétexte qui sera très net au niveau de son
flanc avant.
6 2489633

Claims (1)

  1. REVENDICATION
    Circuit de suppression de scintille-
    ment caractérisé en ce qu'il comporte un premier moyen de retard (20) pour retarder un signal vidéo d'entrée (S) d'une période horizontale (1H) et donner un premier signal retardé (Sb), un second moyen de retard (30) pour retarder le signal vidéo d'entrée (S) de deux périodes horizontales (2H) et
    pour donner un second signal retardé (S c) un moyen de commu-
    tation (40) pour choisir le signal vidéo d'entrée ou le second
    signal retardé, ce moyen de commutation (40) commutant alter-
    nativement à chaque période de trame, un additionneur (60} qui additionne le signal de sortie du moyen de commutation
    (40) et le premier signal retardé (Sb), et un moyen de chan-
    gement de niveau (50) pour rendre le niveau du signal vidéo d'entrée ou du second signal retardé différent du niveau du
    premier signal retardé.
FR8116589A 1980-09-02 1981-08-31 Circuit de suppression de scintillement pour recepteur de television Expired FR2489633B1 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP55121539A JPS5745782A (en) 1980-09-02 1980-09-02 Flicker preventing circuit

Publications (2)

Publication Number Publication Date
FR2489633A1 true FR2489633A1 (fr) 1982-03-05
FR2489633B1 FR2489633B1 (fr) 1985-12-27

Family

ID=14813741

Family Applications (1)

Application Number Title Priority Date Filing Date
FR8116589A Expired FR2489633B1 (fr) 1980-09-02 1981-08-31 Circuit de suppression de scintillement pour recepteur de television

Country Status (7)

Country Link
US (1) US4412251A (fr)
JP (1) JPS5745782A (fr)
CA (1) CA1175947A (fr)
DE (1) DE3134703A1 (fr)
FR (1) FR2489633B1 (fr)
GB (1) GB2083326B (fr)
NL (1) NL191475C (fr)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2509547A1 (fr) * 1981-07-13 1983-01-14 Sony Corp Circuit de filtre
FR2525371A1 (fr) * 1982-04-16 1983-10-21 Labo Electronique Physique Dispositif d'affichage pour oscilloscope numerique a balayage recurrent entrelace et oscilloscope numerique comprenant un tel dispositif
EP0092276A1 (fr) * 1982-04-16 1983-10-26 Laboratoires D'electronique Et De Physique Appliquee L.E.P. Dispositif d'affichage à balayage récurrent entrelacé de type télévision et oscilloscope numérique comprenant un tel dispositif
FR2542953A1 (fr) * 1983-03-16 1984-09-21 Labo Electronique Physique Dispositif d'affichage a balayage recurrent entrelace de type television et oscilloscope numerique comprenant un tel dispositif

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS54131665A (en) * 1978-04-04 1979-10-12 Chugai Shashin Yakuhin Production of porous resin
USRE32358E (en) * 1981-09-08 1987-02-17 Rca Corporation Television display system with reduced line-scan artifacts
JPS59115683A (ja) * 1982-12-22 1984-07-04 Canon Inc 画像信号処理装置
JPS6080377A (ja) * 1983-10-11 1985-05-08 Fuji Photo Film Co Ltd フィールド/フレーム変換装置
US4626910A (en) * 1983-12-13 1986-12-02 Fuji Photo Film Co., Ltd. Circuit for preventing flicker attributable to field signal-frame signal conversion
US4799105A (en) * 1984-03-14 1989-01-17 International Business Machines Corporation Modified technique for suppression of flicker in interlaced video images
US4680631A (en) * 1984-09-19 1987-07-14 Tokyo Electric Co., Ltd. Television composite video signal processing circuit
JPS6219890A (ja) * 1985-07-19 1987-01-28 株式会社東芝 表示制御装置
JPS61234683A (ja) * 1985-04-10 1986-10-18 Fuji Photo Film Co Ltd フイ−ルド/フレ−ム変換におけるフリツカ防止回路
AU608525B2 (en) * 1986-08-14 1991-04-11 Sony Corporation Television signal processing system
EP0392576B1 (fr) * 1989-04-12 1995-02-22 Koninklijke Philips Electronics N.V. Circuit d'interpolation pour un signal d'image
JPH0748838B2 (ja) * 1989-04-27 1995-05-24 三菱電機株式会社 テレビ画像表示装置
JPH03258177A (ja) * 1990-03-08 1991-11-18 Sony Corp ノンインターレース表示装置
US5182643A (en) * 1991-02-01 1993-01-26 Futscher Paul T Flicker reduction circuit for interlaced video images
US5510843A (en) * 1994-09-30 1996-04-23 Cirrus Logic, Inc. Flicker reduction and size adjustment for video controller with interlaced video output
US5611041A (en) * 1994-12-19 1997-03-11 Cirrus Logic, Inc. Memory bandwidth optimization
DE19632018A1 (de) * 1996-08-08 1998-02-12 Thomson Brandt Gmbh Fernsehempfänger mit einer Zeilenverzögerungsleitung im Farbkanal
US6346970B1 (en) 1998-08-12 2002-02-12 Focus Enhancements, Inc. Two-dimensional adjustable flicker filter
US6493036B1 (en) 1999-11-17 2002-12-10 Teralogic, Inc. System and method for scaling real time video
JP4093232B2 (ja) * 2004-01-28 2008-06-04 セイコーエプソン株式会社 電気光学装置、電気光学装置の駆動回路、電気光学装置の駆動方法および電子機器

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3953668A (en) * 1975-05-27 1976-04-27 Bell Telephone Laboratories, Incorporated Method and arrangement for eliminating flicker in interlaced ordered dither images
US4063232A (en) * 1972-01-11 1977-12-13 Fernald Olaf H System for improving the resolution of alpha-numeric characters displayed on a cathode ray tube

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5484917A (en) * 1977-12-20 1979-07-06 Sony Corp Receiver for letter broadcast
US4215414A (en) * 1978-03-07 1980-07-29 Hughes Aircraft Company Pseudogaussian video output processing for digital display
JPS54133828A (en) * 1978-04-07 1979-10-17 Sony Corp Processor for video signal
NL7900324A (nl) * 1979-01-16 1980-07-18 Philips Nv Rasterinterpolatieschakeling.

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4063232A (en) * 1972-01-11 1977-12-13 Fernald Olaf H System for improving the resolution of alpha-numeric characters displayed on a cathode ray tube
US3953668A (en) * 1975-05-27 1976-04-27 Bell Telephone Laboratories, Incorporated Method and arrangement for eliminating flicker in interlaced ordered dither images

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
IBM TECHNICAL DISCLOSURE BULLETIN, vol. 21, no. 4, septembre 1978, pages 1673-1674, New York, US *

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2509547A1 (fr) * 1981-07-13 1983-01-14 Sony Corp Circuit de filtre
FR2525371A1 (fr) * 1982-04-16 1983-10-21 Labo Electronique Physique Dispositif d'affichage pour oscilloscope numerique a balayage recurrent entrelace et oscilloscope numerique comprenant un tel dispositif
EP0092276A1 (fr) * 1982-04-16 1983-10-26 Laboratoires D'electronique Et De Physique Appliquee L.E.P. Dispositif d'affichage à balayage récurrent entrelacé de type télévision et oscilloscope numérique comprenant un tel dispositif
FR2542953A1 (fr) * 1983-03-16 1984-09-21 Labo Electronique Physique Dispositif d'affichage a balayage recurrent entrelace de type television et oscilloscope numerique comprenant un tel dispositif

Also Published As

Publication number Publication date
CA1175947A (fr) 1984-10-09
NL191475B (nl) 1995-03-16
NL191475C (nl) 1995-07-18
JPH0142547B2 (fr) 1989-09-13
US4412251A (en) 1983-10-25
DE3134703C2 (fr) 1989-07-27
GB2083326B (en) 1984-03-07
JPS5745782A (en) 1982-03-15
GB2083326A (en) 1982-03-17
NL8104074A (nl) 1982-04-01
FR2489633B1 (fr) 1985-12-27
DE3134703A1 (de) 1982-04-22

Similar Documents

Publication Publication Date Title
FR2489633A1 (fr) Circuit de suppression de scintillement pour recepteur de television
US5264944A (en) Multi-function digital CCD camera
EP0454355B1 (fr) Appareil de traitement de signal d'image pour l'accentuation de contours
FR2515459A1 (fr) Systeme d'affichage de television a artefacts de balayage de ligne reduits
FR2551292A1 (fr) Dispositif de visualisation d'images de television couleur a balayage progressif
FR2517912A1 (fr) Recepteur de television sans entrelacement a double balayage comportant un circuit de correction d'ouverture verticale
FR2628280A1 (fr) Appareil de traitement adaptif pour l'etalement d'un signal video
US5767900A (en) Digital apparatus for contour enhancement of video signal
FR2551287A1 (fr) Agencement de television a balayage progressif interpole
JPH0646375A (ja) テレビジョン信号受信システム
US5268760A (en) Motion adaptive impulse noise reduction circuit
FR2600478A1 (fr) Procede et dispositif pour geler une image de television
JP3299026B2 (ja) 雑音低減回路
FI62446C (fi) Automatisk kontrollanordning foer frekvensaotergivning i en luinanskanal
RU2125348C1 (ru) Телевизионный приемник
CA1245342A (fr) Dispositif de correction de contours dans une image et utilisation d'un tel dispositif dans une camera de television couleur
EP0123610A1 (fr) Appareil de projection d'images vidéo en couleurs sur un écran de grandes dimensions
JP2935389B2 (ja) 映像信号処理装置及び非線形信号処理装置
EP0711034B1 (fr) Dispositif de génération de fonctions de transfert définies par intervalles
JPH0316078B2 (fr)
US4992877A (en) Image pickup apparatus with supervision of noise level differences between fields
JPH0620252B2 (ja) 画質補償装置
JP3264683B2 (ja) 輝度信号明瞭化回路
FR2551294A1 (fr) Dispositif de compression selective en frequence de signaux video
JPS6334374Y2 (fr)

Legal Events

Date Code Title Description
ST Notification of lapse