JPH01318324A - 歪改善方法 - Google Patents

歪改善方法

Info

Publication number
JPH01318324A
JPH01318324A JP15083388A JP15083388A JPH01318324A JP H01318324 A JPH01318324 A JP H01318324A JP 15083388 A JP15083388 A JP 15083388A JP 15083388 A JP15083388 A JP 15083388A JP H01318324 A JPH01318324 A JP H01318324A
Authority
JP
Japan
Prior art keywords
distortion
output
signal
oscillator
analog signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP15083388A
Other languages
English (en)
Inventor
Kazuyoshi Shimizu
和義 清水
Tsutomu Fukugahara
福川原 勤
Akihiko Ichikawa
明彦 市川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP15083388A priority Critical patent/JPH01318324A/ja
Publication of JPH01318324A publication Critical patent/JPH01318324A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔概 要〕 音声等アナログ信号の伝送装置において使用される回路
の出力の歪を改善する方法に関し、簡単な回路の付加に
より出力信号の歪特性を改善する歪改善方法を提供する
ことを目的とし、所定のアナログ信号入力に歪を重畳し
て出力する歪発生回路を有する伝送装置において、歪発
生回路の前段に、入力アナログ信号の周波数よりも高い
所定の周波数の信号を出力する発振器と、アナログ信号
入力と発振器出力とを合成する合成手段とを直列に付加
し、歪発生回路の出力の信号の歪を改善するように構成
する。
〔産業上の利用分野〕
本発明は、音声等アナログ信号の伝送装置において使用
される回路の出力の歪を改善する方法に関するものであ
る。
この際、簡単な回路の付加により出力信号の歪特性を改
善できる歪改善方法が要望されている。
〔従来の技術〕
第5図は従来例の伝送装置の構成を示すブロック図であ
る。
第6図は従来例における歪の発生する様子を示す図であ
る。
第5図において、送信側で音声あるいは計測信号等のア
ナログの信号を周波数分割多重化回路(以下FILMと
称する)■に入力し、周波数分割多重化を行う。この出
力を演算増幅器(以下オペアンプと称する)2を介して
周波数変調回路(以下FMと称する)3に入力して周波
数変調を行う。
この出力を伝送路に送出し、受信側で復調回路(以下O
EMと称する)4に入力して受信信号の復調を行う。こ
のようにしてアナログ信号の伝送を行っていた。
〔発明が解決しようとする課題〕
しかしながら上述の伝送装置においては、FM、OEM
において歪を発生し、入力信号を便宜上第6図(alに
示すように時間tと共に単純に上昇する信号Viとした
時、FM、 OEM )出力信号vOが第6図(bl、
(C)に示すような歪を重畳した波形となり、出力特性
を劣化させるという問題点があった。
したがって本発明の目的は、簡単な回路の付加により出
力信号の歪特性を改善する歪改善方法を提供することに
ある。
〔課題を解決するための手段〕
上記問題点は第1図に示す回路構成によって解決される
即ち第1図において、所定のアナログ信号入力に歪を重
畳して出力する歪発生回路300を有する伝送装置にお
いて、600は入力アナログ信号の周波数よりも高い所
定の周波数の信号を出力する発振器である。
500はアナログ信号入力と発振器出力とを合成する合
成手段である。
上記600.500を歪発生回路の前段に直列に付加す
ることにより、歪発生回路の出力の信号の歪を改善する
ようにする。
〔作 用〕
第1図において、合成手段500に、アナログ信号と共
に発振器600の出力を入力して、アナログ信号に発振
器600の出力の高周波信号を重畳する。
合成手段の出力を歪発生回路300に加えるが、アナロ
グ信号に発振器600の出力の高周波信号を重畳するこ
とにより、歪発生回路において発生する歪のピークが他
の部分と平均化され、歪を減らせる効果がある。
この歪発生回路300の出力を、例えばアナログ信号だ
けを通す低域通過フィルタを通すことにより、歪発生回
路の出力信号の歪を改善することができる。
〔実施例〕
第2回は本発明の実施例の伝送装置の構成を示すブロッ
ク図である。
第3図は本発明を説明する図である。
第4図は本発明の詳細な説明する図である。
全図を通じて同一符号は同一対象物を示す。
第2図において、FDMIOに音声信号等のアナログの
信号を入力して第3図に示すように例えば最大周波数〜
I MHzの周波数分割多重化を行う。この出力をオペ
アンプ20を介してオペアンプ50に加える。
一方、第3図に示すような例えば周波数がloMl−1
2の正弦波発振器60の出力を、上述のアナログの音声
信号に重畳するようにオペアンプ50に加える。
これを第4図(alに示す。尚、オペアンプ20.70
の出力に接続した抵抗R1、R2により、両者の出力の
振幅比を調整する。このオペアンプ50の出力をFM3
0に加える。
FM30は第4図(blに示すような歪特性を有するた
めに、その出力は第4図fclに示すようになる。この
信号を伝送路に送出し、受信側でDEM 40において
受信して入力信号の復調を行う。
この出力を低域通過フィルタ(以下LPFと称する)8
0に加えることにより、第4図(d)に示すように歪の
ない出力を得ることができる。
〔発明の効果〕
以上説明したように本発明によれば、簡単な回路の付加
により出力信号の歪特性を改善することができ、装置の
高性能化を達成することができる。
【図面の簡単な説明】
第1図は本発明の原理図、 第2図は本発明の実施例の伝送装置の構成を示すブロッ
ク図、 第3図は本発明を説明する図、 第4図は本発明の詳細な説明する図、 第5図は従来例の伝送装置の構成を示すブロック図、 第6図は従来例における歪の発生する様子を示す図であ
る。 図において 300は歪発生回路、500は合成手段、600は発振
器 を示す。 : 二 1′X や 〈 士) 1騎 )                       9
句□□□ 産 め 吊せ「や CI:I− (b>           (C) Vノ −一÷ (d) 陳明する図 図

Claims (1)

  1. 【特許請求の範囲】 所定のアナログ信号入力に歪を重畳して出力する歪発生
    回路(300)を有する伝送装置において、該歪発生回
    路の前段に、該入力アナログ信号の周波数よりも高い所
    定の周波数の信号を出力する発振器(600)と、 該アナログ信号入力と該発振器出力とを合成する合成手
    段(500)とを直列に付加し、該歪発生回路の出力の
    信号の歪を改善することを特徴とする歪改善方法。
JP15083388A 1988-06-17 1988-06-17 歪改善方法 Pending JPH01318324A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP15083388A JPH01318324A (ja) 1988-06-17 1988-06-17 歪改善方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP15083388A JPH01318324A (ja) 1988-06-17 1988-06-17 歪改善方法

Publications (1)

Publication Number Publication Date
JPH01318324A true JPH01318324A (ja) 1989-12-22

Family

ID=15505379

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15083388A Pending JPH01318324A (ja) 1988-06-17 1988-06-17 歪改善方法

Country Status (1)

Country Link
JP (1) JPH01318324A (ja)

Similar Documents

Publication Publication Date Title
JPH05502358A (ja) 無線通信システム用周波数コンバータ
TW517480B (en) Wireless transceiver with subtractive filter compensating both transmit and receive artifacts
JPS5845216B2 (ja) マルチパス歪の除去回路
PL163950B1 (pl) Urzadzenie do zapisu na tasmie magnetycznej PL PL PL
JPH01318324A (ja) 歪改善方法
US4220818A (en) AM Stereo transmitter
JPS6014524A (ja) マルチパス歪低減回路
US4063042A (en) Circuit arrangement for decoding a frequency modulated stereo radio signal
US4472831A (en) AM Stereophonic transmitter
JP3640669B2 (ja) 受信した多重信号の音質に依存した音質信号の導出用回路装置
JPH0590843A (ja) フイードフオワード干渉回路
US4489430A (en) FM Stereo demodulation circuit
JPS5918772Y2 (ja) Fmステレオ信号復調回路
JP2645557B2 (ja) 干渉波補償方式
JPS61146025A (ja) Fmステレオ受信機
SU1596467A1 (ru) Устройство дл передачи и приема однополосных сигналов фазовой модул ции с разнесением по частоте
JPS5924208Y2 (ja) Fmステレオ受信機における妨害信号検出回路
JPS5946451B2 (ja) Fm電波のマルチパス妨害によつて生じる干渉歪の歪量の表示方式
KR830000789B1 (ko) 독립측파대 진폭 변조 다중 음향시스템
SU1300654A1 (ru) Устройство дл фильтрации амплитуды и фазы квазигармонического сигнала
JP3150700B2 (ja) 低コストのオーディオスクランブル及びデスクランブル方法及び装置
JPH02237326A (ja) マルチキャリア方式sd受信機
JPS636180B2 (ja)
GB2215930A (en) Sub-carrier reception
JPH0322644A (ja) パイロット信号除去システム