JPH01184536A - 情報処理装置 - Google Patents

情報処理装置

Info

Publication number
JPH01184536A
JPH01184536A JP915388A JP915388A JPH01184536A JP H01184536 A JPH01184536 A JP H01184536A JP 915388 A JP915388 A JP 915388A JP 915388 A JP915388 A JP 915388A JP H01184536 A JPH01184536 A JP H01184536A
Authority
JP
Japan
Prior art keywords
control
control information
circuit
line
information
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP915388A
Other languages
English (en)
Inventor
Masanori Edamoto
枝元 正典
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP915388A priority Critical patent/JPH01184536A/ja
Publication of JPH01184536A publication Critical patent/JPH01184536A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は情報処理装置に関し、特に制御記憶部を有しこ
の制御記憶部に格納された制御情報に基づいて演算の制
御を行う情報処理装置に関する。
〔従来の技術〕
従来、この種の情報処理装置は、制御記憶部として予め
制御情報が格納された読出し専用記憶素子を用いるか、
または専用のフレキシブルディスク駆動部に実装された
フレキシブルディスク媒体から制御情報を読み出して制
御記憶部に書き込み、制御記憶部に格納された制御情報
に基づいて演算の制御を行っていた。
〔発明が解決しようとする課題〕
上述した従来の情報処理装置では、制御記憶部に格納さ
れた制御情報を変更する場合には、読出し専用記憶素子
を取り替えるかフレキシブルディスク駆動部に実装され
ているフレキシブルディスク媒体を取り替える必要があ
り、また、制御記憶部は情報処理装置個別に持っている
ので、出荷後の大量の情報処理装置個別に読出し専用記
憶素子またはフレキシブルディスク媒体を取り替えるに
は多くの工数、多額の金額および多くの時間を必要とす
るという欠点がある。
本発明の目的は、上述の点に鑑み、制御記憶書込み回路
および制御情報比較回路を設けて制御記憶部に格納され
た制御情報を変更する必要が生じた際に回線から制御情
報を入手して制御記憶部に書き込みさらに制御記憶部に
書き込んだ制御情報の正確性を確認できるようにするこ
とにより、読出し専用記憶素子またはフレキシブルディ
スク媒体を取り替えることなしに正確な制御情報を制御
記憶部に書き込むことができ、出荷後の大量の情報処理
装置の制御記憶部に格納された制御情報を変更するため
の多くの工数、多額の金額および多くの時間を軽減する
ことができる情報処理装置を提供することにある。
〔課題を解決するための手段〕
本発明の情報処理装置は、制御記憶部を有しこの制御記
憶部に格納された制御情報に基づいて演算の制御を行う
情報処理装置において、回線から制御情報を入手する回
線制御回路と、この回線制御回路の起動および制御情報
の前記制御記憶部への書込みの抑止の指示を行う起動部
と、前記回線制御回路により入手された制御情報を前記
制御記憶部に書き込み前記起動部により書込みの抑止が
指示された場合には前記制御記憶部への制御情報の書込
みを抑止する制御記憶書込み回路と、この制御記憶書込
み回路により前記制御記憶部への書込みが抑止された制
御情報と前記制御記憶部にすでに格納された制御情報と
を比較する制御情報比較回路とを有する。
〔作用〕
本発明の情報処理装置では、回線制御回路が回線から制
御情報を入手し、起動部が回線制御回路の起動および制
御情報の制御記憶部への書込みの抑止の指示を行い、制
御記憶書込み回路が回線制御回路により入手された制御
情報を制御記憶部に書き込み起動部により書込みの抑止
が指示された場合には制御記憶部への制御情報の書込み
を抑止し、制御情報比較回路が制御記憶書込み回路によ
り制御記憶部への書込みが抑止された制御情報と制御記
憶部にすでに格納された制御情報とを比較する。
〔実施例〕
次に、本発明について図面を参照して詳細に説明する。
第1図は、本発明の一実施例の情報処理装置の構成を示
すブロック図である。本実施例の情報処理装置は、起動
部lと、回線制御回路2と、制御記憶書込み回路3と、
制御記憶部4と、制御情報。
比較回路5と、制御レジスタ6と、演算部7と、回線1
01 とを含んで構成されている。
次に、このように構成された本実施例の情報処理装置の
動作について説明する。
論理の変更のために制御記憶部4に格納された制御情報
を変更する必要が生じた場合には、情報処理装置の操作
員は、起動部1にある図示しないスイッチ等を操作して
回線制御回路2に起動の指示を行う。
起動部1から起動の指示を受けた回線制御回路2は、回
線101に対して制御記憶部4に書き込むべき制御情報
を要求する。
回)、! 101から制御情報を入手したならば、回線
制御回路2は、制御情報を制御記憶書込み回路3に転送
する。
回線制御回路2から制御情報を転送された制御記憶書込
み回路3は、制御記憶部4の指定されたエリアに制御情
報を書き込む。
制御記憶書込み回路3は、制御記憶部4に書き込むべき
制御情報のエリア指定と書き込むべき制御情報の量であ
る必要格納制御情報量とを管理し、転送された制御情報
の量が必要格納制御情報量に達していない場合には、回
線制御回路2に対して次の制御情報を回線101 、か
ら入手することを指示する。
以下、上記と同様の動作が繰り返され、制御記憶部4に
必要格納制御情報量の制御情報が書き込まれる。
上述の処理の結果、制御記憶部4には、変更された制御
情報が格納されたことになる。
制御記憶部4に格納されている制御情報が正しいか否か
の確認を行うときには、情報処理装置の操作員は、上述
と同様に起動部lにある図示しないスイッチ等を操作し
て回線制御回路2に起動の指示を行うとともに、回線制
御回路2の起動の指示を行ったスイッチとは別の起動部
lにある図示しないスイッチ等から回線制御回路2を介
して制御記憶書込み回路3に対してすでに制御記憶部4
に格納されている制御情報の正確性を確認するための制
御情報(以下、正確性確認制御情報と称する)の制御記
憶部4への書込みの抑止を指示する。
起動部lから起動の指示を受けた回線制御回路2は、回
線101に対して正確性確認制御情報の入手を要求する
回*101から正確性確認制御情報を入手したならば、
回線制御回路2は、正確性確認制御情報を制御記憶書込
み回路3に転送する。
回線制御回路2から正確性確認制御情報を転送された制
御記憶書込み回路3は、正確性確認制御情報の制御記憶
部4への書込みを抑止し、制御情報比較回路5に制御記
憶部4の指定されたエリアにすでに格納されている制御
情報と正確性確認制御情報との比較を指示し、擬似的に
制御記憶部4への書込み動作を行う(実際には書込みを
行わない)。
制御記憶部4の指定されたエリアにすでに格納されてい
る制御情報と正確性確認制御情報との比較を要求された
制御情報比較回路5は、指定されたエリアにすでに格納
されている制御情報と正確性確認制御情報との比較を行
い、指定されたエリアにすでに格納されている制御情報
の正確性を確認する。
演算の必要が生じた場合には、制御記憶部4から制御情
報が制御レジスタ6・に読み出され、読み出された制御
情報に基づいて演算部7によって演算が行われる。
〔発明の効果〕
以上説明したように本発明は、制御記憶書込み回路を設
けて制御記憶部に格納された制御情報を変更する必要が
生じた際に回線から制御情報を入手して制御記憶部に書
き込むことができるようにしたことにより、続出し専用
記憶素子またはフレキシブルディスク媒体を取り替える
ことなしに制御情報を制御記憶部に書き込むことができ
、出荷後の大量の情報処理装置の制御記憶部に格納され
た制御情報を変更するための多くの工数、多額の金額お
よび多くの時間を軽減することができるという効果があ
る。
また、制御情報比較回路を設けて制御記憶部に格納され
た制御情報ともう一度回線から入手した制御記憶部に格
納された制御情報の正確性を確認するための制御情報と
を比較できるようにしたことにより、制御情報部に格納
された制御情報の正値性を確認できるという効果があろ
、特に、本発明の情報処理!置では、制御記憶部に格納
された制御情報を変更する際に一元管理された制御情報
を回線を介して入手するようにしたことにより、出荷後
の大量の情報処理装置の制御情報の変更を短時間で少な
い工数および金額で実施できる利点があるが、回線から
制御情報を入手するために人力した制御情報の正確性が
欠けるおそれがあるために制御情報比較回路を設ける必
要性が高い。
【図面の簡単な説明】
第1図は本発明の一実施例の情報処理装置の構成を示す
ブロック図である。 図において、 1・・・起動部、 2・・・回線制御回路、 3・・・制御記憶書込み回路、 4・・・制御記憶部、 5・・・制御情報比較回路、 6・・・制御レジスタ、 7・・・演算部、 101  ・・回線である。

Claims (1)

  1. 【特許請求の範囲】 制御記憶部を有しこの制御記憶部に格納された制御情報
    に基づいて演算の制御を行う情報処理装置において、 回線から制御情報を入手する回線制御回路と、この回線
    制御回路の起動および制御情報の前記制御記憶部への書
    込みの抑止の指示を行う起動部と、 前記回線制御回路により入手された制御情報を前記制御
    記憶部に書き込み前記起動部により書込みの抑止が指示
    された場合には前記制御記憶部への制御情報の書込みを
    抑止する制御記憶書込み回路と、 この制御記憶書込み回路により前記制御記憶部への書込
    みが抑止された制御情報と前記制御記憶部にすでに格納
    された制御情報とを比較する制御情報比較回路と、 を有することを特徴とする情報処理装置。
JP915388A 1988-01-19 1988-01-19 情報処理装置 Pending JPH01184536A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP915388A JPH01184536A (ja) 1988-01-19 1988-01-19 情報処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP915388A JPH01184536A (ja) 1988-01-19 1988-01-19 情報処理装置

Publications (1)

Publication Number Publication Date
JPH01184536A true JPH01184536A (ja) 1989-07-24

Family

ID=11712673

Family Applications (1)

Application Number Title Priority Date Filing Date
JP915388A Pending JPH01184536A (ja) 1988-01-19 1988-01-19 情報処理装置

Country Status (1)

Country Link
JP (1) JPH01184536A (ja)

Similar Documents

Publication Publication Date Title
JPH01184536A (ja) 情報処理装置
JPH01184537A (ja) 情報処理装置
JPS6329861A (ja) Ipl制御方式
JPH04105110A (ja) 電源制御装置
JPH01320550A (ja) トレース方式
JPH01180620A (ja) ディスク制御装置
JPH03280147A (ja) Ews用デバイス・コンフィグレーション方法
JP2558318B2 (ja) 二重化ファイル管理方式
JPH03229331A (ja) 情報処理装置
JPH1078812A (ja) データ転送方法及びデータ転送制御装置
JPH0442462A (ja) 磁気ディスクサブシステム
JPS6240521A (ja) デイスク制御方式
JPS61230684A (ja) デイスク制御装置
JPH01184535A (ja) 情報処理装置
JPH04140841A (ja) マイクロプログラム格納方式
JPH0273420A (ja) 半導体ディスク装置
JPH02236730A (ja) プログラム書換え可能形コンピュータ
JPS6394323A (ja) プログラマブル変数設定保持機能付情報処理装置
JPH0365735A (ja) 診断処理代行方式
JPS602697B2 (ja) 情報処理システムの切替方式
JPS6041131A (ja) 制御プログラムロ−ド方式
JP2003100011A (ja) 光ディスク装置、そのファームウェア書き換え方法およびそのプログラム
JPH04199445A (ja) マイクロプログラムロード制御方式
JPH0635812A (ja) 情報処理システム
JPH01237956A (ja) ディスク記憶システム