JPH01166677A - テレビジョン信号方式判別回路 - Google Patents

テレビジョン信号方式判別回路

Info

Publication number
JPH01166677A
JPH01166677A JP32415587A JP32415587A JPH01166677A JP H01166677 A JPH01166677 A JP H01166677A JP 32415587 A JP32415587 A JP 32415587A JP 32415587 A JP32415587 A JP 32415587A JP H01166677 A JPH01166677 A JP H01166677A
Authority
JP
Japan
Prior art keywords
signal
circuit
pulse
synchronization signal
pulse width
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP32415587A
Other languages
English (en)
Other versions
JP2570347B2 (ja
Inventor
Hisanori Kominami
小南 久典
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP62324155A priority Critical patent/JP2570347B2/ja
Publication of JPH01166677A publication Critical patent/JPH01166677A/ja
Application granted granted Critical
Publication of JP2570347B2 publication Critical patent/JP2570347B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 テレビジョン信号方式の判別回路に関し、特にNTSC
方式とPAL又はSECAM等の方式との識別に用いて
有用な回路に関する。
〔発明の概要〕
複合同期信号によって約20μsのパルス(等化パルス
周期より小で水平同期信号のパルス幅より大の値に選ぶ
)を発生し、このパルスの後縁で複合同期信号のハイ又
はローレベルをラッチすることにより垂直同期信号を得
、この垂直同期信号がある基準幅よりも大か小かで信号
方式を判別する。
〔従来の技術〕
従来よりテレビジョン標準信号方式はNTSCに代表さ
れるEIA方式(水平走査線数525本/秒、垂直走査
線数60本/秒、以後525/60方式と呼ぶ)とPA
L又はSRCAMに代表されるCCIR方式(水平走査
線数625本/秒、垂直走査線数50本/秒、以後62
5150方式と呼ぶ)とがある。
この両方式のテレビジョン信号を方式判別して受像又は
VTR記録再生する必要があり、このための技術として
以下のような技術が知られている。
第1の方法は垂直同期信号の周期を測定して判別する方
式である。  525/60方式でフィールド長20s
secを測定して、例えば18.5m5ecの基準信号
を設けて大小比較する方法がある。この場合18゜5m
5ecの発振器を構成するために比較的大きな抵抗とコ
ンデンサーを必要とし精度が出し難い、また第2の方法
として垂直同期信号周期毎の水平同期信号の数を数える
方法も知られている。この方法では特にVTRにおいて
サーチモードやスチルモードのようにテープを標準速度
と異なる速度で再生する場合、垂直同期信号と水平同期
信号の数との関係が一定とならず、また、ガートバンド
ノイズのために水平同期信号の検出が困難になる等の欠
点がある。
第3の方法として、垂直同期信号期間における等化パル
スの数を検出する方法が知られている(特開昭57−1
97968 ) 、前記第3の方法は第1又は第2の方
法の問題点を解決しているが、回路構成が複雑になる問
題があった。特にVTRに用いた場合、再生される垂直
同期信号の時間軸ゆらぎのため、等化パルスの数を判別
するための基準電圧の設定精度を上げるかデジタル比較
器を用いることが必要であった。
〔発明が解決しようとする問題点〕
従来の技術によれば、精度よく、かつVTRの変速再生
などにも耐えられるテレビジョン信号方式判別回路を簡
易な回路構成で得ることが困難であった。
〔問題を解決するための手段〕
入力テレビジョン信号の複合同期信号から垂直同期信号
を検出する第1の回路と、前記垂直同期信号によってト
リガーされ基準パルス幅信号を発生する第2の回路と、
前記垂直同期信号のパルス幅と前記基準パルス幅信号の
パルス幅とを比較する第3の回路とを有し、さらに、前
記第1の回路は、前記複合同期信号にトリガーされて水
平同期信号幅よりも大で等化パルス周期よりも小のパル
ス幅をもつパルス信号を発生する第4の回路と、該回路
よりの前記パルス信号によって前記複合同期信号をラッ
チすることにより垂直同期信号を検出する第5の回路と
によって構成することにより簡易かつ高精度な手段を得
る。
〔作用〕
本発明では垂直同期信号の周期(例、20m5ec )
でなく、垂直同期信号幅(525/60方式190.7
μsec、625150方式160.0μsec )が
前記基準パルス幅よりも大か小か比較することにより信
号方式を判別しており、従来技術の項で述べた第1及び
第2の方式の欠点を克服している。また従来技術の項で
述べた第3の方式では垂直同期信号期間の等化パルスの
数を数えて、結果として垂直同期信号の幅を知り得てい
るが、従来技術の項で述べた諸問題がある。
しかるに、本発明においては、前記第4の回路にて複合
同期信号によって約20μsec  (水平同期信号幅
より大で等化パルス周期より小の値に選ぶ)のパルス信
号を発生し、前記第5の回路にてこのパルスの後縁で複
合同期信号レベルのハイ(H)又はロー(L)レベルを
ラッチすることにより、垂直同期信号を得ている。従っ
て、これらの回路は実施例で示すように極めて小規模の
回路構成で実現出来、しかも精度管理がしやすい値の時
定数を持ったデジタル回路を用いて実現出来る。
〔実施例〕
第1図は実施例で、第2図は実施例のタイミング図であ
る。
まず、第1図に基づいて実施例の構成を述べる。
複合同期信号入力(SYNCIN )を受けて、前記5
YNCINから垂直同期信号を検出する第1の回路があ
り、該回路から出力される垂直同期信号にトリガーされ
て基準パルス幅信号を発生する第2の回路があり、前記
垂直同期信号のパルス幅と基準パルス幅信号のパルス幅
とを比較し、該比較結果に応じた信号を出力する第3の
回路がある。
ここで第1の回路は、前記5YNCINにトリガーされ
て約20μsec  (水平同期信号幅より大で等化パ
ルス周期より小の値に選ぶ)のパルス信号を発生する第
4の回路と、前記パルス信号の後縁で前記5yNc I
Nのハイレベル又はローレベルをラッチする第5の回路
とから成っている。
次に詳細な構成と動作を述べる。
前記第4の回路は単安定マルチバイブレータ−(MM 
1 )と時定数を与えるための抵抗及びコンデンサーで
構成されている。前記5YNCINは負論理入力端子に
接続され第2図の↓印に示す立下りごとに前記的20 
p secのパルス信号を発生する。
前記MMIのご端子には第2図MM2−・−・−ζに示
す信号が出力され、前記第5の回路へ入力される。
該回路はDフリップフロップ(FFI)で構成され、第
2図MM2・−−−−−−−この↑印で示す立上り時点
に前記5ysc INがハイレベルかローレベルカニヨ
ってラッチし、第2図F F 1−・・−ζに示す垂直
同期信号を検出して、前記第3の回路及び前記第4の回
路へ出力する。前記第3の回路は単安定マルチバイプレ
ークー(MM2)と時定数を与えるため抵抗及びコンデ
ンサーで構成されている。時定数は525/60方式の
垂直同期信号幅である190.7μsecと62515
0方式の垂直同期信号幅である160.0 p sec
の間の値(例、175 u see )とする。
前記第3の回路は前記FFI・−・−コから入力した垂
直同期信号の立上り時点で動作して第2図MM2−−−
−−−一σに示す基準パルス幅(175μsec )信
号を前記第3の回路へ出力する。該回路はDフリップフ
ロップ(FF2)で構成され、前記M M 2−・−・
この立上り時点に前記F F 1−・−・ζから出力さ
れた垂直同期信号がハイレベルにあるか、ローレベルに
あるかによって、ハイレベル(>175μsec )で
あればハイ(H)の出力をし、ローレベル(< 175
μsec )であればロー(L)の出力をする。これに
より525/60方式のときハイ(H)、625150
方式のときロー(L)の出力をする。
以上において、第1から第5の回路構成をわずかにDフ
リップフロップ2ヶと単安定マルチコンデンサー2ケ及
び精度管理のしやすい値の抵抗及びコンデンサーによっ
て実現出来る。なお、以上の例において前記第2及び第
4の回路の時定数を定数として説明したが、VTRの変
速再生時にもVTRの再生速度に応じて時定数を制御す
ることにより、支障なくテレビジョン信号方式の判別を
することが出来る。
〔発明の効果〕
本発明の実施により、入力テレビジョン信号の複合同期
信号から極めて小規模の回路構成で垂直同期信号を検出
し、該垂直同期信号のパルス幅の大小を基準パルス幅信
号のパルス幅と比較して、入力テレビジ式ン信号の信号
方式を判別することが出来る。
しかも、精度管理のしやすい時定数をもつデジタル回路
であるため判別の精度が良(、さらに前記第2及び第4
の回路の時定数をVTRの再生速度に応じて制御すると
VTRの変速再生等にも支障ない優れたテレビジョン信
号方式判別回路が得られる。
【図面の簡単な説明】
第1図は実施例で、第2図は実施例のタイミング図を示
す、第2図(a)は525/60方式の場合、第2図(
b)は625150方式の場合を示す。 第1の回路・・・−・−・−垂直同期信号検出回路第2
の回路・・−−−−−−−−−−一基準パルス幅信号発
生回路第3の回路・−一−−−−−−−−−・パルス幅
比較回路第4の回路・・−・−・・−・−パルス信号発
生回路第5の回路−・・−・−・・−ラッチ回路M M
’−−−−−−・−−−−−−一−−−−−−−−−単
安定マルチバイブレーターFF・−・・・・・−・・−
・・・−−−−−−−−−Dフリップフロップ第2の回
路−基準パルスII&信号発生回路第3のロW−パル又
幅比較回路 第4の回路、−ペル入信号発生回路− 第5の回豚−ラッチロ銘− MM  □ 単宇定、マH,4−t<イフ゛し一ターF
F  □  Dフリップフロシフ。 実施例 y2−D (b ”) 625150方式の場合 実施例のタイミング図 第2図

Claims (1)

    【特許請求の範囲】
  1. 入力テレビジョン信号複合同期信号から垂直同期信号を
    検出する第1の回路と、前記垂直同期信号によってトリ
    ガーされ基準パルス幅信号を発生する第2の回路と、前
    記垂直同期信号のパルス幅と前記基準パルス幅信号のパ
    ルス幅とを比較する第3の回路とを有し、前記基準パル
    ス幅信号のパルス幅は、第1及び第2のテレビジョン標
    準信号方式によるテレビジョン信号中の垂直同期信号の
    パルス幅の間の値とし、前記第1の回路は、前記複合同
    期信号にトリガーされ、該パルス信号幅が水平同期信号
    幅よりも大で等化パルス周期よりも小なるパルス信号を
    発生する第4の回路と、該回路よりの前記パルス信号に
    よって前記複合同期信号をラッチすることにより垂直同
    期信号を検出する第5の回路とから構成されていること
    を特徴とするテレビジョン信号方式判別回路。
JP62324155A 1987-12-23 1987-12-23 テレビジョン信号方式判別回路 Expired - Fee Related JP2570347B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62324155A JP2570347B2 (ja) 1987-12-23 1987-12-23 テレビジョン信号方式判別回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62324155A JP2570347B2 (ja) 1987-12-23 1987-12-23 テレビジョン信号方式判別回路

Publications (2)

Publication Number Publication Date
JPH01166677A true JPH01166677A (ja) 1989-06-30
JP2570347B2 JP2570347B2 (ja) 1997-01-08

Family

ID=18162741

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62324155A Expired - Fee Related JP2570347B2 (ja) 1987-12-23 1987-12-23 テレビジョン信号方式判別回路

Country Status (1)

Country Link
JP (1) JP2570347B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100748931B1 (ko) * 2000-08-31 2007-08-13 마츠시타 덴끼 산교 가부시키가이샤 기록재생장치의 디스크 로딩장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100748931B1 (ko) * 2000-08-31 2007-08-13 마츠시타 덴끼 산교 가부시키가이샤 기록재생장치의 디스크 로딩장치

Also Published As

Publication number Publication date
JP2570347B2 (ja) 1997-01-08

Similar Documents

Publication Publication Date Title
US4672469A (en) Delay time adjusting system for video signal reproducing apparatus having heads scanning across multiple tracks
US4445092A (en) Periodic pulse forming circuit
US5963267A (en) Delay correction circuit
JPH0614758B2 (ja) 映像信号処理方法
JPH01166677A (ja) テレビジョン信号方式判別回路
US5218447A (en) Method and apparatus for identifying the reproduction mode of a video tape recorder
US4974063A (en) Video signal processing device
US4364091A (en) Equalizing pulse removal circuit
CA1329950C (en) Magnetic recording and reproducing apparatus with a function of variable speed reproduction
US4746969A (en) Video signal processing device for line sequential signals
US4291335A (en) Vertical synchronizing signal detector
US4910587A (en) Information signal processing apparatus
JP2595570B2 (ja) 非標準信号判別回路
US4866394A (en) Phase synchronizing circuit for a time axis shift correcting circuit
JP3318631B2 (ja) カラーキラー信号形成装置
US5122864A (en) Video signal processing apparatus
JPH0218636B2 (ja)
JPH0584717B2 (ja)
JP2501088Y2 (ja) 輝度信号と色信号のデレ―タイム自動調節回路
JP2590148B2 (ja) 再生装置
JPH04168892A (ja) ビデオ信号記録装置
JPS6155824B2 (ja)
JPH0646800B2 (ja) 磁気記録再生装置
JPS61281781A (ja) 映像信号検出回路
JPH067686B2 (ja) ビデオ信号再生装置

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees