JPH01142834A - 試験プログラムの試験結果出力制御方式 - Google Patents

試験プログラムの試験結果出力制御方式

Info

Publication number
JPH01142834A
JPH01142834A JP62301030A JP30103087A JPH01142834A JP H01142834 A JPH01142834 A JP H01142834A JP 62301030 A JP62301030 A JP 62301030A JP 30103087 A JP30103087 A JP 30103087A JP H01142834 A JPH01142834 A JP H01142834A
Authority
JP
Japan
Prior art keywords
test
program
result output
tests
test result
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP62301030A
Other languages
English (en)
Inventor
Mika Mochinaga
みか 持永
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP62301030A priority Critical patent/JPH01142834A/ja
Publication of JPH01142834A publication Critical patent/JPH01142834A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Test And Diagnosis Of Digital Computers (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、情報処理装置を構成する中央処理装置等の構
成装置に対し試験データを変えながら複数回繰返し試験
する試験プログラムの試験結果出力制御方式に関し、特
に試験プログラム自体を評価、検証するためにその試験
プログラムを実行した場合に、予め指定した回数ごとに
試験結果を出力させる方式に関する。
〔従来の技術〕
一般に、中央処理装置等を含む情報処理装置においては
、情報処理装置を構成する中央処理装置等の構成装置が
正しく機能するか否かを試験するための試験プログラム
が用意されている。
このような試験プログラムは、概ね第3図に示すような
構成を有する。即ち、試験プログラムは起動されると試
験に使用する試験データを生成しく320) 、次に外
部の制御プログラムに対し1回の試験を始める旨の通知
を出しだ後(S21)、上記試験データを使用して装置
の試験を実行しく522)、その試験終了時に試験結果
出力要求を出して試験結果の出力を行なう(323)。
以上のような同一の試験動作を必要回数骨だけ試験デー
タを少しずつ変えながら繰返し行ない、必要回数骨の試
験が終了すると、試験終了通知を出して処理を終える(
S24. 525)。
ところで、試験プログラム自体にバグ等が存在すると、
装置の試験を正しく行なえないので、試験プログラムの
新規開発時や改造時等に、その試験プログラム自体の評
価、検証を行なう、この評価、検証の方法は、実際に試
験プログラムを実行し、各試験で得られた試験結果出力
を調べることで行なっている。
〔発明が解決しようとする問題点〕
試験プログラムは前述したように試験データを変えなが
ら繰返し試験を行なうので、試験プログラムの実行終了
までに出力される試験結果は莫大な量になり、そのよう
な莫大な量の試験結果を全て出力すると、資a<例えば
プリントアウトの場合はプリンタ及びその用紙など)を
大量に使用することになる。また、同一試験動作を試験
データを少しずつ変えて非常に多くの回数試験を繰返す
試験プログラムでは、全ての試験結果をチエツクするこ
とは少なく、その一部の試験結果だけをチエツクするこ
とが多い。このような場合、全ての試験結果を出力させ
ることは資源の無駄使いになり、また全ての試験結果を
含んでいることからチエツクしずらいという問題点があ
った。
本発明はこのような事情に鑑みて為されたものであり、
その目的は、試験プログラムを実行した場合に、予め指
定した回数ごとに試験結果を出力させる方式を提供する
ことにある。
〔問題点を解決するための手段〕
本発明は上記目的を達成するために、 情報処理装置の構成装置に対し試験データを変えながら
複数回繰返し試験する試験プログラムの試験結果出力制
御方式において、 何回目ごとに試験結果を出力させるかを指示する回数を
格納する希望回数格納手段と、前回試験結果を出力して
から試験が何回行なわれたかを計数する試験回数計数手
段とを存し、該試験回数計数手段の計数値と前記希望回
数格納手段の格納値とが一致した試験時に前記試験プロ
グラムから出された試験結果出力要求のみを実際に処理
するように構成している。
[作用〕 試験プログラムを起動すると、試験プログラムは試験デ
ータを用いた装置試験を試験データの内容を変えながら
繰返し行ない、各試験毎に試験結果を出力するための試
験結果出力要求を出すが、そのうち実際に処理されるの
は、試験回数が希望回数目に相当する試験時のみであり
、従って、予め指定された希望する回数目ごとの試験結
果だけが出力される。
〔実施例〕
次に本発明の実施例について図面を参照して説明する。
第2図は、本発明を適用した情報処理装置の一例を示す
ブロック図であり、中央処理装置(CPU)1と、主記
憶装置(MMU)2と、システム制御装置(SCU)3
と、入出力制御装置(IOP)4と、入出力制御装置4
に接続されたプリンタ(PT)5.磁気ディスク装置(
DK)6及びコンソール(C3L)7で構成され、シス
テム制御装置3は中央処理装置1.主記憶装置2及び入
出力制御装′rIt4に接続されている。主記憶装置2
内には、中央処理装置、1の試験を行なうための試験プ
ログラムTP、この試験プログラムTPによる試験結果
出力の制御等を行なう制御プログラムCPとが格納され
ている。試験プログラムTPの構造は第3図で説明した
従来のものと同様であり、試験プログラムTPに対して
改造は加えていない。
中央処理装置1には、試験結果出力希望指定回数を格納
するための出力要求希望回数格納レジスタR1と、試験
プログラムTPにおいて実行されている試験の回数(ル
ープ回数)をカウントするための試験回数格納レジスタ
R2とが設けられている。
第1図は制御プログラムCPの構成例を示す流れ図であ
り、制御プログラムCPは中央処理装置1で実行される
。なお、試験プログラムTPは本実施例では中央処理袋
W1で実行されるものとしたが、別の装置例えば診断プ
ロセッサ上で実行するようにしても良い。以下、本実施
例の動作について説明する。
試験プログラムTPの評価、検証のために試験プログラ
ムTPを実行する場合、例えばコンソール7から制御プ
ログラムCPを起動する。起動された制御プログラムc
pは中央処理装置1で実行され、先ず第1図に示すよう
に試験回数格納レジスタ’R2をクリアする(Sl)。
次にオペレータが試験出力結果を何回目の試験毎に出力
させるかを示す希望回数(説明の便宜上「5」とする)
をコンソール7から入力すると、それを入力しくS2)
、出力要求希望回数格納レジスタR1に格納する(S3
)。そして、試験プログラムTPを起動する(S4)。
起動された試験プログラムTPは、第3図に示したよう
に試験データを生成しく520) 、試験開始通知を出
しく521) 、1回目の試験を実行する(322) 
制御プログラムCPは、試験プログラムTPから出され
た試験開始通知を認識すると(S5)、試験プログラム
TPから試験結果出力要求が出るのを待ち(S7)、試
験プログラムTPが処理S23において試験結果出力要
求を出すと、今回の試験結果出力要求を実際に実行させ
るか否かを次のようにして判定する。先ず、試験が1回
行なわれたので、試験回数格納レジスタR2の内容を+
1しくS8)、その値と出力要求希望回数格納レジスタ
R1の内容「5」とを比較しくS9)、一致すれば今回
の試験結果出力要求を有効としく5ll)、一致しなけ
れば無効とする( S 12)。最初の試験の場合、試
験回数格納レジスタR2の値は「1」となるので、不一
致と判定され、今回の試験結果出力要求は無効とされる
。従って、試験結果はプリンタ5或いは磁気ディスク装
置6には出力されないものとなる。なお、今回の試験結
果出力要求を無効として実際に出力させない方法として
は、例えば試験プログラムTPに対しては恰もその試験
結果出力要求が受付けられたものとして応答を返すが、
実際には処理しない方法等が採用可能である。
試験プログラムTPは1回目の試験が終了すると、処理
S20に戻って同様の試験を繰返すが、試験が5回行な
われるまでは出力要求希望回数格納レジスタR1と試験
回数格納レジスタR2との内容の一致が検出されないの
で、試験結果は出力されることはない。
試験プログラムTPで5回目の試験が行なわれて試験結
果出力要求が出されたときに初めて処理SIOで一致が
検出され、試験結果出力要求が有効とされる(Sll)
。従って、先ず最初に5回目の試験の試験結果がプリン
タ5或いは磁気ディスク装置6に出力される。制御プロ
グラムCPは処理SIOで一致を検出すると、試験回数
格納レジスタR2の内容をクリアしく513) 、10
回目の試験における試験結果出力に備える。
以上のようにして試験プログラムTPの5回目毎の試験
結果が出力され、試験プログラムTPが試験を終了して
試験終了通知を出すと(S25)、制御プログラムCP
はそれを処理S6で判定し、動作を終了する。
〔発明の効果〕
以上説明したように、本発明によれば、予め指定した回
数目ごとの試験結果のみを出力させることができるので
、全ての試験結果を出力させていた従来に比べ、資源の
無駄使いが無くなると共に試験プログラムの評価、検証
を効率良〈実施することが可能となる。
【図面の簡単な説明】
第1図は制御プログラムCPの構成例を示す流れ図、 第2図は本発明を適用した情報処理装置の一例を示すブ
ロック図および、 第3図は試験プログラムの構成例を示す流れ図である。 図において、 1・・・中央処理装置   TP・・・試験プログラム
2・・・主記憶装置    cp・・・制御プログラム
3・・・システム制御装置 R1・・・出力要求希望回
数4・・・入出力制御装置     格納レジスタ5・
・・プリンタ     R2・・・試験回数格納6・・
・磁気ディスク装置    レジスタ7・・・コンソー

Claims (1)

  1. 【特許請求の範囲】 情報処理装置の構成装置に対し試験データを変えながら
    複数回繰返し試験する試験プログラムの試験結果出力制
    御方式において、 何回目ごとに試験結果を出力させるかを指示する回数を
    格納する希望回数格納手段と、 前回試験結果を出力してから試験が何回行なわれたかを
    計数する試験回数計数手段とを有し、該試験回数計数手
    段の計数値と前記希望回数格納手段の格納値とが一致し
    た試験時に前記試験プログラムから出された試験結果出
    力要求のみを実際に処理するようにしたことを特徴とす
    る試験プログラムの試験結果出力制御方式。
JP62301030A 1987-11-28 1987-11-28 試験プログラムの試験結果出力制御方式 Pending JPH01142834A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62301030A JPH01142834A (ja) 1987-11-28 1987-11-28 試験プログラムの試験結果出力制御方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62301030A JPH01142834A (ja) 1987-11-28 1987-11-28 試験プログラムの試験結果出力制御方式

Publications (1)

Publication Number Publication Date
JPH01142834A true JPH01142834A (ja) 1989-06-05

Family

ID=17892003

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62301030A Pending JPH01142834A (ja) 1987-11-28 1987-11-28 試験プログラムの試験結果出力制御方式

Country Status (1)

Country Link
JP (1) JPH01142834A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010198612A (ja) * 2009-02-20 2010-09-09 Internatl Business Mach Corp <Ibm> 複数の処理要素を含む階層的並列環境内で分散ランタイム診断を実行するためのコンピュータ実装方法、コンピュータ可読ストレージ媒体及びシステム

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010198612A (ja) * 2009-02-20 2010-09-09 Internatl Business Mach Corp <Ibm> 複数の処理要素を含む階層的並列環境内で分散ランタイム診断を実行するためのコンピュータ実装方法、コンピュータ可読ストレージ媒体及びシステム

Similar Documents

Publication Publication Date Title
JPH01142834A (ja) 試験プログラムの試験結果出力制御方式
JP2003196117A (ja) マイクロプロセッサ
JPH01142835A (ja) 試験プログラムのエラー結果出力制御方式
JP2575025B2 (ja) インサ−キット・エミュレ−タ
JP2772999B2 (ja) 実験システム
JPS60229141A (ja) レジスタのデ−タ保存方式
JPH0635749A (ja) データ処理システム
JPH01155448A (ja) 同一原因診断情報の重複出力防止方式
JPH1185573A (ja) 性能測定システム及びその測定方法並びにその測定制御プログラムを記録した記録媒体
JPH07230391A (ja) 情報処理装置の検証装置
JPH02113345A (ja) 擬障発生方式
JPH08313602A (ja) Lsi試験パタ−ン発生器
JPS6129948A (ja) 複合処理装置のインタ−フエ−ス・テスト方式
JPS59153245A (ja) デバツグ装置
JPH0756746A (ja) システムコール関数処理装置
JPH0772874B2 (ja) 割込み受取り装置
JPH02115941A (ja) 情報処理装置試験方式
JPH02184931A (ja) 診断装置
JPH02118740A (ja) デバッグ用割込み発生回路
JPH0391848A (ja) プログラム評価システム
JPH0293964A (ja) データ処理装置の入出力動作テスト方式
JPS6362773B2 (ja)
JPS58165149A (ja) 情報処理装置
JPH04239962A (ja) トランザクション実行解析情報出力方式
JPS6393048A (ja) 入出力装置の試験方式