JPH01126034A - スペクトラム拡散受信機 - Google Patents

スペクトラム拡散受信機

Info

Publication number
JPH01126034A
JPH01126034A JP62283055A JP28305587A JPH01126034A JP H01126034 A JPH01126034 A JP H01126034A JP 62283055 A JP62283055 A JP 62283055A JP 28305587 A JP28305587 A JP 28305587A JP H01126034 A JPH01126034 A JP H01126034A
Authority
JP
Japan
Prior art keywords
code
pulse
pattern
data
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP62283055A
Other languages
English (en)
Other versions
JPH0752854B2 (ja
Inventor
Takao Kurihara
栗原 孝男
Masahiro Hamatsu
浜津 昌宏
Seiji Mori
政治 森
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Faurecia Clarion Electronics Co Ltd
Original Assignee
Clarion Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Clarion Co Ltd filed Critical Clarion Co Ltd
Priority to JP62283055A priority Critical patent/JPH0752854B2/ja
Priority to US07/256,394 priority patent/US4943975A/en
Priority to GB8823641A priority patent/GB2211053B/en
Priority to DE3834457A priority patent/DE3834457C2/de
Publication of JPH01126034A publication Critical patent/JPH01126034A/ja
Priority to GB9107842A priority patent/GB2243980A/en
Priority to GB9107841A priority patent/GB2243979B/en
Publication of JPH0752854B2 publication Critical patent/JPH0752854B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明はスペクトラム拡散受信機に係り、特に該受信機
に用いられる相関器における受信擬似雑音符号(P 5
eudo N oise Code  以下PN符号と
称する)と基準PN符号との初期同期をとるための動作
を安定化しかつ復調されたデータに含まれる情報データ
のスタートタイミングを正確に検知するための改良に関
する。
[発明の概要] 受信信号に含まれる受信PN符号と受信側で発生される
基準PN符号との相関をとる相関器を備え1両符号の該
相関器における初期同期をとるために第1の整合フィル
タで相関器出力と全てのビットが“1”又は“0”のパ
ターンとの一致の有無が判定され、かつ復調されたデー
タは第2の整合フィルタによりパーカー符号(BAKE
R符号)又はその位相反転したものから成るパターンと
一致した時の出力で情報データのスタートタイミングを
検知するようにしたスペクトラム拡散受信機である。
[従来の技術] スペクトラム拡散通信では、第9図(a)に示すように
、データで2進符号の一つである擬似雑音符号を変調し
、変調されたPN符号で搬送波を変調して送信する。図
中31はデータ、32は変調器、33はPN符号発生器
、34は搬送波発生器、35は変調器、36はアンテナ
を意味する。
受信側では、第9図(b)に示すように、その信号を受
信し、整合フィルタにおいて、基準となるPN符号との
相関をとり、雨符号が一致した時及びその近傍に現われ
る相対的に大きな振幅の自己相関波形(以下本明細書に
おいては、相関スパイク波形と称する)を処理してデー
タを復元する。
図中37はアンテナ、38は相関器、39は基準PN符
号発生器、40はデータ復調器、41はデータを表わす
整合フィルタの一つとしてコンボルバがある。
コンボルバは畳込み積分を行う機能素子であるが、基準
となる2進符号(以下本明細書においては、基準符号と
称する)が受信符号と時間反転した関係にあれば、相関
演算を行う整合フィルタとなる。
コンボルバの一例として、SAWコンボルバがある。S
AWコンボルバには、構造的に(1)圧電体とシリコン
の間に空隙を設けたもの、(2)圧電体とシリコンを酸
化膜を介して一体化したもの、(3)圧電体のみのもの
、等がありいずれも非線形特性を利用して、2信号の相
互作用によって積演算を行い、その結果を相互作用領域
上に設けられたゲートと呼ばれる電極において積分する
第10図はSAWコンボルバの構造を示す例で、図中4
2.43はトランスデユーサ、44は圧電体、45は酸
化膜、46はシリコン、47はゲート電極を示す。トラ
ンスデユーサ42より入力した信号5(t)は図の右方
向へ、トランスデユーサ43より入力した信号は左方向
へ伝播する。圧電体−酸化膜−シリコン構造が有する非
線形特性により5(t)とr(t)の間に相互作用が生
じ、積演算が行われ、その結果がゲート電極47により
積分される6 ゲート電極17から出力される信号c(t)は、次式で
表わされる。
但し、Aは定数、Tはゲート電極下を音波が通過するに
要する時間(以下本明細書においてはゲート内遅延時間
と称する)、xは5(t)の伝播方向に測った距離、■
は音速である。
一般にPN符号は一定の周期を有している。送信側の作
り出す波形において、PN符号の1周期とデータ1ビツ
トの長さにある関係を持たせることが多い。ここでは説
明の容易さから、PN符号1周期と1データ・ビットの
長さが等しい場合を例にとる。
一方、ゲート内遅延時間とPN符号の関係も適宜選択で
きる。すなわちPN符号1周期に対して、ゲート内遅延
時間を短くする、等しくする、あるいは長くすることが
できる。ゲート内遅延時間は。
相関演算において、積分区間を意味している。PN符号
の相関特性上、積分区間がちょうど1周期に亘るのが好
ましい。そこで、本説明においては。
ゲート内遅延時間とPN符号1周期が等しい場合を例に
とることにする。
以上の関係を第11図(a)、(b)及び(c)に示す
。(a)はデータ、(b)はPN符号の配列を表わし1
以上の例においては1データ・ビットの長さとPN符号
1周期は同じで、Qに等しい。(c)はコンボルバの図
式的な断面図で、ゲート電極の長さL内の遅延時間は念
に等しい0以上は説明のための例であって、1データ・
ビットとPN符号1周期とゲート内遅延時間の関係は適
宜選択できる。
さて、実際の通信においては、受信側ではいつ送信され
た信号を受信するか不明であるから、−方のトランスデ
ユーサに基準信号を入力して信号の受信を待機している
。信号が受信されると、他方のトランスデユーサより、
コンボルバに供給される。受信信号と基準信号に含まれ
るそれぞれのPN符号が一致すると、コンボルバのゲー
ト電極より相関スパイク波形が得られる。しかし、両符
号がどのような位置で一致しているかは全く不明である
。両符号の一致する位置が正しく設定されなければ、デ
ータを正しく復元することはできない。例えば、第12
図(a)のような形で、両符号が一致した場合、受信符
号の半分にはデータ・ビットAが、残りの半分にはデー
タ・ビットBがのっている。図は上からデータ・ビット
、受信PN符号及び基準PNの配列を表わし、Lで示し
た領域はゲート電極下の相互作用領域を表わす。PNN
符号はPNN符号を時間反転したものである。
以上説明したように、受信符号と基準符号が、最初にど
の位置で一致しようとも、最終的には第12図(b)の
ような位置で一致するように、何らかの手段を講じなく
てはならない。このように。
信号を受信してから符号同志が第12図(b)の位置で
一致するまでを初期同期と呼ぶことにする。
初期同期が成立し、第12図(b)のような配置になっ
た後、受信PN符号のクロック周波数と基準PN符号の
クロック周波数に差がある場合には、第12図(b)の
配置から徐々に一致する位置がずれていく。そのずれは
、受信PN符号と基準PN符号の先頭が出会うたびに、 と表わされる。但し、式中f「は基準PN符号のクロッ
ク周波数、ftは受信PN符号のクロック周波数、Nは
PN符号1周期を構成するチップ数である。
すなわち、初期同期が成立しても、符号のクロック周波
数が異なると、一致する位置は正しい位置から徐々にず
れて、データが復調できなくなってしまう。このことは
“ずれ″を無くすためには、送信側と受信側に全く同一
のクロック周波数を用意しなくてはならないことを意味
する。クロック発振器としては、水晶発振器を基準とす
るのが一般的であるが、全く同一の周波数で発振する水
晶を複数個製造することは極めて困難であるばかりでな
く、温度や湿度等の環境を極めて正確に制御しなければ
ならない等の欠点がある。
このため上記欠点を改良すべく、前記相関スパイクを信
号処理してパルス(以下相関パルスと称する)を生成し
、この相関パルスによって基準PN符号を初期化(リセ
ット)することにより両PN符号の1周期におけるパタ
ーンを相関器上で一致させて前記初期同期を行う方法も
、例えば特願昭59−77789号に提案されている。
[発明が解決しようとする問題点] 上記方法により初期同期がとられてから、次に上記両符
号間の符号クロック周波数誤差による両符号のパターン
の位相誤差を補正する、即ち同期保持する必要があり、
上記方法によると、位相誤差は両符号が相関器上で一致
する毎に得られる相関パルスを所望のタイミングでゲー
トパルスにより抽出し、基QPN符号を初期化すること
によって同期保持を行っている。
しかしかかる従来の方法によると、雑音等による初期同
期の誤動作を生じる可能性が高く、また同期保持後の復
調データに含まれる情報データのスタートタイミングの
検知方法が確立しておらず実用上問題であった。
従って本発明の目的は上記初期同期の動作を安定化しか
つ復調データに含まれる情報データのスタートタイミン
グの検知を容易で正確とするにある。
[問題点を解決するための手段] 本発明は上記目的を達成するため、送信側ではデータを
PN符号でスペクトラム拡散変調して送信し、受信側で
は受信信号に含まれる受信PN符号と該受信側で発生さ
れる基準信号に含まれる基準PN符号との相関をとる相
関器により上記データを復調するスペクトラム拡散受信
機において、上記相関器出力を第1のパターン判定手段
に入力し、全てのビットが1”又は′0″のパターンと
一致した時の出力により上記相関器における両符号の初
期同期を行うと共に復調されたデータを第2のパターン
判定手段に入力し、所定のバーカー符号又はその位相反
転したものより成るパターンと一致した時の出力により
上記復調されたデータに含まれる情報データに含まれる
情報データのスタートタイミングを検知せしめるように
構成したことを特徴とする。
[作用] 第1のパターン判定手段の出力により上記基準PN符号
の位相を制御して相関器における上記両PN符号の一致
位置を正しく設定すると共に第2の判定手段の出力を外
部回路に与えて復調データのスタートタイミングを検知
させる。
[実施例コ 以下図面に示す実施例を参照して本発明を説明すると、
第1図は本発明によるスペクトラム拡散受信機の一実施
例で、1は相関器、2は2値化回路、3は第1の整合フ
ィルタ、4はアップダウンカウンタ、5は基準PN符号
発生器、6はサンプリングパルス及びウィンドパルス発
生器、7はディジタル位相ロックループ回路、8はPN
符号位相制御パルス生成回路、9は2値データ復調回路
、10は第2の整合フィルタである。
第1図において、2値化回路2は受信PN符号と基準P
N符号(チ)が相関器1において一致した時及びその近
傍に現われる相関スパイク(ニ)を、その極性の正側及
び負側に分離した相関パルス(ホ)を生成する。第1の
整合フィルタ3は2値化回路2から出力される相関パル
ス(ホ)のパターンが所定の判定パターンに一致した時
、パルス(へ)(初期同期検出信号)を出力する。
アップダウンカウンタ4は基準PN符号発生器5から出
力されるストローブパルスによって初期化され1例えば
マイクロプロセッサ等の外部回路から設定されるオフセ
ット値(イ)よりアップカウントを行うが、第1の整合
フィルタ3からパルス(へ)が出力されると、これによ
りトリガされてダウンカウントを行いボローパルス(ト
)を発生する。
基*PN符号発生器5は外部回路から設定される基準P
N符号の初期情報(ハ)に基づいて基準PN符号(チ)
及びその先頭(ットを示すストローブパルス(す)を出
力する。
サンプリング及びウィンドパルス発生器6は2値化回路
2から出力される相関パルス(ホ)をサンプリングしか
つ抽出するためのパルスを出力するサンプリングパルス
(ヌ)及びウィンドパルス(ル)を発生する。ディジタ
ル位相ロックループ回路7は相関器1に入力される受信
信号(ロ)に含まれる受信PN符号と基準信号に含まれ
基準PN符号(チ)の同期保持を行う。
PN符号位相制御パルス生成回路8はアップダウンカウ
ンタ4及びディジタル位相ロックループ7から出力され
るパルス(ト)及び(ヲ)によりトリガされて、基準P
N符号(チ)の位相制御パルス(ヨ)を出力する。2値
データ復調回路9は2値化回路2から出力される相関パ
ルス(ホ)及びサンプリング及びウィンドパルス発生器
6から出力されるウィンドパルス(ル)によって2値デ
ータの復調を行う。第2の整合フィルタ1oは2値デー
タ復調回路9から出力される2値データ(ヌ)が所定の
パターンに一致した時にパルス(し)を出力する。
なお上記各回路は図示していない外部回路から出力され
る受信動作起動パルスによりトリガされてそれぞれの動
作を開始する。
次に上述した本発明の実施例の動作をより詳細に説明す
るが、その説明を容易にするため、PN符号の1周期と
データ・ビットの長さが等しく、相関器1による積分区
間とPN符号1周期が等しい場合を例にとる。
外部回路から受信動作起動パルスが出力されると、基準
PN符号発生器5は外部回路により設定されたPN符号
の初期情報(ハ)に基づいて基準信号に含まれる基準P
N符号(チ)を相関器1に与える。スペクトラム拡散信
号が受信されると、受信信号(ロ)に含まれる受信PN
符号と基準PN符号(チ)が一致すると、相関器1から
相関スパイク(ニ)が2値化回路2に出力される。2値
化回路2は第2図に示すように相関スパイク(ニ)を正
側と負側に分離し相関パルス(ホ)を生成し、第1の整
合フィルタ3.ディジタル位相ロックループ7及び2値
データ復調回路9に与える。
さて、前述したように相関器1において前記両PN符号
がどのような位置で一致しているか不明であり1両符号
の一致する位置が正しく設定されなければ受信データを
正しく復調することができないので、最終的には第12
図(b)に示すような位置で一致するように初期同期を
行う必要があり、本発明では下記のようにしてこの初期
同期の動作を行う。
送信されてくるデータは第15図(a)に示すようにプ
リアンプルデータ及び情報データより構成される。
送信されてくるデータには第15図(b)に示すように
初期同期のための所定の第1のパターン(初期同期用パ
ターン)が含まれており、2値化回路2から出力される
相関パルス(ホ)は第1の整合フィルタ3に入力される
。第1の整合フィルタ3は相関パルス(ホ)のパターン
が設定されている所定のパターンに一致した時パルス(
へ)をアップダウンカウンタ4に出力する。
アップダウンカウンタ4は第3図に示すように第1の整
合フィルタ3からパルス(へ)が出力されるまで、基準
PN符号発生器5から出力される基準PN符号(チ)の
先頭ビットを示すストローブパルス(す)によって初期
化され、外部回路から設定されるオフセット値(イ)よ
りアップカウントを繰り返す、第1の整合フィルタ3か
らパルス(へ)が出力されると、アップダウンカウンタ
4は該パルスのタイミングでアップカウントからダウン
カウントに切り換り、カウンタ4のカウント値が0にな
った時、ボローパルス(ト)をPN符号位相制御パルス
生成回路8に出力する。
PN符号位相制御パルス生成回路8は上記ボローパルス
によりトリガされて基準PN符号(チ)の位相制御パル
ス(ヨ)を基準PN符号発生器5゜サンプリングパルス
及びウィンドパルス発生器6及びディジタル位相ロック
ループ回路に出力する。
上述した一連の動作により受信PN符号と基準PN符号
(チ)が一致するに至る。
第4図、第5図及び第6図は第1の整合フィルタ3の一
構成例を示す。
第4図において、11はシフトレジスタ、12はパルス
計数器、13は比較器である。
シフトレジスタ1は第5図に示すように複数のシフトレ
ジスタSR1〜SRnが直列に接続されており、各々は
符号クロックにより駆動され、一定の長さ毎に出力端子
が設定されており、それぞれの出力はパルス計数器12
に与えられる。
パルス計数器12は各シフトレジスタから並列に出力さ
れるパルスの総数をカウントし、そのカウントを2進デ
ータに変換して比較器13に出力する。このパルス計数
器12は例えば、第6図に示すように複数の半加算器1
4及び全加算器15から成る。
上記各シフトレジスタの並列出力は2個1組として各半
加算器14に入力され、半加算が行われる。その結果得
られた加算出力は2°位に、またキャリー出力は2″位
に割り当てることにより2進データに変換する。
更に2進データに変換した各々を全加算器15に入力し
て加算する。このようにしてシフトレジスタ11から並
列に出力されたパルスの総数は2進データに変換される
比較器13はパルス計数器12から出力される2進デー
タと外部回路により設定される閾値とを比較し、2進デ
ータが閾値に達した時にパルスを出力する。
上述した構成の第1の整合フィルタ3において、例えば
送信されてくる初期同期のためのデータのパターンが全
て“1”の場合、第12図(a)に示す場合であっても
相関スパイクは発生する。すなわち正側の相関スパイク
は相関器1の積分区間に相当する時間(以下遅延時間と
称する)Tの1/2の周期で発生し、負側の相関スパイ
クは発生しない。従って2値化回路2によって相関スパ
イクと同一周期で正側の相関スパイクが生成されるが、
負側の相関パルスは生成されない。
この相関パルスはシフトレジスタ11に入力されるが、
このシフトレジスタ11には第5図に示すように遅延時
間Tの1/2毎に出力端子が設定されている。従って正
常に信号が受信されているなら、 シフトレジスタ11
から遅延時間Tの1/2毎にパルスが増加しながら並列
に出力されて行き、パルス計数器12によって前述の如
く2進データに変換され、その後比較器13に外部回路
から設定された閾値に達すると、比較器13はパルスを
出力する。
第1の整合フィルタ3の上述した構成によれば、雑音等
により相関器1の出力に異常が生じても正常な相関パル
スのみに整合をとることが可能である。
なおシフトレジスタ11を構成する複数のシフトレジス
タSR1〜SRnに設定する出力端子の間隔は送信され
てくる初期同期のためのデータのパターンに対応して変
形される。
第7図及び第8図は第2の整合フィルタ10の一構成例
を示す。第7図において、21はシフトレジスタ、22
はパルス計数器、23は比較器である。
シフトレジスタ21は第8図に示すように、複数のシフ
トレジスタS R’、〜SR’nが直列に接続されて成
り、1データビツトの長さに等しい周期のクロックによ
り駆動され、各シフトレジスタには出力端子が設定され
ている。
シフトレジスタ21には復調データが入力され、第15
図(b)に示すようにプリアンプル、データに含まれて
いる情報データのスタートタイミングを検出するために
設定されたパターンに上記復調データが一致した時、全
てのシフトレジスタS R’、〜S R’nからパルス
が出力されるように、各シフトレジスタの出力にはイン
バータエNVが適宜接続されるようになっており、各シ
フトレジスタの出力はパルス計数器22に出力される。
パルス計数器22及び比較器23は前記のものと同様に
構成されており、パルス計数器22はシフトレジスタ2
1から出力されるパルスの総数をカウントして2進デー
タに変換し比較器23に出力する。比較器23はこの2
進データと外部回路から設定される閾値との比較を行い
、該2進データが閾値に達した時にパルスを出力する。
さて、上述のようにして初期同期が成立し、第12図(
b)に示すような両符号間の配置関係になる。
しかし両符号間の符号クロック周波数に誤差がある場合
には上記配置関係から徐々に両符号が一致する位置がず
れてゆく。即ち、初期同期が成立しても両符号間の符号
クロック周波数が異なると。
両符号が一致する位置は正常な位置から徐々にずれてし
まう。
このため本発明においては上記ずれ、即ち位相誤差を補
正して同期保持を行うべく下記の手段がとられている。
PN符号位相制御パルス生成回路8から出力された基準
PN符号(チ)の位相制御パルス(ヨ)によってサンプ
リングパルス及びウィンドパルス発生器6及びディジタ
ル位相ロックループ回路7は初期化される。
上記回路6は第13図に示すように、第12図(b)に
示すような正常な位置関係で得られる相関パルス(ホ)
に対しその時間的に前後にサンプリングパルスS□、S
2を発生し、上記回路7に出力する。該回路7はサンプ
リングパルスS、、S2によって相関パルス(ホ)を常
時サンプリングし、該相関パルスのずれ方向をモニター
する。
上記回路7はサンプリングが行われる毎に、内部のカウ
ンタによってその回数をカウントし、両サンプリングパ
ルスによるサンプリング回数の差があると、この差が所
定値に達した時に進みあるいは遅れのずれ量を示すパル
ス(ヲ)を前記回路8に出力する。
該回路8は上記パルス(ヲ)でトリガーされ、両サンプ
リングパルスによる相関パルスのずれ検出量に対応する
基準PN符号(チ)の位相制御パルスを基準PN符号発
生器5に与えその位相を制御する。これにより両符号間
の位相誤差は補正され同期を保持することができる。
以上説明したようにして受信PN符号及び基準PN符号
の相関器1における初期同期及びその同期保持が行われ
ることにより、2進データ復調回路9により下記のよう
にして正確なデータ復調を行うことができる。
第13図に示すように相関パルス(ボ)とサンプリング
パルスS工、s2の位置関係は常時保持される。
サンプリングパルス及びウィンドパルス発生器6は第1
3図に示す如くサンプリングパルスs1の立ち上りエツ
ジからサンプリングパルスs2の立ち下がりエツジまで
の間隔に等しい幅を有するウィンドパルス(ル)を発生
し、上記回路9に出力する。該回路9はウィンドパルス
(ル)により相関パルス(ホ)を抽出し正確なデータ復
調を行う。
次にこのように復調されたデータを外部回路によって処
理するには、初期同期成立後の情報データのスタートタ
イミングを検出する必要がある。
このため送信されてくるデータにはそのスタートタイミ
ングを検出するために設定された第2のパターンが、前
記初期同期のために設定された第1のパターンの後に含
まれている。また第2の整合回路10は上記第2のパタ
ーンに対応して重み付けされている。
前記復調されたデータ(り)は第2の整合回路10に与
えられ、第2のパターンとの一致の有無を判定されて、
一致した時パルス(し)が第2の整合回路10から出力
され、このパルスにより外部回路は復調データのスター
トタイミングを検知することができる。
而してこの場合、第1及び第2のパターンとして下記の
如く特定のパターンを用いると、特に好適である。
即ち、(a)第1のパターンとして全てのビットがtl
 I P+のパターン、第2のパターンとしてバーカー
 (BAKER)符号の位相反転したものから成るパタ
ーンを夫々用いるが、或いは(b)第1のパターンとし
て全てのビットがtt Ottのパターン、第2のパタ
ーンとしてバーカー符号(位相反転していない)から成
るパターンを夫々用いると共に第1及び第2の整合回路
4,1oを上記夫々のパターンに対応して重み付けする
上記(a)のような第1の特定パターンを用いると、第
12図(a)に示すような場合であっても相関スパイク
は発生する。即ち、相関スパイクは常時、相関器1の積
分区間に相当する遅延時間の1/2の周期で現われるの
で、初期同期の動作を高速化することができる。
また上記(a)のような第2の特定パターンを用いると
、第14図(b)に示すバーカー符号の優れた自己相関
特性により上述の如く初期同期が早期に終了しても、そ
の時の第1の特定パターンによるスプリアスは全て正側
に現われるので、このスプリアスとスタートタイミング
の検出パルスの分離は容易である6 同様に上記(b)のような第1の特定パターンを用いて
も初期同期の動作を高速化することが可能で、また上記
(、b)のような第2の特定パターンを用いると、第1
4図(a)に示すような自己相関特性により上記と同様
な効果が得られる60発明の効果] 以上説明した所から明らかなように本発明によれば、初
期同期及び復調データのスタートタイミングを検知する
ために前記した特定のパターンを用いることにより、初
期同期の動作を安定かつ高速化することができ、しかも
初期同期が早期に成立し、初期同期を行うためのデータ
のパターンによるスプリアスとデータのスタートタイミ
ング検出パルスを容易に分離することが可能になる。
【図面の簡単な説明】
第1図は本発明の一実施例を示すブロック図。 第2図は上記実施例における2値化回路の動作説明用タ
イミングチャート、第3図は上記実施例の初期同期動作
説明用タイミングチャート、第4図。 第5図及び第6図は上記実施例における第1の整合フィ
ルタの一構成例を示すブロック図、第7図及び第8図は
上記実施例における第2の整合フィルタの一構成例を示
すブロック図、第9図は従来のスペクトラム拡散送信機
(a)及び受信機(b)の摺成を示すブロック図、第1
0図はコンポルバの構造の一例を示す断面図、第11図
はデータ・ビット及びPN符号の配列とゲート電極の関
係を示す図、第12図(a)及び(b)は受信PN符号
と基準PN符号との正しい配列が必要であることを示す
図及び第13図は上記実施例の同期保持動作及びデータ
復調説明用の波形図、第14図(a)はバーカー符号、
同図(b)はその位相反転したものの自己相関特性を示
す図、第15図は送信データ及びプリアンプルデータの
構成図である。 1・・・・・・・・・相関器、2・・・・・・・・・2
値化回路、3・・・・・・・・・第1の整合フィルタ、
4・・・・・・・・・アップダウンカウンタ、5・・・
・・・・・・基準PN符号発生器、6・・・・・・・・
・サンプリングパルス及びウィンドパルス発生器、7・
・・・・・・・・ディジタル位相ロックループ回路、8
・・・・・・・・・PN符号位相制御パルス生成回路、
9・・・・・・・・・2値データ復調回路、10・・・
・・・・・・第2の整合フィルタ。 特許出願人     クラリオン株式会社代理人  弁
理士  永 1)武 三 部第4図 第5図 @6図 第7図 第8図 麩 第9図 花 第10図 第11図 第12図 第13図 第1q図 ヂリ7ンブル子−ブ 第14図 (a) 鍔間□ (b) 碕間□ 手続補、正置 す\ 昭和63年10月 〆日

Claims (2)

    【特許請求の範囲】
  1. (1)送信側ではデータをPN符号でスペクトラム拡散
    変調して送信し、受信側では受信信号に含まれる受信P
    N符号と該受信側で発生される基準信号に含まれる基準
    PN符号との相関をとる相関器により上記データを復調
    するスペクトラム拡散受信機において、上記相関器出力
    を第1のパターン判定手段に入力し、全てのビットが“
    1”又は“0”のパターンと一致した時の出力により上
    記相関器における両符号の初期同期を行うと共に復調さ
    れたデータを第2のパターン判定手段に入力し、所定の
    バーカー符号又はその位相反転したものより成るパター
    ンと一致した時の出力により上記復調されたデータに含
    まれる情報データのスタートタイミングを検知せしめる
    ように構成したことを特徴とするスペクトラム拡散受信
    機。
  2. (2)前記第1の判定手段が、全てのビットが“1”又
    は“0”のパターンに対応して重み付けされた第1の整
    合フィルタを含み、かつ前記第2の判定手段が、所定の
    バーカー符号又はその位相反転したものより成るパター
    ンに対応して重み付けされた第2の整合フィルタを含ん
    でいることを特徴とする特許請求の範囲第1項記載のス
    ペクトラム拡散受信機。
JP62283055A 1987-10-09 1987-11-11 スペクトラム拡散受信機 Expired - Lifetime JPH0752854B2 (ja)

Priority Applications (6)

Application Number Priority Date Filing Date Title
JP62283055A JPH0752854B2 (ja) 1987-11-11 1987-11-11 スペクトラム拡散受信機
US07/256,394 US4943975A (en) 1987-10-09 1988-10-07 Spread spectrum communication receiver
GB8823641A GB2211053B (en) 1987-10-09 1988-10-07 Spread spectrum communication receiver
DE3834457A DE3834457C2 (de) 1987-10-09 1988-10-10 Spread-Spektrum-Empfänger
GB9107842A GB2243980A (en) 1987-10-09 1991-04-11 Spread spectrum communication receiver.
GB9107841A GB2243979B (en) 1987-10-09 1991-04-11 Spread spectrum communication receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62283055A JPH0752854B2 (ja) 1987-11-11 1987-11-11 スペクトラム拡散受信機

Publications (2)

Publication Number Publication Date
JPH01126034A true JPH01126034A (ja) 1989-05-18
JPH0752854B2 JPH0752854B2 (ja) 1995-06-05

Family

ID=17660618

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62283055A Expired - Lifetime JPH0752854B2 (ja) 1987-10-09 1987-11-11 スペクトラム拡散受信機

Country Status (1)

Country Link
JP (1) JPH0752854B2 (ja)

Also Published As

Publication number Publication date
JPH0752854B2 (ja) 1995-06-05

Similar Documents

Publication Publication Date Title
US4943975A (en) Spread spectrum communication receiver
US4691326A (en) Spread-spectrum communication system
US8014483B2 (en) Method of acquiring initial synchronization in impulse wireless communication and receiver
JPS5915231B2 (ja) 同期デ−タ伝送システムにおける初期位相測定方法
JPH01126034A (ja) スペクトラム拡散受信機
JPH0198338A (ja) スペクトラム拡散受信機
JPH01126035A (ja) スペクトラム拡散受信機
JPH0198340A (ja) スペクトラム拡散受信機
JPH01117528A (ja) スペクトラム拡散受信機
EP0271218B1 (en) Establishment of bit synchronization in a data transmitting/receiving system
US4361897A (en) Circuit arrangement for clock pulse recovery at the receiving end of digital clock-controlled data transmission systems
JPH0198339A (ja) スペクトラム拡散受信機
JP2733774B2 (ja) 弾性表面波マッチドフィルタを用いた受信復調回路
JP2770965B2 (ja) スペクトラム拡散通信用受信装置
SU489254A1 (ru) Радиолини с шумоподобными сигналами с совмещением каналов синхронизации и информации
SU1069182A1 (ru) Устройство синхронизации коррел ционного приемника псевдослучайных сигналов
JPH02228142A (ja) スペクトラム拡散受信機
US3074019A (en) Pulse separator and repetition-rate discriminator
SU585619A2 (ru) Устройство синхронизации с -последовательностью
SU1062880A1 (ru) Устройство выделени тактовых импульсов
JPH06276177A (ja) 符号同期制御方式
SU1418919A1 (ru) Устройство дл измерени достоверности передачи информации
JPH057195A (ja) スペクトラム拡散受信機の2値化回路
JPH02226825A (ja) スペクトラム拡散受信機
SU1635278A1 (ru) Устройство дл приема сигналов с относительной фазовой модул цией