JPH01114946A - 同期型デバグ方式 - Google Patents

同期型デバグ方式

Info

Publication number
JPH01114946A
JPH01114946A JP62273802A JP27380287A JPH01114946A JP H01114946 A JPH01114946 A JP H01114946A JP 62273802 A JP62273802 A JP 62273802A JP 27380287 A JP27380287 A JP 27380287A JP H01114946 A JPH01114946 A JP H01114946A
Authority
JP
Japan
Prior art keywords
point
program
debugging
synchronization
debug
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP62273802A
Other languages
English (en)
Inventor
Mitsuo Kurono
黒野 満夫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP62273802A priority Critical patent/JPH01114946A/ja
Publication of JPH01114946A publication Critical patent/JPH01114946A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Debugging And Monitoring (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はプログラムデバグ時においてデバグ対象プログ
ラムのある指定ポイントでプログラムを中断させ(同期
処理)、異なる指定ポイントで再開させることが(同期
解除)できる同期型デバグ方式に関する。
〔従来の技術〕
従来のデバグ方式は、指定ポイントでメモリの内容、レ
ジスタの内容等の情報収集、メモリの内容の変更、レジ
スタの内容の変更ということを行なうことによりデバグ
処理を行なっていた。
〔発明が解決しようとする問題点〕
上述した従来のデバグ方式はデバグ対象プログラムの指
定ポイントで中断させたり(同期処理)、指定ポイント
で再開させたり(同期解除処理)することができないた
め、デバグ対象プログラムのある処理が行なわれる時に
デバグ環境条件が成立するまでプログラムを待ち合わせ
し、デバグ環境条件が成立した時に待ち合わせ解除を行
なうといったデバグ処理を行なうことが出来ないという
欠点がある。
〔問題点を解決するための手段〕
本発明は、デバグ対象プログラムの指定ポイントを検出
するデバグポイント検出機構と、前記デバグポイント検
出機構により検出された第1の指定ポイントにおいて前
記デバグ対象プログラムの実行を中断する同期処理を行
なう同期機構と、前記デバグポイント検出機構により検
出された第2の指定ポイントにおいて前記中断されたプ
ログラムを再開する同期解除処理を行なう同期解除機構
とを有している。
〔実施例〕
次に本発明の一実施例について図面を用いて説明する。
第1図は本発明の詳細な説明するブロック図である。デ
バグ対象プログラムA4の指定ポイントaを通過した時
にデバグポイント検出機構1が、指定ポイントaを認識
し、同期必要ポイントであれば、同期機構2によりプロ
グラムAの実行を中断し同期させる。その後デバグ対象
プログラムB5内の指定ポイントbを通過した時に、デ
バグボインド検出機横1が指定ポイントbを認識し、指
定ポイントaに対する同期解除必要ポイントであれば、
同期解除機構3によりプログラムA4の実行を再開し同
期解除を行なう。このようにしてデバグ対象プログラム
の特定ポイント間で、デバグ時に同期処理を行なう。
〔発明の効果〕
本発明によってデバグ対象プログラムの特定ポイント間
でデバグ時に同期処理を行なうことにより、デバグ対象
プログラムのある処理が行なわれる時に、デバグ環境条
件が成立するまでプログラムを同期(中断)させ、デバ
グ環境条件が成立した時に同期解除(再開)を行なうと
いったプログラム間のタイミングをとりながらのデバグ
を行なうことができる効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例の構成を示すブロック図であ
る。 1・・・デバグポイント検出機構、2・・・同期機構、
3・・・同期解除機構、4・・・デバグ対象プログラム
A、5・・・デバグ対象プログラムB。

Claims (1)

    【特許請求の範囲】
  1. デバグ対象プログラムの指定ポイントを検出するデバグ
    ポイント検出機構と、前記デバグポイント検出機構によ
    り検出された第1の指定ポイントにおいて前記デバグ対
    象プログラムの実行を中断する同期処理を行なう同期機
    構と、前記デバグポイント検出機構により検出された第
    2の指定ポイントにおいて前記中断されたプログラムの
    実行を再開し同期解除処理を行なう同期解除機構とを有
    し、デバグ対象プログラムの特定ポイント間で同期処理
    を行なうことを特徴とする同期型デバグ方式。
JP62273802A 1987-10-28 1987-10-28 同期型デバグ方式 Pending JPH01114946A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62273802A JPH01114946A (ja) 1987-10-28 1987-10-28 同期型デバグ方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62273802A JPH01114946A (ja) 1987-10-28 1987-10-28 同期型デバグ方式

Publications (1)

Publication Number Publication Date
JPH01114946A true JPH01114946A (ja) 1989-05-08

Family

ID=17532780

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62273802A Pending JPH01114946A (ja) 1987-10-28 1987-10-28 同期型デバグ方式

Country Status (1)

Country Link
JP (1) JPH01114946A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001134466A (ja) * 1999-11-08 2001-05-18 Fujitsu Ltd デバッグ装置及び方法並びにプログラム記録媒体

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001134466A (ja) * 1999-11-08 2001-05-18 Fujitsu Ltd デバッグ装置及び方法並びにプログラム記録媒体

Similar Documents

Publication Publication Date Title
JP2001134466A (ja) デバッグ装置及び方法並びにプログラム記録媒体
JPS63238630A (ja) マイクロプロセツサの割込み制御装置
CA2434292C (en) Information processing apparatus
JPH01114946A (ja) 同期型デバグ方式
JPH03244040A (ja) 並列走行型デバグ方式
JPH01205349A (ja) 時間待ち可能型デバグ方式
JPH06168144A (ja) リアルタイムタスクのデッドライン検出・処理方法
JPS6033654A (ja) マイクロプロセツサ間デ−タ転送方式
JPH052500A (ja) マルチプロセツサシステムのソフトウエアテスタ
JP2550708B2 (ja) デバッグ方式
JPS62147558A (ja) シ−ケンサ
JPS6330649B2 (ja)
JP2006079142A (ja) マルチプロセッサ装置
JPH0363867A (ja) プログラム同期処理方式
JPS6349249B2 (ja)
JPS62174863A (ja) マルチプロセツサシステムにおける時刻同期方式
JPS6132699B2 (ja)
JPH0433127A (ja) チェックポイント制御方式
JPS61183705A (ja) プログラマブルコントロ−ラの演算トレ−ス処理方法
JPS61246868A (ja) 同期制御方法
JPS6022249A (ja) プロセス割込みの解析方法
JPH0581041A (ja) 情報処理装置
JPH02264328A (ja) プログラム自動起動方式
JPS6114548B2 (ja)
JPH01124037A (ja) メモリダンプ方式