JPH01108812A - 位相同期回路 - Google Patents

位相同期回路

Info

Publication number
JPH01108812A
JPH01108812A JP62263815A JP26381587A JPH01108812A JP H01108812 A JPH01108812 A JP H01108812A JP 62263815 A JP62263815 A JP 62263815A JP 26381587 A JP26381587 A JP 26381587A JP H01108812 A JPH01108812 A JP H01108812A
Authority
JP
Japan
Prior art keywords
signal
phase
voltage
missing
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP62263815A
Other languages
English (en)
Inventor
Shoichiro Funato
舟戸 昭一郎
Takashi Hoshino
隆司 星野
Takashi Takeuchi
崇 竹内
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP62263815A priority Critical patent/JPH01108812A/ja
Publication of JPH01108812A publication Critical patent/JPH01108812A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔発明の利用分野〕 本発明は、記録媒体から再生された再生信号に位相同期
した信号を取り出す位相同期回路に関し。
特に、信号欠落による同期はずれを防止した位相同期回
路に関するものである。
〔従来の技術〕
従来の位相同期回路としては1例えば、特開昭58−1
90135号公報に記載されているように1通常は、電
圧制御発振器(以下、VCOと言う。)の制御電圧とし
て、位相比較器からの位相誤差信号を入力しているが、
信号検出器により入力信号の欠落を検出した時は、vC
Oの制御電圧として、信号欠落直前の位相比較器からの
位相誤差信号に相当する電圧を入力することで、入力信
号の欠落によるVCOの出力周波数の変動、言い換えれ
ば、再生クロックの変動を最小限に抑さえ、同期はずれ
を防止するようになっていた。
〔発明が解決しようとする問題点〕
上記した従来技術は、入力信号欠落中の再生クロックの
変動を抑えることを目的としており、信号欠落回復直後
に起こる再生クロックの変動についての配慮がなされて
いなかった。
即ち、上記した従来技術においては、信号欠落中も、位
相比較器は位相比較を行っており、vCOの制御電圧と
して入力されないだけで1位相比較器からは位相誤差信
号が出力され続けている。
そして、信号欠落が回復して、vCOの制御電圧として
前記位相比較器からの位相誤差信号に切り換わった時、
VCOの制御電圧としては、瞬間的に、信号欠落中の位
相誤差の大きい位相誤差信号が入力されるため、信号欠
落が回復した直後においては、再生クロックが大きく変
動することがあり、その結果、同期はずれを越こしてし
まうという問題があった。
一本発明の目的は、信号欠落中の再生クロックの変動を
抑え、かつ、信号欠落回復直後の再生クロックの変動を
抑えることにより、信号欠落に起因する位相同期回路の
同期はずれを防ぐことにある。
〔問題点を解決するための手段〕
上記した目的を達成するために、本発明では、vcoと
、該vCoからの発振出力を分周する分周回路と、記録
媒体から再生された再生信号と前記分周回路からの分周
出力とをそれぞれ入力し、両者の位相を比較して、その
比較結果を出力する位相比較器と、該位相比較器からの
比較出力を入力しその低域成分だけを通過させるローパ
スフィルタと、から成り、該ローパスフィルタからの出
力電圧によって前記vCoの発振周波数を制御すること
により、該vCOの発振出力として前記再生信号に位相
同期した信号を得る位相同期回路において、前記再生信
号を入力し、該再生信号の信号欠落を検出する信号欠落
検出手段と、該信号欠落検出手段が前記再生信号の信号
欠落を検出した際は、前記比較出力の前記ローパスフィ
ルタへの入力を禁止し、信号欠落直前に保持する前記比
較出力の電圧を前記ローパスフィルタへ入力する第1の
手段と、前記信号欠落検出手段が前記再生信号の信号欠
落を検出した際は、生成された疑似パルスを前記再生信
号の代わりに前記位相比較器に入力する第2の手段と、
を設けるようにした。
〔作用〕
前記信号欠落検出手段が前記再生信号の信号欠落を検出
した際は、前記第1の手段によって、前記比較出力の前
記ローパスフィルタへの入力が禁止され、信号欠落直前
に保持された前記比較出力の電圧が前記ローパスフィル
タへ入力される。これにより、前記vCOは、信号欠落
中は、信号欠落直前に保持された前記比較出力の電圧に
よって、その発振周波数が一定値に制御されるため、そ
の発振出力、即ち、再生クロックとしては、信号欠落に
よる大きな変動は起こらない。
また、前記信号欠落検出手段が前記再生信号の信号欠落
を検出した際は、前記第2の手段によって、前記再生信
号の代わりに、生成された疑似パルスが前記位相比較器
に入力される。これにより、信号欠落中における前記比
較出力の大きさ、即ち、位相誤差は、信号の欠落した前
記再生信号をそのまま前記位相比較器に入力した場合に
比べて極めて小さくなり、そのため、信号欠落が回復し
て、前記比較出力が前記ローパスフィルタへ入力されて
も、その際の前記比較出力の大きさ、即ち1位相誤差は
極めて小さいので、信号欠落回復直後における再生クロ
ックの変動は低減することができる。
この様にして本発明によれば、信号欠落中及び信号回復
直後の再生クロックの変動を抑えることができ、信号欠
落に起因する同期はずれを防止することができる。
〔実施例〕
以下、本発明の第1の実施例を第1図により説明する。
第1図は、本発明の第1の実施例としての位相同期回路
を示すブロック図である。
本実施例における位相同期回路は、第1図に示す様に、
信号欠落検出保護回路1と、信号欠落時に補充信号とし
て疑似パルスを加えるためのゲート回路2と、位相比較
器3と1位相比較器3がらローパスフィルタ5への位相
誤差信号の入力を禁止するためのホールド回路4と、ロ
ーパスフィルタ(以下、LPFと言う)とvC○6と、
分周回路7を有する。
本実施例における通常の動作は、光ディスクなどの記録
媒体からのリファレンス信号が、ゲート回路2を通して
位相比較器3に入力される。そして、vC○6の出力を
分周回路7によって分周した分周信号と該リファレンス
信号とが位相比較器3において位相比較され1位相差に
応じた位相誤差信号が出力される。該位相誤差信号は、
LPF5によって、高周波成分が除去されて直流電圧と
なり、vco制御電圧として、VCO6に入力される。
そして、該直流電圧により、VCO6は。
該リファレンス信号に同期した再生クロックを発生する
。該再生クロックは、前述の如く、分周回路7によって
分周され、位相比較器3へ入力される。
光ディスクなどの記録媒体からのリファレンス信号がデ
ィスクの欠陥や検出ミス等により、欠落した場合の本実
施例の動作を以下、説明する。
信号欠落検出保護回路1は、リファレンス信号の欠落を
検出し、信号欠落時には疑似パルスa及びゲート信号す
をそれぞれ発生する。発生された信号のうち、疑似パル
スaはゲート回路2へ、ゲート信号すはホールド回路4
へそれぞれ入力される。
ゲート回路2は、入力された疑似パルスaを、前記リフ
ァレンス信号の欠落した信号の代わりに出力して位相比
較器3へ入力する。位相比較器3は、入力された疑似パ
ルスaと分周回路7の出力である分周信号とを位相比較
し、位相差に応じた位相誤差信号を出力する。
一方、ホールド回路4は、前述の如く入力されたゲート
信号すによって、信号欠落直前に前記位相比較器3より
入力された位相誤差信号の電圧を保持し、信号欠落中は
、前記位相比較器3より入力される位相誤差信号をLP
F5へ出力せず、保持している直流電圧をLPF5へ出
力する。
出力された直流電圧は、LPF5を介して後、vC○制
御電圧として、vC○6へ入力される。
VCO6では、入力された直流電圧によって、リファレ
ンス信号に同期した再生クロックを発生する。
以上述べたように、前記ホールド回路4はゲート信号す
によって、信号欠落中は、前記位相比較器3より入力さ
れる位相誤差信号をLPF5へ出力せず、保持している
電圧をLPF5へ出力iる。
それにより、VCO6は、リファレンス信号欠落中は、
信号欠落直前の位相比較による直流電圧により、再生ク
ロックを発生するため、信号欠落による再生クロックの
変動は起こらない。
又、位相比較器3は、リファレンス信号欠落中は、リフ
ァレンス信号の欠落した信号に代えて、疑似パルスaと
分周信号との位相比較を行う。この時、両者の位相差は
、リファレンス信号の欠落した信号と分周信号との位相
比較によって得られる位相差に比べて極めて小さい。従
って、リファレンス信号欠落回復直後に、位相比較器3
より出力される位相差も又、極めて小さなものとなり、
従って、信号欠落回復直後の再生クロックの変動は低減
される。
この様にして、本実施例によれば、信号欠落中及び信号
欠落回復直後の再生クロックの変動を抑えることができ
るので、信号欠落に起因する同期はずれを防止すること
ができる。
本発明の第2の実施例を第2図を用いて以下。
説明する。
第2図は本発明の第2の実施例を示すブロック図である
本実施例における位相同期回路は、信号欠落検出回路8
と、欠落した信号の代おりに疑似パルスを加えるための
OR回路9と、位相比較器3と、位相誤差信号を入力し
て、その位相誤差がゼロとなる度にクリアーしながら、
一定の時間間隔でカウントを行い、そのカウント値が一
定の長さ以上になうた時に、信号欠落と見なして疑似パ
ルスを発生するカウンタ回路1oと、信号欠落中は位相
比較器3からLPF5への位相誤差信号の入力を禁止す
るホールド回路4と、LPF5と、VCO6と、分周回
路7と、を有する。
以下、本実施例の動作の説明をする。
記録媒体からのリファレンス信号に、欠落がない場合、
該リファレンス信号は、OR回路9を素通りして位相比
較器3に入力される。そして1分周回路7の出力である
分周信号と該リファレンス信号とが、位相比較器3にお
いて位相比較され。
位相差に応じた位相誤差信号が出力される。該位相誤差
信号は、ホールド回路4を通りLPF5に入力される。
該位相誤差信号は、LPF5において高周波成分が除去
されて直流電圧となり、vCO制御電圧としてvcoe
に入力される。そして、該直流電圧によって、VCO6
は再生クロックを発生する。該再生クロックは分周回路
7によって分周され、前述の如く分周信号として位相比
較器3へ入力される。
次に、リファレンス信号に欠落があった場合の動作を説
明する。
リファレンス信号と分周信号との位相差がゼロであれば
、位相比較器3から出力される位相誤差信号の大きさは
ゼロである。しかし、リファレンス信号が欠落すると、
リファレンス信号と分周信号との位相差は時間と共に大
きくなるので1位相誤差信号の大きさも時間と共に大き
くなる。
そこで、カウンタ回路10では、位相比較器3から出力
される位相誤差信号を入力して、その大きさがゼロにな
る毎にクリアーしながら、一定の時間間隔でカウントを
行い、そのカウント値が成る値以上になったら、疑似パ
ルスaを発生する。
即ち、リファレンス信号が欠落した場合は、位相誤差信
号の大きさは前述の如く時間と共に大きくなるので、カ
ウンタ回路10のカウント値もクリアーされることなく
大きくなり、ついには前述の成る値を越えてしまい、そ
の結果、疑似パルスa lp<発生されて、OR回路9
に入力される。
入力された疑似パルスaはOR回路9において前記リフ
ァレンス信号に付加されるため、位相比較器3から出力
される位相誤差信号の大きさは。
疑似パルスaが発生した時点で小さくなり、従って、リ
ファレンス信号の欠落中においても、位相比較器3から
出力される位相誤差信号の大きさを小さくする事ができ
る。
一方、リファレンス信号に欠落があった場合、信号欠落
検出回路8により信号欠落が検出されて、ゲート信号す
が発生され、ホールド回路4に入力される。該ホールド
回路4にゲート信号すが入力されると、第1の実施例と
同様に、ゲート信号すによって、信号欠落直前に前記位
相比較器3より入力された位相誤差信号の電圧を保持し
、信号欠落中は、前記位相比較器3より入力される位相
誤差信号をLPF5へ出力せず、保持している直流電圧
をLPF5へ出力する。
出力された直流電圧は、LPF5を介して後、vCO制
御電圧として、VCO6へ入力される。
VCO6では、入力された直流電圧によって、リファレ
ンス信号に同期した再生クロックを発生する。
以上述べたように、ホールド回路4によって、信号欠落
中は、前記位相比較器3より入力される位相誤差信号を
LPF5へ出力せず、保持している電圧をLPF5へ出
力するので、第1の実施例と同様に、信号欠落による再
生クロックの変動は起こらない、また、カウンタ回路1
0及びOR回路9によって、信号欠落中の位相誤差信号
の大きさを小さくすることができるので、信号欠落回復
直後の再生クロックの変動を抑えることができる。
(発明の効果〕 以上述べたように、本発明によれば、信号欠落時におい
て、位相比較器からの比較出力をローパスフィルタへ入
力することを禁止し、信号欠落直前に保持する前記比較
出力の電圧をローパスフィルタへ入力すると共に、生成
された疑似パルスを再生信号の代わりに位相比較器に入
力することにより、信号欠落中及び信号回復直後の再生
クロックの変動を抑えることができ、信号欠落に起因す
る同期はずれを防止することができる。従って、信号欠
落時においても、信頼性の高い再生クロックを得ること
ができる。
【図面の簡単な説明】
第1図は本発明の第1の実施例としての位相同期回路を
示すブロック図、第2図は本発明の第2の実施例として
の位相同期回路を示すブロック図、である。 1・・・信号欠落検出保護回路、2・・・ゲート回路。 3・・・位相比較器、4・・・ホールド回路、5・・・
ローパスフィルタ、7,6・・・電圧制御発振器、7・
・・分周回路、8・・・信号欠落検出回路、9・・・O
R回路。 10カウンタ回路。

Claims (1)

    【特許請求の範囲】
  1. 1、電圧制御発振器と、該電圧制御発振器からの発振出
    力を分周する分周回路と、記録媒体から再生された再生
    信号と前記分周回路からの分周出力とをそれぞれ入力し
    、両者の位相を比較して、その比較結果を出力する位相
    比較器と、該位相比較器からの比較出力を入力しその低
    域成分だけを通過させるローパスフィルタと、から成り
    、該ローパスフィルタからの出力電圧によって前記電圧
    制御発振器の発振周波数を制御することにより、該電圧
    制御発振器の発振出力として前記再生信号に位相同期し
    た信号を得る位相同期回路において、前記再生信号を入
    力し、該再生信号の信号欠落を検出する信号欠落検出手
    段と、該信号欠落検出手段が前記再生信号の信号欠落を
    検出した際は、前記比較出力の前記ローパスフィルタへ
    の入力を禁止し、信号欠落直前に保持する前記比較出力
    の電圧を前記ローパスフィルタへ入力する手段と、前記
    信号欠落検出手段が前記再生信号の信号欠落を検出した
    際は、生成された疑似パルスを前記再生信号の代わりに
    前記位相比較器に入力する手段と、を設けたことを特徴
    とする位相比較回路。
JP62263815A 1987-10-21 1987-10-21 位相同期回路 Pending JPH01108812A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62263815A JPH01108812A (ja) 1987-10-21 1987-10-21 位相同期回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62263815A JPH01108812A (ja) 1987-10-21 1987-10-21 位相同期回路

Publications (1)

Publication Number Publication Date
JPH01108812A true JPH01108812A (ja) 1989-04-26

Family

ID=17394625

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62263815A Pending JPH01108812A (ja) 1987-10-21 1987-10-21 位相同期回路

Country Status (1)

Country Link
JP (1) JPH01108812A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100493000B1 (ko) * 1998-05-12 2005-09-26 삼성전자주식회사 광학 시스템의 에러 성분에 대한 안정화 기능을 갖는 위상 동기루프 및 그 안정화 방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100493000B1 (ko) * 1998-05-12 2005-09-26 삼성전자주식회사 광학 시스템의 에러 성분에 대한 안정화 기능을 갖는 위상 동기루프 및 그 안정화 방법

Similar Documents

Publication Publication Date Title
USRE41235E1 (en) Phase locked loop circuit
JP3084151B2 (ja) 情報処理システム
JPH01108812A (ja) 位相同期回路
JPS5957530A (ja) 位相同期回路
US6114889A (en) Phase locked loop for recovering clock
US4351000A (en) Clock generator in PCM signal reproducing apparatus
JP2795008B2 (ja) 位相同期発振回路の耐入力クロック断回路方式
JPS6342522A (ja) 位相同期ル−プ回路
JPS63116521A (ja) 周波数−電圧変換器
KR100273965B1 (ko) 주파수위상동기루프
JPS59117720A (ja) デイジタル位相同期回路
KR930004859B1 (ko) 위상 고정 루프 회로의 위상 검출장치
JPH09130237A (ja) Pll回路及び転送データ信号処理装置
JPH01198828A (ja) フェーズロックドループ回路
KR20020042161A (ko) 피엘엘(pll) 회로의 록 검출 회로
JPH0722943A (ja) Pll装置
JPH0380644A (ja) デジタル位相同期回路
JPH0322773A (ja) 位相同期型発振回路
JPH0661850A (ja) 位相同期回路
JPH02152319A (ja) 位相比較回路
JPH039615A (ja) 位相同期型発振回路
JPS6177169A (ja) Pll回路におけるロツク安定化装置
JPH0575590A (ja) 同期クロツク生成回路
JPH03222519A (ja) 位相同期発振器
JPS6074819A (ja) 位相同期回路