JP7462626B2 - パターニング応用のための高密度炭素膜 - Google Patents

パターニング応用のための高密度炭素膜 Download PDF

Info

Publication number
JP7462626B2
JP7462626B2 JP2021521399A JP2021521399A JP7462626B2 JP 7462626 B2 JP7462626 B2 JP 7462626B2 JP 2021521399 A JP2021521399 A JP 2021521399A JP 2021521399 A JP2021521399 A JP 2021521399A JP 7462626 B2 JP7462626 B2 JP 7462626B2
Authority
JP
Japan
Prior art keywords
substrate
mhz
bias
electrostatic chuck
watts
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2021521399A
Other languages
English (en)
Other versions
JP2022505395A (ja
JPWO2020086241A5 (ja
Inventor
エスワラナンド ベンカタサブラマニアン,
サミュエル イー. ゴットハイム,
プラミット マンナ,
アビジット ビー. マリック,
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Applied Materials Inc
Original Assignee
Applied Materials Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Applied Materials Inc filed Critical Applied Materials Inc
Publication of JP2022505395A publication Critical patent/JP2022505395A/ja
Publication of JPWO2020086241A5 publication Critical patent/JPWO2020086241A5/ja
Priority to JP2024049050A priority Critical patent/JP2024096717A/ja
Application granted granted Critical
Publication of JP7462626B2 publication Critical patent/JP7462626B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • H01J37/32715Workpiece holder
    • H01J37/32724Temperature
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/033Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers
    • H01L21/0334Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane
    • H01L21/0337Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane characterised by the process involved to create the mask, e.g. lift-off masks, sidewalls, or to modify the mask, e.g. pre-treatment, post-treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • H01L21/02274Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition in the presence of a plasma [PECVD]
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/26Deposition of carbon only
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/26Deposition of carbon only
    • C23C16/27Diamond only
    • C23C16/272Diamond only using DC, AC or RF discharges
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/455Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for introducing gases into reaction chamber or for modifying gas flows in reaction chamber
    • C23C16/45523Pulsed gas flow or change of composition over time
    • C23C16/45525Atomic layer deposition [ALD]
    • C23C16/45527Atomic layer deposition [ALD] characterized by the ALD cycle, e.g. different flows or temperatures during half-reactions, unusual pulsing sequence, use of precursor mixtures or auxiliary reactants or activations
    • C23C16/45536Use of plasma, radiation or electromagnetic fields
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/46Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for heating the substrate
    • C23C16/463Cooling of the substrate
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/50Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating using electric discharges
    • C23C16/505Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating using electric discharges using radio frequency discharges
    • C23C16/509Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating using electric discharges using radio frequency discharges using internal electrodes
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/20Exposure; Apparatus therefor
    • G03F7/2002Exposure; Apparatus therefor with visible light or UV light, through an original having an opaque pattern on a transparent support, e.g. film printing, projection printing; by reflection of visible or UV light from an original such as a printed image
    • G03F7/2004Exposure; Apparatus therefor with visible light or UV light, through an original having an opaque pattern on a transparent support, e.g. film printing, projection printing; by reflection of visible or UV light from an original such as a printed image characterised by the use of a particular light source, e.g. fluorescent lamps or deep UV light
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32009Arrangements for generation of plasma specially adapted for examination or treatment of objects, e.g. plasma sources
    • H01J37/32082Radio frequency generated discharge
    • H01J37/32174Circuits specially adapted for controlling the RF discharge
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02115Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material being carbon, e.g. alpha-C, diamond or hydrogen doped carbon
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02299Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer pre-treatment
    • H01L21/02312Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer pre-treatment treatment by exposure to a gas or vapour
    • H01L21/02315Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer pre-treatment treatment by exposure to a gas or vapour treatment by exposure to a plasma
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/033Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers
    • H01L21/0332Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their composition, e.g. multilayer masks, materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31144Etching the insulating layers by chemical or physical means using masks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/324Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67098Apparatus for thermal treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67098Apparatus for thermal treatment
    • H01L21/67103Apparatus for thermal treatment mainly by conduction
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67242Apparatus for monitoring, sorting or marking
    • H01L21/67248Temperature monitoring
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6831Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using electrostatic chucks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6831Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using electrostatic chucks
    • H01L21/6833Details of electrostatic chucks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2237/00Discharge tubes exposing object to beam, e.g. for analysis treatment, etching, imaging
    • H01J2237/18Vacuum control means
    • H01J2237/182Obtaining or maintaining desired pressure
    • H01J2237/1825Evacuating means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2237/00Discharge tubes exposing object to beam, e.g. for analysis treatment, etching, imaging
    • H01J2237/245Detection characterised by the variable being measured
    • H01J2237/24571Measurements of non-electric or non-magnetic variables
    • H01J2237/24585Other variables, e.g. energy, mass, velocity, time, temperature
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2237/00Discharge tubes exposing object to beam, e.g. for analysis treatment, etching, imaging
    • H01J2237/32Processing objects by plasma generation
    • H01J2237/33Processing objects by plasma generation characterised by the type of processing
    • H01J2237/332Coating
    • H01J2237/3321CVD [Chemical Vapor Deposition]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32009Arrangements for generation of plasma specially adapted for examination or treatment of objects, e.g. plasma sources
    • H01J37/32082Radio frequency generated discharge
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • H01J37/3244Gas supply means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • H01J37/32798Further details of plasma apparatus not provided for in groups H01J37/3244 - H01J37/32788; special provisions for cleaning or maintenance of the apparatus
    • H01J37/32816Pressure
    • H01J37/32834Exhausting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/0271Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers
    • H01L21/0273Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers characterised by the treatment of photoresist layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31105Etching inorganic layers

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Inorganic Chemistry (AREA)
  • Analytical Chemistry (AREA)
  • Electromagnetism (AREA)
  • Chemical Vapour Deposition (AREA)
  • Drying Of Semiconductors (AREA)
  • Carbon And Carbon Compounds (AREA)
  • Crystals, And After-Treatments Of Crystals (AREA)

Description

本開示の実施形態は、概して、集積回路の製造に関する。より詳細には、本明細書に記載される実施形態は、パターニング応用のための高密度炭素膜の堆積のための技術を提供する。
集積回路は、単一チップ上に数百万個ものトランジスタ、コンデンサ、及び抵抗を搭載することができる複雑なデバイスへと進化を遂げている。チップ設計の進化には、より高速な回路及びより高い回路密度が継続的に必要とされる。より高い回路密度を有する、より高速な回路に対する要求は、集積回路部品の製造に用いられるプロセスシーケンスに対しても対応する要求を課している。例えば、従来のフォトリソグラフィ技術を使用するプロセスシーケンスでは、エネルギーに敏感なレジストの層が、基板上に配置された材料層のスタック上に形成される。このエネルギーに敏感なレジスト層は、パターンの画像へと露光されて、フォトレジストマスクを形成する。その後、マスクパターンは、エッチングプロセスを使用して、スタックの1つ以上の材料層に転写される。
パターンの寸法が縮小されると、それに応じて、パターンの解像度を制御するために、エネルギーに敏感なレジストの厚さが薄くなる。このような薄いレジスト層は、化学エッチング液による攻撃に起因して、パターン転写動作中に、下地材料層をマスクするには不十分になる可能性がある。ハードマスクは、化学エッチング液に対する耐性が高いことから、パターン転写を容易にするために、エネルギーに敏感なレジスト層と下地材料層との間によく用いられる。限界寸法(CD)が減少するにつれて、現在のハードマスク材料は、下地材料(例えば、酸化物及び窒化物)と比較して所望のエッチング選択性を欠き、堆積させるのが困難であることが多い。
したがって、当技術分野では、改良されたハードマスク層、並びに該改良されたハードマスク層を堆積させるための方法が必要とされている。
本開示の実施形態は、概して、集積回路の製造に関する。より詳細には、本明細書に記載される実施形態は、パターニング応用のための高密度膜の堆積のための技術を提供する。一実施形態では、基板上に炭素膜を形成する方法が提供される。該方法は、静電チャック上に位置づけられた基板を有する処理チャンバに炭化水素含有ガス混合物を流すことであって、基板が約-10℃から約20℃の温度及び約0.5mTorrから約10Torrのチャンバ圧力で維持される、流すこと、並びに、静電チャックに第1のRFバイアスを印加して、基板上に約60%以上の混成sp原子を含むダイヤモンドライクカーボン膜を堆積させることによってプラズマを生成することであって、第1のRFバイアスが、300mmの基板で約1800ワットから約2200ワットの電力及び約40MHzから約162MHzの周波数で提供される、生成することを含む。
別の実施形態では、該方法は、静電チャック上に位置づけられた基板を有する処理チャンバの処理容積内に炭化水素含有ガス混合物を流すこと、並びに、静電チャックに第1のRFバイアスを印加し、かつ静電チャックの上に配置された、静電チャックに対向する電極に第2のRFバイアスを印加することによってプラズマを生成し、基板上にダイヤモンドライクカーボン膜を堆積させることであって、第1のRFバイアスが約13.56MHz以下の周波数で提供され、第2のRFバイアスが約40MHz以上の周波数で提供され、基板が約-10℃から約20℃の温度及び約0.5mTorrから約10Torrのチャンバ圧力で維持される、堆積させることを含む。
さらに別の実施形態では、該方法は、静電チャック上に位置づけられた基板を有する処理チャンバの処理容積内に炭化水素含有ガス混合物を流すことであって、基板が約5mTorrから10mTorrの間のチャンバ圧力で維持され、炭化水素含有ガス混合物がアセチレン(C)を含む、流すこと、約2000ワットの電力及び約60MHzの周波数で提供される第1のRFバイアスを静電チャックに印加して、基板上にダイヤモンドライクカーボン膜を堆積させることによって、基板レベルでプラズマを生成すること、ダイヤモンドライクカーボン膜の上にパターン化されたフォトレジスト層を形成すること、パターン化されたフォトレジスト層に対応するパターンでダイヤモンドライクカーボンをエッチングすること、基板にパターンをエッチングすること、並びにダイヤモンドライクカーボン膜のエッチングされた部分に材料を堆積させることを含む。
本開示の上記の特徴を詳細に理解できるように、その一部が添付の図面に示されている実施形態を参照することにより、上に簡単に要約されている本開示のより詳細な説明を得ることができる。しかしながら、本開示は他の等しく有効な実施形態も許容可能であるため、付随する図面はこの開示の典型的な実施形態のみを示しており、したがって、本開示の範囲を限定すると見なされるべきではないことに留意されたい。
本明細書に記載される実施形態の実施に用いることができる堆積システムの概略的な断面図 本明細書に記載される実施形態の実施に用いることができる別の堆積システムの概略的な断面図 本明細書に記載される実施形態の実施のための図1A及び図1Bの装置に用いることができる静電チャックの概略的な断面図 本開示の1つ以上の実施形態による基板上に配置された膜スタック上にダイヤモンドライクカーボン層を形成する方法のフロー図 本開示の1つ以上の実施形態による基板上に形成された膜スタック上にダイヤモンドライクカーボン層を形成するためのシーケンスの一実施形態を示す図 本開示の1つ以上の実施形態による基板上に形成された膜スタック上にダイヤモンドライクカーボン層を形成するためのシーケンスの一実施形態を示す図
理解を容易にするため、可能な場合には、図面に共通する同一の要素を示すために同一の参照番号が用いられる。一実施形態の要素及び特徴は、さらなる記載がなくとも、他の実施形態に有益に組み込むことができることが企図されている。
以下の開示は、基板上にダイヤモンドライクカーボン膜を堆積させるための技術を説明するものである。任意の適切な薄膜堆積システムを使用して実行することができるPECVDプロセスを参照して、本明細書に記載される実施形態を以下に説明する。適切なシステムの例には、CENTURA(登録商標)システム(DXZ(登録商標)処理チャンバを使用することができる)、PRECISION 5000(登録商標)システム、PRODUCE(登録商標)システム、PRODUCE(登録商標)GT(商標)システム、PRODUCE(登録商標)XP Precision(商標)システム、PRODUCE(登録商標)SE(商標)システム、Sym3(登録商標)処理チャンバ、及びMesa(商標)処理チャンバが含まれ、これらはすべて、米国カリフォルニア州サンタクララ所在のApplied Materials,Inc.社から市販されている。PECVDプロセスを実行可能な他のツールもまた、本明細書に記載される実施形態から利益を得るように適合させることができる。加えて、本明細書に記載されるPECVDプロセスを可能にする任意のシステムを有利に使用することができる。本明細書に記載される装置の説明は例示的なものであり、本明細書に記載される実施形態の範囲を限定するものとして理解又は解釈されるべきではない。
図1Aは、本明細書に記載される実施形態による、ダイヤモンドライクカーボン層の堆積を実行するために使用することができる基板処理システム132の概略図を示している。該基板処理システム132は、ガスパネル130及びコントローラ110に結合された処理チャンバ100を含む。処理チャンバ100は、概して、処理容積126を画成する頂壁124、側壁101、及び底壁122を含む。処理チャンバ100の処理容積126内には、基板支持アセンブリ146が設けられている。基板支持アセンブリ146は、概して、ステム160によって支持された静電チャック150を含む。静電チャック150は、典型的には、アルミニウム、セラミック、及びステンレス鋼などの他の適切な材料から製造することができる。静電チャック150は、変位機構(図示せず)を使用して、処理チャンバ100内で垂直方向に移動することができる。
真空ポンプ102は、処理チャンバ100の底部に形成されたポートに結合される。真空ポンプ102は、処理チャンバ100内で所望のガス圧を維持するために用いられる。真空ポンプ102はまた、処理チャンバ100から、後処理ガス及び処理の副生成物を排出する。
複数の開孔128を有するガス分配アセンブリ120が、静電チャック150の上方で処理チャンバ100の頂部に配置される。ガス分配アセンブリ120の開孔128は、処理チャンバ100内にプロセスガスを導入するために利用される。開孔128は、種々の処理要件のためのさまざまなプロセスガスの流れを促進するために、種々のサイズ、数量、分配仕様、形状、設計、及び直径を有しうる。ガス分配アセンブリ120は、ガスパネル130に接続されており、これは、処理中にさまざまなガスが処理容積126内に流れることを可能にする。プラズマは、ガス分配アセンブリ120を出るプロセスガス混合物から形成されて、プロセスガスの熱分解を促進し、静電チャック150上に位置づけられた基板190の上面191上に材料の堆積をもたらす。
ガス分配アセンブリ120及び静電チャック150は、処理容積126内に一対の離間した電極を形成することができる。1つ以上のRF電源140は、ガス分配アセンブリ120と静電チャック150との間のプラズマの生成を容易にするために、任意選択的であるマッチングネットワーク138を介してガス分配アセンブリ120にバイアス電位を供給する。あるいは、RF電源140及びマッチングネットワーク138は、ガス分配アセンブリ120、静電チャック150に結合することができ、あるいはガス分配アセンブリ120及び静電チャック150の両方に結合することができ、あるいは処理チャンバ100の外部に配置されたアンテナ(図示せず)に結合することができる。幾つかの実施形態では、RF電源140は、350KHz、2MHz、13.56MHz、27MHz、40MHz、60MHz、100MHz、又は162MHzの周波数で電力を生成することができる。
コントローラ110は、中央処理装置(CPU)112、メモリ116、及びプロセスシーケンスを制御し、ガスパネル130からのガス流を調整するために利用されるサポート回路114を含む。このCPU112は、産業用の設定で用いることができる任意の形態の汎用コンピュータプロセッサでありうる。ソフトウェアルーチンは、ランダムアクセスメモリ、読み出し専用メモリ、フロッピー、又はハードディスクドライブ、若しくは他の形態のデジタル記憶装置などのメモリ116に格納することができる。サポート回路114は、CPU112に結合され、キャッシュ、クロック回路、入出力システム、電源などを含みうる。コントローラ110と基板処理システム132のさまざまな構成要素との間の双方向通信は、その幾つかが図1Aに示されている、集合的に信号バス118と呼ばれる多数の信号ケーブルを介して処理される。
図1Bは、本明細書に記載される実施形態の実施に用いることができる別の基板処理システム180の概略的な断面図を示している。基板処理システム180は、該基板処理システム180が、側壁101を介して基板190の上面191全体にわたってガスパネル130から処理ガスを放射状に流すように構成されていることを除き、図1Aの基板処理システム132と同様である。さらに、図1Aに示されるガス分配アセンブリ120が電極182に置き換えられている。この電極182は、二次電子生成のために構成されうる。一実施形態では、電極182はケイ素含有電極である。
図2は、本明細書に記載される実施形態の実施に用いることができる図1A及び図1Bの処理システムに用いられる基板支持アセンブリ146の概略的な断面図を示している。図2を参照すると、静電チャック150は、該静電チャック150の上面192上に支持された基板190の温度の制御に適したヒータ要素170を含みうる。ヒータ要素170は、静電チャック150に埋め込まれうる。静電チャック150は、ヒータ電源106からヒータ要素170に電流を印加することによって抵抗的に加熱することができる。ヒータ電源106は、該ヒータ電源106をRFエネルギーから保護するために、RFフィルタ216を介して結合されうる。ヒータ電源106から供給される電流は、コントローラ110によって調整されて、ヒータ要素170によって生成される熱を制御し、したがって、膜の堆積中に基板190及び静電チャック150を実質的に一定の温度に維持する。供給される電流は、基板上へのダイヤモンドライクカーボン膜の堆積中に、静電チャック150の温度を約-50℃から約350℃の間で選択的に制御するように調整することができる。
図1A及び1Bを参照すると、熱電対などの温度センサ172を静電チャック150に埋め込み、該静電チャック150の温度を監視することができる。測定された温度は、ヒータ要素170に供給される電力を制御し、基板を所望の温度に維持するために、コントローラ110によって用いられる。
図2に戻ると、静電チャック150は、導電性材料のメッシュでありうるチャック電極210を含む。チャック電極210は、静電チャック150に埋め込まれうる。チャック電極210は、チャック電源212に結合されており、これは、通電時に、基板190を静電チャック150の上面192に静電的にクランプする。
チャック電極210は、単極又は双極電極として構成することができ、あるいは別の適切な配置を有することができる。チャック電極210は、RFフィルタ214を介してチャック電源212に結合することができ、これは、基板190を静電チャック150の上面192に静電的に固定するための直流(DC)電力を供給する。RFフィルタ214は、処理チャンバ100内でプラズマを形成するために利用されるRF電力が電気機器に損傷を与えるのを防ぐ。静電チャック150は、AlN又はAlなどのセラミック材料から製造することができる。
電力供給システム220は、基板支持アセンブリ146に結合される。電力供給システム220は、ヒータ電源106、チャック電源212、第1の無線周波数(RF)電源230、及び第2のRF電源240を含みうる。電力供給システム220の実施形態は、コントローラ110、及び該コントローラ110と通信しているセンサデバイス250、並びに第1のRF電源230及び第2のRF電源240の両方をさらに含みうる。コントローラ110はまた、基板190上に材料の層を堆積させるために、第1のRF電源230及び第2のRF電源240からのRF電力を印加することによる処理ガスからのプラズマを制御するために利用することができる。
上述したように、静電チャック150は、第1のRF電極としても機能するとともに、一態様では基板190をチャックするように機能することができる、チャック電極210を含む。静電チャック150はまた、第2のRF電極260も含むことができ、チャック電極210とともに、プラズマを調整するためにRF電力を印加することができる。第1のRF電源230は第2のRF電極260に結合することができる一方で、第2のRF電源240はチャック電極210に結合することができる。第1のマッチングネットワーク及び第2のマッチングネットワークは、それぞれ、第1のRF電源230及び第2のRF電源240のために提供することができる。第2のRF電極260は、導電性材料の固体金属プレート、又は導電性材料のメッシュでありうる。
第1のRF電源230及び第2のRF電源240は、同じ周波数で又は異なる周波数で、電力を生成することができる。幾つかの実施形態では、第1のRF電源230及び第2のRF電源240の一方又は両方が、独立して、約350KHzから約162MHz(例えば、350KHz、2MHz、13.56MHz、27MHz、40MHz、60MHz、100MHz、又は162MHz)の周波数で電力を生成することができる。第1のRF電源230及び第2のRF電源240の一方又は両方からのRF電力は、プラズマを調整するために変化させることができる。
概して、図1A、1B、及び2に関して説明したシステムは、本明細書に記載される実施形態による炭素膜を堆積させるために使用することができる。本明細書に記載される実施形態に従って製造された炭素膜(例えば、1つ以上の炭素層)は、本質的にアモルファスであり、高いsp炭素含有量を有する(例えば、ダイヤモンドライク)。堆積したままのダイヤモンドライクカーボン層は、0.1未満、例えば0.09の消光係数又はk値(K(633nmにおける))、1.8g/cc超、例えば約2.0g/cc以上、約2.5g/cc以上、例えば約1.8g/ccから約2.5g/ccの密度(g/cc)、2.0超、例えば約2.0から約3.0、例えば2.3の屈折率又はn値(n(633nmにおける))、約-100MPa未満、例えば約-1000MPaから約-100MPa、例えば約-550MPaの応力(MPa)、及び約150GPa以上、例えば約200から約400GPaまでの弾性率(GPa)を有する。本開示のさまざまな実施形態では、堆積したままのダイヤモンドライクカーボン層は、少なくとも40パーセント以上のsp混成炭素原子、例えば約60パーセント以上、例えば約90パーセントのsp混成炭素原子を含みうる。堆積されたままのダイヤモンドライクカーボン層は、約5Åから約20,000Åの間の厚さを有しうる。
上記の特性を有するダイヤモンドライクカーボン層は、以下の例示的な堆積プロセスパラメータを使用して形成することができる。基板温度は、約-50℃から約350℃(例えば、約-10℃から約20℃)の範囲でありうる。チャンバ圧力は、約0.5mTorrから約10Torr(例えば、約5mTorrから約10mTorr)のチャンバ圧力の範囲でありうる。炭化水素含有ガス混合物の流量は、約10sccmから約1,000sccm(例えば、約100sccmから約200sccm)でありうる。希釈ガスの流量は、個別に、約50sccmから約5000sccm(例えば、約50sccmから約200sccm)の範囲でありうる。下記表Iは、米国カリフォルニア州サンタクララ所在のApplied Materials,Inc.社から入手可能な堆積チャンバ300mmの基板上で実行される例示的な堆積プロセスパラメータを示している。
Figure 0007462626000001
図3は、本開示の一実施形態による、基板上に配置された膜スタック上にダイヤモンドライクカーボン層を形成するための方法300のフロー図を示している。膜スタック上に形成されたダイヤモンドライクカーボン層は、例えば、膜スタックに階段状構造を形成するためのハードマスクとして利用することができる。図4A~4Bは、方法300に従って基板上に配置された膜スタック上にダイヤモンドライクカーボン層を形成するためのシーケンスを示す概略的な断面図である。図3に示される動作は、同時に、及び/又は示される順序とは異なる順序で実行することができることも理解されるべきである。
方法300は、図1A又は図1Bに示される処理チャンバ100などの処理チャンバ内に図4Aに示される基板400などの基板を位置決めすることによって、動作310から開始する。基板400は、図1A、図1B、及び図2に示される基板190でありうる。基板400は、静電チャック、例えば、静電チャック150の上面192上に位置づけることができる。基板400は、必要に応じて、ケイ素をベースとした材料、若しくは任意の適切な絶縁材料、導電性材料、又は導体材料であってよく、また、膜スタック404に階段状構造などの構造402を形成するために利用することができる基板400上に配置された膜スタック404を有する。
図4Aに示される例示的な実施形態に示されるように、基板400は、実質的に平坦な表面、不均一な表面、又はその上に構造が形成された実質的に平坦な表面を有しうる。膜スタック404は、基板400上に形成される。一実施形態では、膜スタック404を利用して、フロントエンド又はバックエンドプロセスにおいてゲート構造、接触構造、又は相互接続構造を形成することができる。方法300は、膜スタック404上で実行することができ、NAND構造などのメモリ構造に用いられる階段状構造をその中に形成することができる。一実施形態では、基板400は、結晶シリコン(例えば、Si<100>又はSi<111>)、酸化ケイ素、歪みシリコン、シリコンゲルマニウム、ドープ又は非ドープポリシリコン、ドープ又は非ドープシリコン基板、及びパターン化又は非パターン化基板、シリコンオンインシュレータ(SOI)、炭素をドープされた酸化ケイ素、窒化ケイ素、ドープされたシリコン、ゲルマニウム、ヒ化ガリウム、ガラス、サファイアなどの材料でありうる。基板400は、200mm、300mm、及び450mm、又は他の直径の基板、並びに長方形又は正方形のパネルなど、さまざまな寸法を有することができる。別途明記されない限り、本明細書に記載される実施形態及び実施例は、直径200mm、直径300mm、又は直径450mmの基板上で実行される。SOI構造が基板400に利用される実施形態では、基板400は、シリコン結晶基板上に配置された埋め込み誘電体層を含みうる。本明細書に描かれている実施形態では、基板400は結晶シリコン基板でありうる。
一実施形態では、基板400上に配置された膜スタック404は、複数の垂直に積み重ねられた層を有しうる。膜スタック404は、該膜スタック404内に繰り返し形成された、第1の層(408a、408a、408a,・・・・・・、408aとして示されている)と第2の層(408b、408b、408b,・・・・・・、408bとして示されている)とを含む対を含むことができる。これらの対は、第1の層と第2の層の対が所望の数に達するまで繰り返し形成された、第1の層(408a、408a、408a,・・・・・・、408aとして示されている)と第2の層(408b、408b、408b,・・・・・・、408bとして示されている)とを交互に含んでいる。
膜スタック404は、三次元メモリチップなどの半導体チップの一部でありうる。第1の層(408a、408a、408a,・・・・・・、408aとして示されている)と第2の層(408b、408b、408b,・・・・・・、408bとして示されている)との3つの繰り返し層が図4A~4Bに示されているが、第1の層と第2の層との対の任意の所望の数の繰り返しを、必要に応じて利用することができることに留意されたい。
一実施形態では、膜スタック404を利用して、三次元メモリチップ用の複数のゲート構造を形成することができる。膜スタック404に形成された第1の層408a、408a、408a、・・・・・・、408aは第1の誘電体層であってよく、第2の層408b、408b、408b,・・・・・・、408bは第2の誘電体層でありうる。適切な誘電体層を利用して、第1の層408a、408a、408a,・・・・・・、408aを形成することができ、第2の層408b、408b、408b,・・・・・・、408bは、酸化ケイ素、窒化ケイ素、酸窒化ケイ素、炭化ケイ素、シリコンオキシカーバイド、窒化チタン、酸化物と窒化物の複合材料、窒化物層を挟む少なくとも1つ以上の酸化物層、及びそれらの組合せを含む。幾つかの実施形態では、誘電体層は、4より大きい誘電率を有する高k材料でありうる。高k材料の適切な例には、とりわけ、二酸化ハフニウム(HfO)、二酸化ジルコニウム(ZrO)、酸化ハフニウムケイ素(HfSiO)、酸化ハフニウムアルミニウム(HfAlO)、酸化ジルコニウムケイ素(ZrSiO)、二酸化タンタル(TaO)、酸化アルミニウム、アルミニウムをドープした二酸化ハフニウム、ビスマスストロンチウムチタン(BST)、及びプラチナジルコニウムチタン(PZT)が含まれる。
1つの特定の例では、第1の層408a、408a、408a,・・・・・・、408aは酸化ケイ素層であり、第2の層408b、408b、408b,・・・・・・、408bは、第1の層408a、408a、408a,・・・・・・、408a上に配置された窒化ケイ素層又はポリシリコン層である。一実施形態では、第1の層408a、408a、408a,・・・・・・、408aの厚さは、約50Åから約1000Åの間、例えば約500Åに制御することができ、各第2の層408b、408b、408b,・・・・・・、408bの厚さは、約50Åから約1000Åの間、例えば約500Åに制御することができる。膜スタック404は、約100Åから約2000Åの間の合計の厚さを有することができ、技術の進歩にともなって変化しうる。
ダイヤモンドライクカーボン層は、基板400上に存在する膜スタック404の有無にかかわらず、基板400の任意の表面又は任意の部分上に形成することができることに留意されたい。
動作320において、チャック電圧が静電チャックに印加されて、基板400を静電チャックにクランプする。電気バイアスは、チャック電極210を介して基板400に提供される。チャック電極210は、該チャック電極210にバイアス電圧を供給するチャック電源212と電子的に通信することができる。一実施形態では、チャック電圧は約10ボルトから約3000ボルトの間である。
動作320の間、処理容積内のプロセス圧力は、約0.1mTorrから約10Torr(例えば、約0.5mTorrから約15mTorr)に維持することができ、処理温度及び/又は基板温度は、約-50℃から約350℃(例えば、約-10℃から約20℃)に維持することができる。
動作330では、炭化水素含有ガス混合物が処理容積126内に流れ込む。炭化水素含有ガス混合物は、ガス分配アセンブリ120を介して、又は側壁101を介してのいずれかで、ガスパネル130から処理容積126に流れ込むことができる。炭化水素含有ガス混合物は、少なくとも1つの炭化水素化合物を含みうる。炭化水素含有ガス混合物は、不活性ガス、希釈ガス、又はそれらのいずれかの組合せをさらに含みうる。幾つかの実施形態では、動作320中に供給されたチャック電圧は、動作330中、維持される。幾つかの実施形態では、プロセス条件は、動作320の間に確立され、動作330中、維持される。
一実施形態では、炭化水素化合物は、ガス状炭化水素である。一実施形態では、炭化水素化合物は、一般式Cを有し、ここで、xは1から20の間の範囲を有し、yは1から20の間の範囲を有する。適切な炭化水素化合物には、例えば、C、C、CH、C、1,3-ジメチルアダマンタン、ビシクロ[2.2.1]ヘプタ-2,5-ジエン(2,5-ノルボルナジエン)、アダマント(C1016)、ノルボルネン(C10)、又はそれらの組合せが含まれる。
幾つかの実施形態では、炭化水素含有ガス混合物は、1つ以上の希釈ガスをさらに含む。適切な希釈ガスには、ヘリウム(He)、アルゴン(Ar)、キセノン(Xe)、水素(H)、窒素(N)、アンモニア(NH)、又はそれらのいずれかの組合せが含まれうるが、これらに限定されない。一実施形態では、希釈ガスは、Ar、He、及びNの組合せを含む。一実施形態では、希釈ガスは、Ar、He、及びHの組合せを含む。
幾つかの実施形態では、炭化水素含有ガス混合物は不活性ガスをさらに含む。幾つかの実施形態では、アルゴン(Ar)及び/又はヘリウム(He)などの不活性ガスを、炭化水素含有ガス混合物とともに処理容積126内に供給することができる。窒素(N)及び一酸化窒素(NO)などの他の不活性ガスもまた、ダイヤモンドライクカーボン層の密度及び堆積速度を制御するために使用することができる。
動作340では、プラズマが基板レベルで生成されて、図4Bに示されるように膜スタック上にダイヤモンドライクカーボン膜を形成する。プラズマは、静電チャックに第1のRFバイアスを印加することによって生成されうる。第1のRFバイアスは、約350KHzから約162MHz(例えば、350KHz、2MHz、13.56MHz、27MHz、40MHz、60MHz、100MHz、又は162MHz)の周波数において、約10ワットから及び約3000ワットでありうる。一実施形態では、第1のRFバイアスは、約1500ワットから約2500ワットの間(例えば、1800~2200ワット)の電力及び約40MHz以上の周波数で提供される。一実施形態では、第1のRFバイアスは、第2のRF電極260を介して静電チャック150に提供される。第2のRF電極260は、該第2のRF電極260にバイアス電圧を供給する第1のRF電源230と電子通信することができる。第1のRF電源230は、約350KHzから約100MHz(例えば、350KHz、2MHz、13.56MHz、27MHz、40MHz、60MHz、又は100MHz)の周波数で電力を生成することができる。
幾つかの実施形態では、動作340は、第2のRFバイアスを静電チャックに印加して、イオン密度及びイオンエネルギーを独立して制御して、膜応力を調整することをさらに含む。第2のRFバイアスは、約350KHzから約100MHz(例えば、350KHz、2MHz、13.56MHz、27MHz、40MHz、60MHz、又は100MHz)の周波数で、約10ワットから及び約3000ワットでありうる。一実施形態では、第2のRFバイアスは、約800ワットから約1200ワットの間の電力、及び約13.56MHz以下、例えば約2MHzの周波数で提供される。一実施形態では、第2のRFバイアスは、チャック電極210を介して基板400に提供される。チャック電極210は、該チャック電極210にバイアス電圧を供給する第2のRF電源2400と電子通信することができる。一実施形態では、第2のRFバイアスは、約10ワットから約3000ワットの間の電力で提供される。一実施形態では、第2のRFバイアスは、約800ワットから約1200ワットの間の電力で提供される。一実施形態では、動作320で供給されるチャック電圧は、動作340中、維持される。
本開示の他のいずれかの実施形態と組み合わせることができる幾つかの実施形態では、動作340中、第1のRFバイアスは、チャック電極210を介して基板400に提供され、第2のRFバイアスは、第2のRF電極260を介して基板400に提供することができる。
本開示の他のいずれかの実施形態と組み合わせることができる幾つかの実施形態では、動作340中、第1のRFバイアスは、ガス分配アセンブリ120又は電極182に提供することができ、第2のRFバイアスは、第2のRF電極260又はチャック電極210を介して基板400に提供することができる。このような場合には、ガス分配アセンブリ120又は電極182に印加する第1のRFバイアスは、高い周波数を有していてよく、第2のRF電極260又はチャック電極210に印加する第2のRFバイアスは、低い周波数を有していてよい。
第1のRFバイアス及び第2のRFバイアスに、電力レベルと周波数のさまざまな組合せを使用することができる。幾つかの実施形態では、第1のRFバイアスは、約40MHz、60MHz、又は162MHzで約2000ワットであってよく、第2のRFバイアスは、350KHzで約1000ワットでありうる。幾つかの実施形態では、第1のRFバイアスは、40MHz、60MHz、又は162MHzで約2000ワットであってよく、第2のRFバイアスは、2MHzで約1000ワットでありうる。幾つかの実施形態では、第1のRFバイアスは、約40MHz、60MHz、又は162MHzで約2000ワットであってよく、第2のRFバイアスは、13.56MHzで約1000ワットでありうる。
本開示の他の任意の実施形態と組み合わせることができる幾つかのさらなる実施形態では、動作340中、第1のRFバイアスは、チャック電極210を介して基板400に提供され、第2のRFバイアスは、第2のRF電極260を介して基板400に提供することができ、第3のRFバイアスは、ガス分配アセンブリ120又は電極182に提供することができる。このような場合には、第1のRFバイアス及び第2のRFバイアスは、本開示で論じられる周波数と電力の任意の組合せであってよく、第3のRFバイアスは、本開示で論じられる第1又は第2のRFバイアスのものと同一の電力及び周波数を有するように構成することができる。
幾つかの実施形態では、ダイヤモンドライクカーボン層412が動作340中に基板上に形成された後、ダイヤモンドライクカーボン層412は水素ラジカルに曝露される。幾つかの実施形態では、ダイヤモンドライクカーボン層は、動作340の堆積プロセス中に水素ラジカルに曝露される。幾つかの実施形態では、水素ラジカルは、RPSに形成され、処理領域に送給される。理論に拘束されるものではないが、ダイヤモンドライクカーボン層を水素ラジカルに曝露すると、sp混成炭素原子の選択的エッチングが生じ、したがって、膜のsp混成炭素原子の割合が増加し、エッチングの選択性が向上すると考えられる。
動作350において、ダイヤモンドライクカーボン層412が基板上に形成された後、基板はデチャックされる。動作350中、チャック電圧はオフにされる。反応性ガスはオフにされ、任意選択的に処理チャンバからパージされる。一実施形態では、動作350中、RF電力は低減される(例えば、約200W)。基板が静電チャックからデチャックされると、残りのガスは処理チャンバからパージされる。処理チャンバはポンプダウンされ、基板はリフトピン上を上に移動し、プロセスチャンバの外へと移送される。
ダイヤモンドライクカーボン層412が基板上に形成された後、該ダイヤモンドライクカーボン層412は、階段状構造などの三次元構造を形成するためのパターニングマスクとしてエッチングプロセスに利用することができる。ダイヤモンドライクカーボン層412は、標準的なフォトレジストパターニング技術を使用してパターン化することができる。
以下の非限定的な例は、本明細書に記載される実施形態をさらに説明するために提供される。しかしながら、これらの例は、すべてを網羅することは意図しておらず、本明細書に記載される実施形態の範囲を限定することを意図するものでもない。一実施形態では、本明細書に開示される低応力、高密度のダイヤモンドライクカーボン膜は、10℃の温度で150sccmのC及び100sccmのHeをプロセスガスとして流し、希釈ガスとしてAr及び/又はHeを用いてCVDリアクタ内の基板ペデスタル(静電チャック)を介して2000ワットのRF(60MHz)電力を印加することによって、製造した。得られたダイヤモンドライクカーボン膜、アモルファスカーボン基準膜、及びPVDによって形成されたダイヤモンドライクカーボン膜の比較が以下の表IIに示されている。
Figure 0007462626000002
したがって、半導体デバイスの三次元スタックを製造するための階段状構造を形成するために利用することができる、透明性の高いダイヤモンドライクカーボンハードマスク層を形成するための方法及び装置が提供される。所望のロバストな膜特性とエッチング選択性とを備えたダイヤモンドライクハードマスク層を利用することにより、膜スタックに形成された結果として得られる構造の改善された寸法及びプロファイル制御を獲得することができ、チップデバイスの電気的性能を、半導体デバイスの三次元スタックの用途において強化することができる。
以上の説明は本開示の実施形態を対象としているが、本開示の基本的な範囲を逸脱することなく、本開示の他の実施形態及びさらなる実施形態が考案されてよく、本開示の範囲は、以下の特許請求の範囲によって決定される。

Claims (5)

  1. 基板上に炭素膜を形成する方法において、
    静電チャック上に位置づけられた基板を有する処理チャンバ内に炭化水素含有ガス混合物を流すことであって、基板が約-10℃から約20℃の温度及び約0.5mTorrから約10Torrのチャンバ圧力で維持される、流すこと;及び
    板上に約60%以上の混成sp原子を含むダイヤモンドライクカーボン膜を堆積させるために、静電チャックに第1のRFバイアスを印加してプラズマを生成することであって、第1のRFバイアスが約1800ワットから約2200ワットの電力及び約40MHzから約162MHzの周波数で提供される、生成すること
    を含む、方法。
  2. プラズマを生成することが、静電チャックに第2のRFバイアスを印加することをさらに含む、請求項1に記載の方法。
  3. 第2のRFバイアスが、約800ワットから約1200ワットの電力及び約350KHzから約13.56MHzの周波数で提供される、請求項2に記載の方法。
  4. 第1のRFバイアスが約2000ワットの電力及び約60MHzの周波数で提供され、第2のRFバイアスが約1000ワットの電力及び約2MHzの周波数で提供される、請求項2に記載の方法。
  5. 基板が約10℃の温度で維持される、請求項1に記載の方法。
JP2021521399A 2018-10-26 2019-10-04 パターニング応用のための高密度炭素膜 Active JP7462626B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2024049050A JP2024096717A (ja) 2018-10-26 2024-03-26 パターニング応用のための高密度炭素膜

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US201862751213P 2018-10-26 2018-10-26
US62/751,213 2018-10-26
PCT/US2019/054812 WO2020086241A1 (en) 2018-10-26 2019-10-04 High density carbon films for patterning applications

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2024049050A Division JP2024096717A (ja) 2018-10-26 2024-03-26 パターニング応用のための高密度炭素膜

Publications (3)

Publication Number Publication Date
JP2022505395A JP2022505395A (ja) 2022-01-14
JPWO2020086241A5 JPWO2020086241A5 (ja) 2022-10-13
JP7462626B2 true JP7462626B2 (ja) 2024-04-05

Family

ID=70327222

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2021521399A Active JP7462626B2 (ja) 2018-10-26 2019-10-04 パターニング応用のための高密度炭素膜
JP2024049050A Pending JP2024096717A (ja) 2018-10-26 2024-03-26 パターニング応用のための高密度炭素膜

Family Applications After (1)

Application Number Title Priority Date Filing Date
JP2024049050A Pending JP2024096717A (ja) 2018-10-26 2024-03-26 パターニング応用のための高密度炭素膜

Country Status (7)

Country Link
US (2) US11842897B2 (ja)
JP (2) JP7462626B2 (ja)
KR (1) KR20210066936A (ja)
CN (1) CN112740360A (ja)
SG (1) SG11202101496WA (ja)
TW (2) TWI827705B (ja)
WO (1) WO2020086241A1 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2023064521A (ja) * 2021-10-26 2023-05-11 東京エレクトロン株式会社 基板に炭素含有膜を成膜する装置、及び方法
TWI773628B (zh) * 2022-01-19 2022-08-01 華邦電子股份有限公司 半導體結構及其形成方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20150371851A1 (en) 2013-03-15 2015-12-24 Applied Materials, Inc. Amorphous carbon deposition process using dual rf bias frequency applications
WO2018175182A1 (en) 2017-03-24 2018-09-27 Applied Materials, Inc. Plasma reactor and deposition or treatment of diamond-like carbon in a plasma reactor

Family Cites Families (32)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5316795A (en) * 1990-05-24 1994-05-31 Houston Advanced Research Center Halogen-assisted chemical vapor deposition of diamond
US5684669A (en) * 1995-06-07 1997-11-04 Applied Materials, Inc. Method for dechucking a workpiece from an electrostatic chuck
MY132894A (en) 1997-08-25 2007-10-31 Ibm Layered resist system using tunable amorphous carbon film as a bottom layer and methods of fabrication thereof
EP1025276A1 (en) * 1997-09-17 2000-08-09 Tokyo Electron Limited Device and method for detecting and preventing arcing in rf plasma systems
US6149730A (en) * 1997-10-08 2000-11-21 Nec Corporation Apparatus for forming films of a semiconductor device, a method of manufacturing a semiconductor device, and a method of forming thin films of a semiconductor
US6291334B1 (en) * 1997-12-19 2001-09-18 Applied Materials, Inc. Etch stop layer for dual damascene process
TW495553B (en) 1999-08-27 2002-07-21 Surftech Corp Method for preparing diamond-like carbon film by cathode arc evaporation (CAE)
US6596465B1 (en) * 1999-10-08 2003-07-22 Motorola, Inc. Method of manufacturing a semiconductor component
US20030107865A1 (en) * 2000-12-11 2003-06-12 Shinsuke Masuda Wafer handling apparatus and method of manufacturing the same
US20050130620A1 (en) * 2003-12-16 2005-06-16 Andreas Fischer Segmented radio frequency electrode apparatus and method for uniformity control
US20100211180A1 (en) * 2006-03-21 2010-08-19 Jet Engineering, Inc. Tetrahedral Amorphous Carbon Coated Medical Devices
US20090029067A1 (en) 2007-06-28 2009-01-29 Sciamanna Steven F Method for producing amorphous carbon coatings on external surfaces using diamondoid precursors
US8133819B2 (en) 2008-02-21 2012-03-13 Applied Materials, Inc. Plasma etching carbonaceous layers with sulfur-based etchants
US20090246243A1 (en) * 2008-03-25 2009-10-01 La Corporation De I'ecole Polytechnique Carbonaceous Protective Multifunctional Coatings
US8361906B2 (en) 2010-05-20 2013-01-29 Applied Materials, Inc. Ultra high selectivity ashable hard mask film
KR20120121340A (ko) 2011-04-26 2012-11-05 삼성전자주식회사 유도결합 플라즈마를 이용한 탄소계 하드 마스크막 제조 방법 및 이를 이용한 패턴 형성 방법
US20120276743A1 (en) * 2011-04-26 2012-11-01 Jai-Hyung Won Methods of forming a carbon type hard mask layer using induced coupled plasma and methods of forming patterns using the same
TW201309836A (zh) 2011-08-24 2013-03-01 Ritedia Corp 似鑽碳膜及其製備方法
US9362133B2 (en) 2012-12-14 2016-06-07 Lam Research Corporation Method for forming a mask by etching conformal film on patterned ashable hardmask
JP2014154866A (ja) * 2013-02-14 2014-08-25 Fujifilm Corp ドライエッチング装置及びドライエッチング装置用のクランプ
EP3056069A4 (en) * 2013-10-07 2017-06-21 Aeonclad Coatings, LLC Low-cost plasma reactor
US20150200094A1 (en) * 2014-01-10 2015-07-16 Applied Materials, Inc. Carbon film stress relaxation
US20150333213A1 (en) * 2014-05-19 2015-11-19 Applied Materials, Inc. Diamond-like carbon coatings for substrate carriers
US20170117174A1 (en) * 2014-06-17 2017-04-27 Evatec Ag Electro-static chuck with radiofrequency shunt
US10418243B2 (en) 2015-10-09 2019-09-17 Applied Materials, Inc. Ultra-high modulus and etch selectivity boron-carbon hardmask films
US20220042168A1 (en) * 2015-12-21 2022-02-10 Ionquest Corp. Magnetically Enhanced High Density Plasma-Chemical Vapor Deposition Plasma Source For Depositing Diamond and Diamond-Like Films
US10249495B2 (en) 2016-06-28 2019-04-02 Applied Materials, Inc. Diamond like carbon layer formed by an electron beam plasma process
US20180277340A1 (en) * 2017-03-24 2018-09-27 Yang Yang Plasma reactor with electron beam of secondary electrons
WO2018226370A1 (en) 2017-06-08 2018-12-13 Applied Materials, Inc. High-density low temperature carbon films for hardmask and other patterning applications
US11043375B2 (en) 2017-08-16 2021-06-22 Applied Materials, Inc. Plasma deposition of carbon hardmask
JP6518024B1 (ja) * 2017-10-30 2019-05-22 日本碍子株式会社 静電チャック及びその製法
US11469097B2 (en) 2018-04-09 2022-10-11 Applied Materials, Inc. Carbon hard masks for patterning applications and methods related thereto

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20150371851A1 (en) 2013-03-15 2015-12-24 Applied Materials, Inc. Amorphous carbon deposition process using dual rf bias frequency applications
WO2018175182A1 (en) 2017-03-24 2018-09-27 Applied Materials, Inc. Plasma reactor and deposition or treatment of diamond-like carbon in a plasma reactor

Also Published As

Publication number Publication date
US20200135466A1 (en) 2020-04-30
TWI827705B (zh) 2024-01-01
TW202022149A (zh) 2020-06-16
TW202415796A (zh) 2024-04-16
JP2024096717A (ja) 2024-07-17
JP2022505395A (ja) 2022-01-14
WO2020086241A1 (en) 2020-04-30
KR20210066936A (ko) 2021-06-07
US11842897B2 (en) 2023-12-12
CN112740360A (zh) 2021-04-30
SG11202101496WA (en) 2021-05-28
US20240087894A1 (en) 2024-03-14

Similar Documents

Publication Publication Date Title
JP7301931B2 (ja) ハードマスク及びその他のパターニング応用のための高密度低温炭素膜
US11728168B2 (en) Ultra-high modulus and etch selectivity boron-carbon hardmask films
CN109643639B (zh) 用于间隔件和硬掩模应用的硼烷介导的从硅烷和烷基硅烷物质脱氢的工艺
JP7229929B2 (ja) ハードマスク応用向けのホウ素がドープされた炭化タングステン
US20240087894A1 (en) High density carbon films for patterning applications
TWI830751B (zh) 低溫高品質的介電膜及其形成方法
JP7471492B2 (ja) 炭化タングステン膜の接着性及び欠陥を改善する技法
US20220319841A1 (en) Deposition of low-stress carbon-containing layers
US11664226B2 (en) Methods for producing high-density carbon films for hardmasks and other patterning applications
KR20230048108A (ko) 저응력 붕소 함유 층들의 증착
TW202200826A (zh) 用於產生用於硬遮罩及其他圖案化應用的高密度碳膜的方法
KR20230054721A (ko) 게르마늄에 대한 확산 배리어들

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20221004

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20221004

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20231017

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20231019

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20240116

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20240227

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20240326

R150 Certificate of patent or registration of utility model

Ref document number: 7462626

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150