JP7412551B2 - 入力信号レベルシフトを有する適応相関多重サンプリング - Google Patents
入力信号レベルシフトを有する適応相関多重サンプリング Download PDFInfo
- Publication number
- JP7412551B2 JP7412551B2 JP2022524003A JP2022524003A JP7412551B2 JP 7412551 B2 JP7412551 B2 JP 7412551B2 JP 2022524003 A JP2022524003 A JP 2022524003A JP 2022524003 A JP2022524003 A JP 2022524003A JP 7412551 B2 JP7412551 B2 JP 7412551B2
- Authority
- JP
- Japan
- Prior art keywords
- level
- conversion
- offset
- count value
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000005070 sampling Methods 0.000 title description 15
- 230000002596 correlated effect Effects 0.000 title description 7
- 230000003044 adaptive effect Effects 0.000 title description 3
- 238000006243 chemical reaction Methods 0.000 claims description 67
- 238000000034 method Methods 0.000 claims description 17
- 238000012935 Averaging Methods 0.000 claims description 10
- 230000004044 response Effects 0.000 claims description 9
- 230000003139 buffering effect Effects 0.000 claims 1
- 230000000875 corresponding effect Effects 0.000 description 11
- 239000003990 capacitor Substances 0.000 description 6
- 239000002041 carbon nanotube Substances 0.000 description 6
- 230000000630 rising effect Effects 0.000 description 6
- 238000010586 diagram Methods 0.000 description 4
- 230000002123 temporal effect Effects 0.000 description 4
- 230000008859 change Effects 0.000 description 2
- 238000009792 diffusion process Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 229910044991 metal oxide Inorganic materials 0.000 description 2
- 150000004706 metal oxides Chemical class 0.000 description 2
- 230000009467 reduction Effects 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 230000000295 complement effect Effects 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 230000003993 interaction Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/71—Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
- H04N25/75—Circuitry for providing, modifying or processing image signals from the pixel array
Description
1)CMS実装のためのADC回数の増加を抑制することが可能になる。
2)1つの共通のRAMP生成器を用いてCMSを実現することが可能になる。
3)チップ領域の増加を抑制する。
4)RAMPの接続変化および比較器によって引き起こされるRAMP波形歪みに配慮する必要がない。
5)波形整合に配慮する必要がない。
CMP 比較器
FD フローディング・ディフュージョン
PIXEL ピクセル信号
PGA プログラマブル利得増幅器
RAMP ランプ信号
SEL セレクタスイッチ
Claims (10)
- シングルスロープ・アナログ・デジタル変換器(SS-ADC)であって、
段階的にランプ信号とアナログ入力を比較するための比較器の出力に応答して、リセットレベルと信号レベルのそれぞれのAD変換のための期間の間、前記アナログ入力に1つ以上のレベルのオフセットを付加するためのレベルシフタと、
各オフセットレベルを用いた前記信号レベルのAD変換のカウント値ごとに、前記カウント値と、同じオフセットレベル設定を用いた前記リセットレベルのAD変換のカウント値との間の差をそれぞれ測定するためのカウンタと、
前記AD変換の結果の出力に成功したカウンタの出力にわたって平均するためのコントローラと、
を備えるSS-ADC。 - 前記レベルシフタは、ピクセルソースフォロワーの出力ノードに接続された複数の電流源を備える、請求項1に記載のSS-ADC。
- 前記レベルシフタは、ピクセルソースフォロワーと前記比較器の間に接続された、前記アナログ入力とオフセット電圧のための合算増幅器を備える、請求項1に記載のSS-ADC。
- アナログ・デジタル(AD)変換の方法であって、
段階的にランプ信号とアナログ入力を比較するための比較器の出力に応答して、リセットレベルと信号レベルのそれぞれのAD変換のための期間の間、前記アナログ入力に1つ以上のレベルのオフセットを付加するステップと、
各オフセットレベルを用いた前記信号レベルのAD変換のカウント値ごとに、前記カウント値と、同じオフセットレベル設定を用いた前記リセットレベルのAD変換のカウント値との間の差をそれぞれ測定するステップと、
前記AD変換の結果の出力に成功したカウンタの出力にわたって平均するステップと、
を備える方法。 - シングルスロープ・アナログ・デジタル変換器(SS-ADC)であって、
段階的にランプ信号とアナログ入力を比較するための比較器の出力に応答して、リセットレベルと信号レベルのそれぞれのAD変換のための期間の間、前記ランプ信号に1つ以上のレベルのオフセットを付加するためのレベルシフタであって、前記レベルシフタは、ランプ生成器の出力と前記比較器の間のソースフォロワーに接続された複数の電流源を備える、レベルシフタと、
各オフセットレベルを用いた前記信号レベルのAD変換のカウント値ごとに、前記カウント値と、同じオフセットレベル設定を用いた前記リセットレベルのAD変換のカウント値との間の差をそれぞれ測定するためのカウンタと、
前記AD変換の結果の出力に成功したカウンタの出力にわたって平均するためのコントローラと、
を備えるSS-ADC。 - シングルスロープ・アナログ・デジタル変換器(SS-ADC)であって、
段階的にランプ信号とアナログ入力を比較するための比較器の出力に応答して、リセットレベルと信号レベルのそれぞれのAD変換のための期間の間、前記ランプ信号に1つ以上のレベルのオフセットを付加するためのレベルシフタであって、前記レベルシフタは、ランプ生成器と前記比較器の間に接続された、ランプ信号レベルと可変オフセットレベルの合算増幅器を備え、前記合算増幅器は、前記ランプ信号のバッファ増幅器のために使用されるだけでなく、プログラマブル利得増幅器と組み合わせられる、レベルシフタと、
各オフセットレベルを用いた前記信号レベルのAD変換のカウント値ごとに、前記カウント値と、同じオフセットレベル設定を用いた前記リセットレベルのAD変換のカウント値との間の差をそれぞれ測定するためのカウンタと、
前記AD変換の結果の出力に成功したカウンタの出力にわたって平均するためのコントローラと、
を備えるSS-ADC。 - アナログ・デジタル(AD)変換の方法であって、
段階的にランプ信号とアナログ入力を比較するための比較器の出力に応答して、リセットレベルと信号レベルのそれぞれのAD変換のための期間の間、前記ランプ信号に1つ以上のレベルのオフセットを付加するステップであって、前記1つ以上のレベルのオフセットは、ランプ生成器の出力と前記比較器の間のソースフォロワーに接続された複数の電流源を用いて生成される、ステップと、
各オフセットレベルを用いた前記信号レベルのAD変換のカウント値ごとに、前記カウント値と、同じオフセットレベル設定を用いた前記リセットレベルのAD変換のカウント値との間の差をそれぞれ測定するステップと、
前記AD変換の結果の出力に成功したカウンタの出力にわたって平均するステップと、
を備える方法。 - アナログ・デジタル(AD)変換の方法であって、
段階的にランプ信号とアナログ入力を比較するための比較器の出力に応答して、リセットレベルと信号レベルのそれぞれのAD変換のための期間の間、前記ランプ信号に1つ以上のレベルのオフセットを付加するステップであって、前記1つ以上のレベルのオフセットは、ランプ生成器と前記比較器の間に接続された、ランプ信号レベルと可変オフセットレベルの合算増幅器を用いて生成され、前記合算増幅器は、前記ランプ信号のバッファ増幅器のために使用されるだけでなく、プログラマブル利得増幅器と組み合わせられる、ステップと、
各オフセットレベルを用いた前記信号レベルのAD変換のカウント値ごとに、前記カウント値と、同じオフセットレベル設定を用いた前記リセットレベルのAD変換のカウント値との間の差をそれぞれ測定するステップと、
前記AD変換の結果の出力に成功したカウンタの出力にわたって平均するステップと、
を備える方法。 - 請求項1から3のいずれか一項に記載のシングルスロープ・アナログ・デジタル変換器(SS-ADC)を備えるイメージセンサ。
- 請求項5または6に記載のシングルスロープ・アナログ・デジタル変換器(SS-ADC)を備えるイメージセンサ。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/CN2019/112773 WO2021077329A1 (en) | 2019-10-23 | 2019-10-23 | Adaptive correlated multi sampling with input signal level shifting |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2023500609A JP2023500609A (ja) | 2023-01-10 |
JP7412551B2 true JP7412551B2 (ja) | 2024-01-12 |
Family
ID=75620317
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2022524003A Active JP7412551B2 (ja) | 2019-10-23 | 2019-10-23 | 入力信号レベルシフトを有する適応相関多重サンプリング |
Country Status (3)
Country | Link |
---|---|
JP (1) | JP7412551B2 (ja) |
CN (1) | CN114586340A (ja) |
WO (1) | WO2021077329A1 (ja) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2015106816A (ja) | 2013-11-29 | 2015-06-08 | キヤノン株式会社 | 撮像装置、撮像システム、撮像装置の駆動方法、撮像システムの駆動方法 |
JP2018061230A (ja) | 2016-10-04 | 2018-04-12 | キヤノン株式会社 | 撮像装置、その駆動方法および撮像システム |
US20190124284A1 (en) | 2017-10-20 | 2019-04-25 | SK Hynix Inc. | Single-slope comparison device with low-noise, and analog-to-digital conversion device and cmos image sensor including the same |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8446309B2 (en) * | 2009-02-19 | 2013-05-21 | Cmosis Nv | Analog-to-digital conversion in pixel arrays |
US8310580B2 (en) * | 2009-07-27 | 2012-11-13 | Sony Corporation | Solid-state imaging device and camera system for suppressing occurrence of quantization vertical streaks |
EP2372916A3 (en) * | 2010-03-16 | 2013-04-17 | Ateeda Ltd. | ADC Testing |
JP5679412B2 (ja) * | 2010-07-07 | 2015-03-04 | 株式会社タニタ | Ad変換装置、ad変換方法、及び電子機器 |
US8988111B2 (en) * | 2011-01-31 | 2015-03-24 | SK Hynix Inc. | Cascoded comparator with dynamic biasing for column parallel single slope ADCs |
WO2017124058A1 (en) * | 2016-01-15 | 2017-07-20 | Invisage Technologies, Inc. | Image sensors having extended dynamic range |
CN106921838B (zh) * | 2017-02-09 | 2020-01-17 | 天津大学 | 带有混合cds的cmos图像传感器列级adc |
KR102431230B1 (ko) * | 2017-11-17 | 2022-08-10 | 에스케이하이닉스 주식회사 | 저잡음 싱글-슬롭 비교 장치 및 그에 따른 아날로그-디지털 변환 장치와 씨모스 이미지 센서 |
-
2019
- 2019-10-23 WO PCT/CN2019/112773 patent/WO2021077329A1/en active Application Filing
- 2019-10-23 JP JP2022524003A patent/JP7412551B2/ja active Active
- 2019-10-23 CN CN201980101559.4A patent/CN114586340A/zh active Pending
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2015106816A (ja) | 2013-11-29 | 2015-06-08 | キヤノン株式会社 | 撮像装置、撮像システム、撮像装置の駆動方法、撮像システムの駆動方法 |
JP2018061230A (ja) | 2016-10-04 | 2018-04-12 | キヤノン株式会社 | 撮像装置、その駆動方法および撮像システム |
US20190124284A1 (en) | 2017-10-20 | 2019-04-25 | SK Hynix Inc. | Single-slope comparison device with low-noise, and analog-to-digital conversion device and cmos image sensor including the same |
Also Published As
Publication number | Publication date |
---|---|
CN114586340A (zh) | 2022-06-03 |
WO2021077329A1 (en) | 2021-04-29 |
JP2023500609A (ja) | 2023-01-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6707662B2 (ja) | 拡張ダイナミックレンジを有する画像センサ | |
Seo et al. | A low-noise high intrascene dynamic range CMOS image sensor with a 13 to 19b variable-resolution column-parallel folding-integration/cyclic ADC | |
CN106470322B (zh) | 减轻图像传感器的列固定图案噪声的读出电路 | |
US9041579B2 (en) | Analog-to-digital conversion in pixel arrays | |
US9060139B2 (en) | Solid-state imaging apparatus and method for driving the same | |
EP2552105A2 (en) | Solid-state imaging apparatus | |
JP2006033452A (ja) | データ処理方法およびデータ処理装置並びに物理量分布検知の半導体装置および電子機器 | |
US8957983B2 (en) | Solid-state imaging device | |
JP2004015701A (ja) | 固体撮像装置及びその制御方法 | |
JP5818170B2 (ja) | A/d変換器、イメージセンサデバイス及びアナログ信号からディジタル信号を生成する方法 | |
JP2011166792A (ja) | 小型低雑音信号読み出し回路及びその作動方法 | |
JP2009118035A (ja) | 固体撮像装置およびそれを用いた電子機器 | |
KR102221061B1 (ko) | 노이즈 제거 기능을 가지는 램프 신호 발생 장치 | |
JP4546563B2 (ja) | 半導体集積回路 | |
JP2008054256A (ja) | アナログデジタル変換器およびそれを用いた撮像回路 | |
US10715757B2 (en) | A/D converter | |
US20200244908A1 (en) | Solid-state imaging device | |
KR101585978B1 (ko) | 이미지 센서 | |
JP7412551B2 (ja) | 入力信号レベルシフトを有する適応相関多重サンプリング | |
CN114402531A (zh) | 图像传感器中的快速多重采样 | |
JP2011211638A (ja) | 信号処理方法及び固体撮像装置 | |
KR20180031842A (ko) | 비교 장치 및 그 동작 방법과 그를 이용한 씨모스 이미지 센서 | |
JP2011091724A (ja) | 固体撮像素子 | |
JP6805753B2 (ja) | 撮像装置 | |
JPH0865580A (ja) | 撮像装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20220524 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20220524 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20230620 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20230718 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20230927 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20231211 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20231226 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7412551 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |