JP7412551B2 - 入力信号レベルシフトを有する適応相関多重サンプリング - Google Patents

入力信号レベルシフトを有する適応相関多重サンプリング Download PDF

Info

Publication number
JP7412551B2
JP7412551B2 JP2022524003A JP2022524003A JP7412551B2 JP 7412551 B2 JP7412551 B2 JP 7412551B2 JP 2022524003 A JP2022524003 A JP 2022524003A JP 2022524003 A JP2022524003 A JP 2022524003A JP 7412551 B2 JP7412551 B2 JP 7412551B2
Authority
JP
Japan
Prior art keywords
level
conversion
offset
count value
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2022524003A
Other languages
English (en)
Other versions
JP2023500609A (ja
Inventor
隆雄 石井
Original Assignee
ホアウェイ・テクノロジーズ・カンパニー・リミテッド
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ホアウェイ・テクノロジーズ・カンパニー・リミテッド filed Critical ホアウェイ・テクノロジーズ・カンパニー・リミテッド
Publication of JP2023500609A publication Critical patent/JP2023500609A/ja
Application granted granted Critical
Publication of JP7412551B2 publication Critical patent/JP7412551B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/71Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
    • H04N25/75Circuitry for providing, modifying or processing image signals from the pixel array

Description

本発明は、イメージセンサのためのアナログ・デジタル変換器に関する。
イメージセンサ、例えば、相補型金属酸化膜半導体(Complementary Metal Oxide Semiconductor, CMOS)イメージセンサ、電荷結合素子(Charge Coupled Device, CCD)イメージセンサ等は、それらの大多数がマイクロボルトのオーダーでの変換利得を有する出力電圧を取得するので、最もノイズに敏感なデバイスの1つとして分類される。従って、多重サンプリング技術のようないくつかのノイズ削減技術が研究されてきた。多重サンプリング技術は、同じN回のアナログ・デジタル(Analog to Digital, AD)変換の結果を平均して、1/√N倍にその時間ノイズを削減するものである。しかし、それは、また、N回のAD変換のための時間を要求し、フレームレートの上昇を制限する。
この発明は、その変換時間の増加を抑制するとともに、シングルスロープ・アナログ・デジタル変換器(Single Slope Analog to Digital Converter, SS-ADC)およびそのアナログ入力(すなわち、CMOSイメージセンサにおけるカラム並列ADCおよびピクセルソースフォロワー)の時間ノイズを削減するために、多重サンプリング技術に基づく方法を提供する。この発明は、それぞれリセットレベルおよび信号レベルのための基準アナログレベルとして、下りスロープのみの結合を含むランプ信号を用いて、CMSのノイズ削減効果を取得するための方法を提供する。
第1の態様によれば、シングルスロープ・アナログ・デジタル変換器(SS-ADC)が提供され、SS-ADCは、段階的にランプ信号とアナログ入力を比較するための比較器の出力に応答して、リセットレベルと信号レベルのそれぞれのAD変換のための期間の間、アナログ入力に1つ以上のレベルのオフセットを付加するためのレベルシフタと、各オフセットレベルを用いた信号レベルのAD変換のカウント値ごとに、当該カウント値と、同じオフセットレベル設定を用いたリセットレベルのAD変換のカウント値との間の差をそれぞれ測定するためのカウンタと、AD変換の結果の出力に成功したカウンタの出力にわたって平均するためのコントローラと、を含む。
第1の態様の第1の可能な実装方式において、レベルシフタは、ピクセルソースフォロワーの出力ノードに接続された複数の電流源を含み、これは、ピクセルソースフォロワーの入力と出力の間の電圧降下の2つ以上の段階を設定することを可能にする。
第1の態様の第2の可能な実装方式において、レベルシフタは、ピクセルソースフォロワーと比較器の間に接続された、アナログ入力とオフセット電圧のための合算増幅器を含み、合算増幅器は、プログラマブル利得増幅器と組み合わせられることができる。
第2の態様によれば、アナログ・デジタル(AD)変換の方法が提供され、方法は、段階的にランプ信号とアナログ入力を比較するための比較器の出力に応答して、リセットレベルと信号レベルのそれぞれのAD変換のための期間の間、アナログ入力に1つ以上のレベルのオフセットを付加するステップと、各オフセットレベルを用いた信号レベルのAD変換のカウント値ごとに、当該カウント値と、同じオフセットレベル設定を用いたリセットレベルのAD変換のカウント値との間の差をそれぞれ測定するステップと、AD変換の結果の出力に成功したカウンタの出力にわたって平均するステップと、を含む。
第3の態様によれば、シングルスロープ・アナログ・デジタル変換器(SS-ADC)が提供され、SS-ADCは、段階的にランプ信号とアナログ入力を比較するための比較器の出力に応答して、リセットレベルと信号レベルのそれぞれのAD変換のための期間の間、ランプ信号に1つ以上のレベルのオフセットを付加するためのレベルシフタと、各オフセットレベルを用いた信号レベルのAD変換のカウント値ごとに、当該カウント値と、同じオフセットレベル設定を用いたリセットレベルのAD変換のカウント値との間の差をそれぞれ測定するためのカウンタと、AD変換の結果の出力に成功したカウンタの出力にわたって平均するためのコントローラと、を含む。
第3の態様の可能な実装方式において、レベルシフタは、ランプ生成器の出力と比較器の間のソースフォロワーに接続された複数の電流源を含み、ソースフォロワーのPMOSトランジスタのゲートとソースの間の電圧差を変調する。
第3の態様の第2の可能な実装方式において、レベルシフタは、ランプ生成器と比較器の間に接続された、ランプ信号レベルと可変オフセットレベルの合算増幅器を含み、合算増幅器は、ランプ信号のバッファ増幅器のために使用されるだけでなく、プログラマブル利得増幅器と組み合わせられる。
第4の態様によれば、アナログ・デジタル(AD)変換の方法が提供され、方法は、段階的にランプ信号とアナログ入力を比較するための比較器の出力に応答して、リセットレベルと信号レベルのそれぞれのAD変換のための期間の間、ランプ信号に1つ以上のレベルのオフセットを付加するステップと、各オフセットレベルを用いた信号レベルのAD変換のカウント値ごとに、当該カウント値と、同じオフセットレベル設定を用いたリセットレベルのAD変換のカウント値との間の差をそれぞれ測定するステップと、AD変換の結果の出力に成功したカウンタの出力にわたって平均するステップと、を含む。
本発明の実施形態または先行技術における技術的解決策をより明確に説明するために、以下は、実施形態または先行技術を説明するために要求される添付図面を簡単に導入する。明らかに、以下の説明における添付図面は、単に、本発明のいくつかの実施形態を表し、この技術分野の当業者は、依然として、創作的努力なしでこれらの添付図面から他の図面を導き出し得る。
本発明の実施形態による適応相関多重サンプリングSS-ADC(Adaptive Correlated Multiple Sampling SS-ADC, ACMS SS-ADC)の概略ブロック図を表す。 図2(a)は相関2重サンプリング(Correlated Double Sampling, CDS)のために使用されるRAMP波形の一例を表し、図2(b)は相関多重サンプリング(Correlated Multiple Sampling, CMS)のために使用されるRAMP波形の一例を表す。 図3(a)はACMS SS-ADCのためのRAMP波形の一例を表し、図3(b)は小さい信号レベルについての比較器出力の一例を表し、図3(c1)は図3(a)におけるピクセル出力についてのカウント値1を表し、図3(c2)は図3(a)におけるピクセル出力についてのカウント値2を表し、図3(c3)は図3(a)におけるピクセル出力についてのカウント値3を表し、図3(c4)は図3(a)におけるピクセル出力についてのカウント値4を表す。 図4(a)は図3(a)に表されたRAMP波形の一例を表し、図4(b)は大きい信号レベルについての比較器出力の一例を表し、図4(c1)は図4(a)におけるピクセル出力についてのカウント値1を表し、図4(c2)は図4(a)におけるピクセル出力についてのカウント値2を表し、図4(c3)は図4(a)におけるピクセル出力についてのカウント値3を表し、図4(c4)は図4(a)におけるピクセル出力についてのカウント値4を表す。 本発明のもう1つの実施形態によるACMS SS-ADCの概略ブロック図を表す。 図6(a)はACMS SS-ADCのためのRAMP波形のもう1つの例を表し、図6(b)は小さい信号レベルについての比較器出力の一例を表す。 図1に表されたレベルシフタの実装を表す。 図1に表されたレベルシフタのもう1つの実装を表す。 図5に表されたレベルシフタの実装を表す。 図5に表されたレベルシフタのもう1つの実装を表す。
以下は、本発明の実施形態における添付図面を参照して本発明の実施形態における技術的解決策を明確かつ十分に説明する。説明される実施形態は、本発明の実施形態の単にいくつかであるが全てではない。創作的努力なしで本発明の実施形態に基づいてこの技術分野の当業者によって得られる他の全ての実施形態は、本発明の保護範囲内にあるものである。
図1は、本発明の実施形態による適応相関多重サンプリングSS-ADC(ACMS SS-ADC)の概略ブロック図を表す。レベルシフタ(すなわち、DCオフセット生成器)、制御回路(CTRLロジック)、および修正されたランプ信号を生成するためのランプ信号(RAMP)生成器であるいくつかの追加の構成要素を実装することによってACMS SS-ADCを実現することが可能である。カラム内レベルシフタは、次のカラムおよび共通信号ラインへの信号経路がないので、カラム間の相互作用を誘発しない。
図1は、左側にピクセル回路の一部、すなわち、供給電圧とグランドの間に直列に接続された、フローディング・ディフュージョン(floating diffusion, FD)、セレクタスイッチ(selector switch, SEL)、および電流源を含む。ADCは、SELのドレインと電流源の間の出力ノード(黒の点として表されている)に接続される。アナログ出力であるピクセル信号(PIXEL)は、キャパシタを介して比較器(CMP)の反転入力に入力され、RAMP生成器によって生成されるランプ信号(RAMP)は、キャパシタを介してCMPの非反転入力に入力される。PIXELに段階的にオフセットが付加される。RAMP生成器は、図3(a)に表されたようにACMS SS-ADCのためのRAMPを出力する。RAMP生成器は、同じカラムに配置されたピクセルのためのSS-ADCによって共有されてもよい。CMPの出力は、CTRLロジックおよび複数のカウンタ(CNT)に入力される。CMPの出力に応答して、CTRLロジックは、レベルシフタを制御してPIXELに付加されるオフセット電圧を制御する。一実装において、CNTの数は、リセットレベルのAD変換の数に対応する。各CNTはクロック信号(CLK)をカウントし、例えば、CLKのサイクル数をカウントし、CLKのサイクルごとにカウント値を増分する。カウント値は、コントローラ(図1に表されていない)によるこのADCへのアナログ入力に対応するデジタル値を出力するために平均される。
図3(a)を参照して本発明によるRAMP波形の一例を説明する前に、図2(a)および図2(b)を参照して典型的なRAMP波形が説明される。図2(a)は、相関2重サンプリング(CDS)のために使用されるRAMP波形の一例を表す。実線はランプ信号(RAMP)を表し、破線はリセットレベルにおけるピクセル出力を表す。リセットレベルおよび信号レベルはそれぞれ次のようにサンプリングされる。1番目の下りスロープはリセットレベルにおけるピクセル出力のAD変換のために使用され、2番目の下りスロープは信号レベルにおけるピクセル出力のAD変換のために使用される。CNTは1番目の下りスロープの始まりにおいてカウントを開始し、1番目の下りスロープが破線を横切るまでカウントする。このカウント値はリセットレベルに対応する。ピクセルからの信号がないならば、信号レベルはリセットレベルと同一であり、すなわち、破線のレベルは変化しない。CNTは2番目の下りスロープの始まりにおいてカウントを開始し、2番目の下りスロープが破線を横切るまでカウントする。ピクセルからの信号があるならば、破線は、リセットレベルより下の信号の大きさに対応するレベルまで下降する。CNTは2番目の下りスロープの始まりにおいてカウントを開始し、2番目の下りスロープが破線を横切るまでカウントする。このカウント値は信号レベルに対応する。出力レベルは、信号レベルに対応するカウント値とリセットレベルに対応するカウント値の間の差として定義される。
図2(b)は、相関多重サンプリング(CMS)のために使用されるRAMP波形の一例を表す。時間ノイズを削減するために、リセットレベルが3回サンプリングされ、次に信号レベルが3回サンプリングされ、リセットレベルについてサンプリングされた値と信号レベルについてサンプリングされた値がそれぞれ平均される。出力レベルはこれらの平均の間の差として定義される。サンプリング数は3に限定されない。様々なサンプリング数が適用可能である。サンプリング数が4であるならば、時間ノイズは1/√4=1/2に削減される。図2(a)および図2(b)から分かるように、CMS(図2(b))のために要求される時間はCDS(図2(a))と比較して増加する。
図3(a)から図3(c4)は、ダーク状態、すなわち、ピクセル出力のレベルが比較的低い状態におけるACMS SS-ADCの動作波形を表す。比較器出力の上昇エッジが生成された後、実線矢印で表されたように比較器へのアナログ入力(すなわち、ピクセル出力)がオフセットされる。従って、1つのランプ信号から複数のサンプリングのための比較器出力の複数のエッジを取得することが可能である。リセットレベルのAD変換の各カウント値が別々に記憶される。次に、リセットレベルのAD変換の各カウント値が、信号レベルの対応するAD変換から減算される。信号レベルのAD変換のためのレベルシフトは、リセットレベルのAD変換のためのレベルシフトと同じである。それぞれのレベルシフトについてのCDS結果が取得され、平均される。この動作において、信号レベルは比較的低く、リセットレベルのAD変換に対応する信号レベルの全てのAD変換が取得されることが期待され、ACMS SS-ADCの全てのCDS結果が平均される。後に図4(a)から4(c4)を参照して異なる場合が説明される。
図3(a)は、ACMS SS-ADCのためのRAMP波形の一例を表す。実線はランプ信号(RAMP)を表す。図3(a)の破線に関して、前半はリセットレベルにおけるピクセル出力を表し、後半は小さい信号レベルにおけるピクセル出力を表す。図3(a)において、小さい信号レベルはリセットレベルと同一であるかのように表されている。RAMPの1番目の下りスロープが最初に水平の破線を横切った後、ピクセル出力のレベルは予め決定されたオフセットだけシフトされる。横切ることとシフトすることの間の持続時間は回路内の遅延であり得るか、または予め設定された持続時間であり得る。ピクセル出力のレベルは1番目の下りスロープより低くなり、RAMPの1番目の下りスロープが再び水平の破線を横切る。RAMPの1番目の下りスロープが2回目に水平の破線を横切った後、ピクセル出力のレベルは予め決定されたオフセットだけシフトされる。ピクセル出力のレベルは1番目の下りスロープより低くなり、RAMPの1番目の下りスロープが再び水平の破線を横切る。RAMPの1番目の下りスロープが3回目に水平の破線を横切った後、ピクセル出力のレベルは予め決定されたオフセットだけシフトされる。ピクセル出力のレベルは1番目の下りスロープより低くなり、RAMPの1番目の下りスロープは再び水平の破線を横切る。このようにして、リセットレベルは4回サンプリングされる。
RAMPの1番目の下りスロープが終わった後、ピクセル出力のレベルはオフセットが付加されていない元のリセットレベルに戻る。RAMPの2番目の下りスロープの開始の前に、ピクセル出力はリセットレベルから小さい信号レベルに変化する。図3(a)において、小さい信号レベルは、リセットレベルと同一であるかのように表されている。RAMPの2番目の下りスロープが最初に水平の破線を横切った後、ピクセル出力のレベルは予め決定されたオフセットだけシフトされる。ピクセル出力のレベルは2番目の下りスロープより低くなり、RAMPの2番目の下りスロープは再び水平の破線を横切る。RAMPの2番目の下りスロープが2回目に水平の破線を横切った後、ピクセル出力のレベルは予め決定されたオフセットだけシフトされる。ピクセル出力のレベルは2番目の下りスロープより低くなり、RAMPの2番目の下りスロープは再び水平の破線を横切る。RAMPの2番目の下りスロープが3回目に水平の破線を横切った後、ピクセル出力のレベルは予め決定されたオフセットだけシフトされる。ピクセル出力のレベルは2番目の下りスロープより低くなり、RAMPの2番目の下りスロープは再び水平の破線を横切る。このようにして、信号レベルは4回サンプリングされる。RAMPの2番目の下りスロープが終わった後、ピクセル出力のレベルは、オフセットが付加されていない元の信号レベルに戻る。
シフトする数に関して、それは3回に限定されない。様々なシフトする数が適用可能である。上記で述べた予め決定されたオフセットに関して、リセットレベルのAD変換のための1番目、2番目、および3番目のオフセットは、それぞれ、信号レベルのAD変換のための1番目、2番目、および3番目のオフセットと同一である。しかし、1番目、2番目、および3番目のオフセットは必ずしも同一でなくてもよい。
図3(b)は、図3(a)において破線で表されたようなリセットレベルおよび小さい信号レベルにおけるピクセル出力のための比較器出力の一例を表す。RAMPの1番目の下りスロープが下向きにピクセル出力を横切るとき、パルスは上昇し、ピクセル出力が1番目の下りスロープの下にシフトされるとき、パルスは下降する。4番目のパルスが上昇した後、ピクセル出力は下向きにシフトされず、RAMPの上昇エッジが破線を横切るとき、パルスは下降する。2番目の下りスロープに対応するパルスは同様に生成される。
CNTは、図3(b)における点線の下向き矢印で表されたように、下りスロープの始まりから比較器出力の上昇エッジまでカウントする。
図3(c1)から図3(c4)は、図3(a)におけるピクセル出力についてのカウント値1から4を表す。この場合、図1におけるACMS SS-ADCは4つのCNTを有する。4つのCNTは、RAMPの1番目の下りスロープの始まりにおいてカウントを開始する。1番目のCNTは比較器出力の1番目のパルスが上昇するまでカウントし、2番目のCNTは比較器出力の2番目のパルスが上昇するまでカウントし、3番目のCNTは比較器出力の3番目のパルスが上昇するまでカウントし、4番目のCNTは比較器出力の4番目のパルスが上昇するまでカウントする。それぞれのカウント値が、それぞれのCNTにおいて負の数に変換される。それぞれのカウント値に対応するそれぞれの負の数を取得するもう1つのやり方では、図3(c1)から図3(c4)の破線で表されたように、4つのCNTは、RAMPの1番目の下りスロープの始まりから比較器出力のパルスのそれぞれの上昇エッジまで下向きにカウントしてもよい。
4つのCNTは、2番目の下りスロープの始まりにおいてカウントを開始する。1番目のCNTは比較器出力の5番目のパルスが上昇するまでカウントし、2番目のCNTは比較器出力の6番目のパルスが上昇するまでカウントし、3番目のCNTは比較器出力の7番目のパルスが上昇するまでカウントし、4番目のCNTは比較器出力の8番目のパルスが上昇するまでカウントする。これまでの動作によって、各CNTは、各オフセットレベルを用いて信号レベルのAD変換のカウント値ごとに、このカウント値と、同じオフセットレベル設定を有するリセットレベルのAD変換のカウント値との間の差を測定する。測定された4つの値、すなわち、それぞれのCNTによって出力された4つのカウント値は平均されてこのADCへのアナログ入力に対応するデジタル値を出力する。
図4(a)は、ACMS SS-ADCのためのRAMP波形の一例を表す。実線はランプ信号(RAMP)を表す。図4(a)において、ピクセル出力は大きい信号レベルを有し、破線は、リセットレベル(図4に太い矢印で表されている)より下の信号の大きさに対応するレベルに下降する。そのため、信号レベルは2回サンプリングされ、2番目の下りスロープに対応する比較器出力の2つのパルスのみが生成され、3番目および4番目のCNTによるカウントを停止するための比較器出力のパルスは生成されない。従って、1番目のCNTおよび2番目のCNTはAD変換結果の出力に成功する。従って、リセットレベルは4回サンプリングされるが、2つのカウント値のみが平均される。
多重サンプリングの反復数は信号レベルの大きさの増加とともに減少するが、大きい信号領域においてフォトンショットノイズが支配的なので、そのデメリットは限られている。その代わり、CMSを実行するためのランプ信号の反復生成は要求されない。加えて、ランプ信号の大きさと、レベルシフタによって生成されるオフセットのレベルおよびステップとの組み合わせを最適化することが望ましい。
図5は、本発明のもう1つの実施形態によるACMS SS-ADCの概略ブロック図を表す。図1とは異なり、レベルシフタによって生成されるオフセットがランプ信号(RAMP)に付加される
図6(a)は、ACMS SS-ADCのためのRAMP波形のもう1つの例を表す。実線はランプ信号(RAMP)を表す。図3(a)に表されたような元のRAMP波形の部分も破線で表されている(下りスロープおよび上昇エッジの部分)。図6(a)の水平の破線に関して、前半はリセットレベルにおけるピクセル出力を表し、後半は小さい信号レベルにおけるピクセル出力を表す。図6(a)において、小さい信号レベルはリセットレベルと同一であるかのように表されている。RAMPの1番目の下りスロープが水平の破線を横切った後、ランプ信号のレベルは予め決定されたオフセットだけシフトされる。横切ることとシフトすることの間の持続時間は、回路内の遅延であり得るか、または予め設定された持続時間であり得る。ピクセル出力のレベルは2番目の下りスロープの始まりより低くなり、2番目の下りスロープは水平の破線を横切る。2番目の下りスロープが水平の破線を横切った後、ランプ信号のレベルは予め決定されたオフセットだけシフトされる。ピクセル出力のレベルは3番目の下りスロープの始まりより低くなり、3番目の下りスロープは水平の破線を横切る。3番目の下りスロープが水平の破線を横切った後、ランプ信号のレベルは予め決定されたオフセットだけシフトされる。ピクセル出力のレベルは4番目の下りスロープの始まりより低くなり、4番目の下りスロープは水平の破線を横切る。このようにして、リセットレベルは4回サンプリングされる。
5番目の下りスロープの始まりの前に、ピクセル出力はリセットレベルから小さい信号レベルに変化する。図6(a)において、小さい信号レベルはリセットレベルと同一であるかのように表されている。5番目の下りスロープが水平の破線を横切った後、ランプ信号のレベルは予め決定されたオフセットだけシフトされる。ピクセル出力のレベルは6番目の下りスロープの始まりより低くなり、6番目の下りスロープは水平の破線を横切る。6番目の下りスロープが水平の破線を横切った後、ランプ信号のレベルは予め決定されたオフセットだけシフトされる。ピクセル出力のレベルは7番目の下りスロープの始まりより低くなり、7番目の下りスロープは水平の破線を横切る。7番目の下りスロープが水平の破線を横切った後、ランプ信号のレベルは予め決定されたオフセットだけシフトされる。ピクセル出力のレベルは8番目の下りスロープの始まりより低くなり、8番目の下りスロープは水平の破線を横切る。このようにして、信号レベルは4回サンプリングされる。
シフトする数に関して、それは3回に限定されない。様々なシフトする数が適用可能である。上記で述べた予め決定されたオフセットに関して、リセットレベルのAD変換のための1番目、2番目、および3番目のオフセットは、それぞれ、信号レベルのAD変換のための1番目、2番目、および3番目のオフセットと同一である。しかし、1番目、2番目、および3番目のオフセットは必ずしも同一でなくてもよい。
図6(b)は小さい信号レベルのための比較器出力の一例を表す。RAMPの下りスロープが水平の破線を横切るときパルスは上昇し、ピクセル出力がピクセル出力のレベルの上にシフトされるときパルスは下降する。4番目および8番目のパルスが上昇した後、ピクセル出力はシフトされず、RAMPの上昇エッジが水平の破線を横切るときパルスは下降する。CNTは図3(c1)から図3(c4)を参照して説明したのと同じやり方で動作する。
ピクセル出力が大きい信号レベルを有するならば、水平の破線は、4番目の下りスロープが終わった後、リセットレベルより下の信号の大きさに対応するレベルに下降する。比較器出力の波形およびカウント値1から4は図4(b)および図4(c1)から図4(c4)を参照して説明したのと同じである。
図7は、ピクセル信号にオフセットが付加される、図1に表されたレベルシフタの実装を表す。オフセット生成するために、ピクセルソースフォロワーへの追加の電流源が実装される。図7に表されたように、増幅器トランジスタ(図7に表されていない)のVgs降下を制御するために追加の電流源が設けられ、これは、例えば、ピクセルソースフォロワーのFDとSELの間に設けられる。バイアス電流を増加させることによって、出力レベルはVgs降下の変化によってオフセットされる。比較器のエッジの数をカウントして、レベルシフタはカウントごとにバイアス電流の増加によってその設定をセットアップする。
図8は、ピクセル信号にオフセットが付加される、図1に表されたレベルシフタのもう1つの実装を表す。図1のレベルシフタのように、ピクセルソースフォロワーと比較器(CMP)の間に合算増幅器が実装される。ピクセルソースフォロワーと比較器の間にプログラマブル利得増幅器(PGA)が実装されるならば、ピクセルソースフォロワーの出力にオフセットを付加するために、PGA内に加算器機能を実装することによってACMS SS-ADCを実現することが可能である。段階的にオフセットを設定するために可変キャパシタのキャパシタンスがインピーダンスとして使用される。オフセットのステップはキャパシタのインピーダンスの比率、または追加のポート(図8の可変キャパシタの左の小さい長方形)へのDC入力によって調整される。
図9は、ランプ信号にオフセットが付加される、図5に表されたレベルシフタの実装を表す。レベルシフタは複数の電流源を含む。複数の電流源は、ソースフォロワーに、具体的には、PMOS(Pチャネル金属酸化膜半導体(P-channel Metal Oxide Semiconductor))トランジスタのソースに接続され、キャパシタを介して比較器の非反転入力に接続される。RAMP生成器の出力はPMOSトランジスタのゲートに接続される。複数の電流源はPMOSトランジスタのゲートとソースの間の電圧差を変調する。
図10は、ランプ信号にオフセットが付加される、図5に表されたレベルシフタのもう1つの実装を表す。レベルシフタはランプ信号レベルと可変オフセットレベルの合算増幅器を含む。簡単に言うと、図8のピクセルソースフォロワーと比較器の反転入力の間の合算増幅器を含む回路が、図10のRAMP生成器と比較器の非反転入力の間に設けられる。合算増幅器は、ランプ信号のバッファ増幅器のために使用されるだけでなく、プログラマブル利得増幅器と組み合わせられる。
本発明は、CMOSイメージセンサのノイズレベルを低下させるために適用することができる。より低い照明条件で、本発明は、サンプリングが4回実行されるので、アナログ入力へのオフセットとして4ステップを使用することによってノイズレベルを半分にする。加えて、1つのランプ信号を用いて比較器の複数の出力が取得されるので、AD変換期間はこの方法によって削減される。
CMOSイメージセンサに加えて、この発明はシングルスロープADCのために効果的であるので、本発明は指紋センサのために使用することができる。
ACMS SS-ADCの上記の実装の効果は次の通りである。
1)CMS実装のためのADC回数の増加を抑制することが可能になる。
2)1つの共通のRAMP生成器を用いてCMSを実現することが可能になる。
3)チップ領域の増加を抑制する。
4)RAMPの接続変化および比較器によって引き起こされるRAMP波形歪みに配慮する必要がない。
5)波形整合に配慮する必要がない。
上記で開示されたものは、単に本発明の例示の実施形態であり、もちろん本発明の保護範囲を限定することは意図されない。この技術分野の当業者は、本発明の請求項に従って行われる上記の実施形態および等価な修正を実現するプロセスのいくつかまたは全ては、本発明の範囲内にあるものであることを理解し得る。
CNT カウンタ
CMP 比較器
FD フローディング・ディフュージョン
PIXEL ピクセル信号
PGA プログラマブル利得増幅器
RAMP ランプ信号
SEL セレクタスイッチ

Claims (10)

  1. シングルスロープ・アナログ・デジタル変換器(SS-ADC)であって、
    段階的にランプ信号とアナログ入力を比較するための比較器の出力に応答して、リセットレベルと信号レベルのそれぞれのAD変換のための期間の間、前記アナログ入力に1つ以上のレベルのオフセットを付加するためのレベルシフタと、
    各オフセットレベルを用いた前記信号レベルのAD変換のカウント値ごとに、前記カウント値と、同じオフセットレベル設定を用いた前記リセットレベルのAD変換のカウント値との間の差をそれぞれ測定するためのカウンタと、
    前記AD変換の結果の出力に成功したカウンタの出力にわたって平均するためのコントローラと、
    を備えるSS-ADC。
  2. 前記レベルシフタは、ピクセルソースフォロワーの出力ノードに接続された複数の電流源を備える、請求項1に記載のSS-ADC。
  3. 前記レベルシフタは、ピクセルソースフォロワーと前記比較器の間に接続された、前記アナログ入力とオフセット電圧のための合算増幅器を備える、請求項1に記載のSS-ADC。
  4. アナログ・デジタル(AD)変換の方法であって、
    段階的にランプ信号とアナログ入力を比較するための比較器の出力に応答して、リセットレベルと信号レベルのそれぞれのAD変換のための期間の間、前記アナログ入力に1つ以上のレベルのオフセットを付加するステップと、
    各オフセットレベルを用いた前記信号レベルのAD変換のカウント値ごとに、前記カウント値と、同じオフセットレベル設定を用いた前記リセットレベルのAD変換のカウント値との間の差をそれぞれ測定するステップと、
    前記AD変換の結果の出力に成功したカウンタの出力にわたって平均するステップと、
    を備える方法。
  5. シングルスロープ・アナログ・デジタル変換器(SS-ADC)であって、
    段階的にランプ信号とアナログ入力を比較するための比較器の出力に応答して、リセットレベルと信号レベルのそれぞれのAD変換のための期間の間、前記ランプ信号に1つ以上のレベルのオフセットを付加するためのレベルシフタであって、前記レベルシフタは、ランプ生成器の出力と前記比較器の間のソースフォロワーに接続された複数の電流源を備える、レベルシフタと、
    各オフセットレベルを用いた前記信号レベルのAD変換のカウント値ごとに、前記カウント値と、同じオフセットレベル設定を用いた前記リセットレベルのAD変換のカウント値との間の差をそれぞれ測定するためのカウンタと、
    前記AD変換の結果の出力に成功したカウンタの出力にわたって平均するためのコントローラと、
    を備えるSS-ADC。
  6. シングルスロープ・アナログ・デジタル変換器(SS-ADC)であって、
    段階的にランプ信号とアナログ入力を比較するための比較器の出力に応答して、リセットレベルと信号レベルのそれぞれのAD変換のための期間の間、前記ランプ信号に1つ以上のレベルのオフセットを付加するためのレベルシフタであって、前記レベルシフタは、ランプ生成器と前記比較器の間に接続された、ランプ信号レベルと可変オフセットレベルの合算増幅器を備え、前記合算増幅器は、前記ランプ信号のバッファ増幅器のために使用されるだけでなく、プログラマブル利得増幅器と組み合わせられる、レベルシフタと、
    各オフセットレベルを用いた前記信号レベルのAD変換のカウント値ごとに、前記カウント値と、同じオフセットレベル設定を用いた前記リセットレベルのAD変換のカウント値との間の差をそれぞれ測定するためのカウンタと、
    前記AD変換の結果の出力に成功したカウンタの出力にわたって平均するためのコントローラと、
    を備えるSS-ADC。
  7. アナログ・デジタル(AD)変換の方法であって、
    段階的にランプ信号とアナログ入力を比較するための比較器の出力に応答して、リセットレベルと信号レベルのそれぞれのAD変換のための期間の間、前記ランプ信号に1つ以上のレベルのオフセットを付加するステップであって、前記1つ以上のレベルのオフセットは、ランプ生成器の出力と前記比較器の間のソースフォロワーに接続された複数の電流源を用いて生成される、ステップと、
    各オフセットレベルを用いた前記信号レベルのAD変換のカウント値ごとに、前記カウント値と、同じオフセットレベル設定を用いた前記リセットレベルのAD変換のカウント値との間の差をそれぞれ測定するステップと、
    前記AD変換の結果の出力に成功したカウンタの出力にわたって平均するステップと、
    を備える方法。
  8. アナログ・デジタル(AD)変換の方法であって、
    段階的にランプ信号とアナログ入力を比較するための比較器の出力に応答して、リセットレベルと信号レベルのそれぞれのAD変換のための期間の間、前記ランプ信号に1つ以上のレベルのオフセットを付加するステップであって、前記1つ以上のレベルのオフセットは、ランプ生成器と前記比較器の間に接続された、ランプ信号レベルと可変オフセットレベルの合算増幅器を用いて生成され、前記合算増幅器は、前記ランプ信号のバッファ増幅器のために使用されるだけでなく、プログラマブル利得増幅器と組み合わせられる、ステップと、
    各オフセットレベルを用いた前記信号レベルのAD変換のカウント値ごとに、前記カウント値と、同じオフセットレベル設定を用いた前記リセットレベルのAD変換のカウント値との間の差をそれぞれ測定するステップと、
    前記AD変換の結果の出力に成功したカウンタの出力にわたって平均するステップと、
    を備える方法。
  9. 請求項1から3のいずれか一項に記載のシングルスロープ・アナログ・デジタル変換器(SS-ADC)を備えるイメージセンサ。
  10. 請求項5または6に記載のシングルスロープ・アナログ・デジタル変換器(SS-ADC)を備えるイメージセンサ。
JP2022524003A 2019-10-23 2019-10-23 入力信号レベルシフトを有する適応相関多重サンプリング Active JP7412551B2 (ja)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2019/112773 WO2021077329A1 (en) 2019-10-23 2019-10-23 Adaptive correlated multi sampling with input signal level shifting

Publications (2)

Publication Number Publication Date
JP2023500609A JP2023500609A (ja) 2023-01-10
JP7412551B2 true JP7412551B2 (ja) 2024-01-12

Family

ID=75620317

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2022524003A Active JP7412551B2 (ja) 2019-10-23 2019-10-23 入力信号レベルシフトを有する適応相関多重サンプリング

Country Status (3)

Country Link
JP (1) JP7412551B2 (ja)
CN (1) CN114586340A (ja)
WO (1) WO2021077329A1 (ja)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015106816A (ja) 2013-11-29 2015-06-08 キヤノン株式会社 撮像装置、撮像システム、撮像装置の駆動方法、撮像システムの駆動方法
JP2018061230A (ja) 2016-10-04 2018-04-12 キヤノン株式会社 撮像装置、その駆動方法および撮像システム
US20190124284A1 (en) 2017-10-20 2019-04-25 SK Hynix Inc. Single-slope comparison device with low-noise, and analog-to-digital conversion device and cmos image sensor including the same

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8446309B2 (en) * 2009-02-19 2013-05-21 Cmosis Nv Analog-to-digital conversion in pixel arrays
US8310580B2 (en) * 2009-07-27 2012-11-13 Sony Corporation Solid-state imaging device and camera system for suppressing occurrence of quantization vertical streaks
EP2372916A3 (en) * 2010-03-16 2013-04-17 Ateeda Ltd. ADC Testing
JP5679412B2 (ja) * 2010-07-07 2015-03-04 株式会社タニタ Ad変換装置、ad変換方法、及び電子機器
US8988111B2 (en) * 2011-01-31 2015-03-24 SK Hynix Inc. Cascoded comparator with dynamic biasing for column parallel single slope ADCs
WO2017124058A1 (en) * 2016-01-15 2017-07-20 Invisage Technologies, Inc. Image sensors having extended dynamic range
CN106921838B (zh) * 2017-02-09 2020-01-17 天津大学 带有混合cds的cmos图像传感器列级adc
KR102431230B1 (ko) * 2017-11-17 2022-08-10 에스케이하이닉스 주식회사 저잡음 싱글-슬롭 비교 장치 및 그에 따른 아날로그-디지털 변환 장치와 씨모스 이미지 센서

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015106816A (ja) 2013-11-29 2015-06-08 キヤノン株式会社 撮像装置、撮像システム、撮像装置の駆動方法、撮像システムの駆動方法
JP2018061230A (ja) 2016-10-04 2018-04-12 キヤノン株式会社 撮像装置、その駆動方法および撮像システム
US20190124284A1 (en) 2017-10-20 2019-04-25 SK Hynix Inc. Single-slope comparison device with low-noise, and analog-to-digital conversion device and cmos image sensor including the same

Also Published As

Publication number Publication date
CN114586340A (zh) 2022-06-03
WO2021077329A1 (en) 2021-04-29
JP2023500609A (ja) 2023-01-10

Similar Documents

Publication Publication Date Title
JP6707662B2 (ja) 拡張ダイナミックレンジを有する画像センサ
Seo et al. A low-noise high intrascene dynamic range CMOS image sensor with a 13 to 19b variable-resolution column-parallel folding-integration/cyclic ADC
CN106470322B (zh) 减轻图像传感器的列固定图案噪声的读出电路
US9041579B2 (en) Analog-to-digital conversion in pixel arrays
US9060139B2 (en) Solid-state imaging apparatus and method for driving the same
EP2552105A2 (en) Solid-state imaging apparatus
JP2006033452A (ja) データ処理方法およびデータ処理装置並びに物理量分布検知の半導体装置および電子機器
US8957983B2 (en) Solid-state imaging device
JP2004015701A (ja) 固体撮像装置及びその制御方法
JP5818170B2 (ja) A/d変換器、イメージセンサデバイス及びアナログ信号からディジタル信号を生成する方法
JP2011166792A (ja) 小型低雑音信号読み出し回路及びその作動方法
JP2009118035A (ja) 固体撮像装置およびそれを用いた電子機器
KR102221061B1 (ko) 노이즈 제거 기능을 가지는 램프 신호 발생 장치
JP4546563B2 (ja) 半導体集積回路
JP2008054256A (ja) アナログデジタル変換器およびそれを用いた撮像回路
US10715757B2 (en) A/D converter
US20200244908A1 (en) Solid-state imaging device
KR101585978B1 (ko) 이미지 센서
JP7412551B2 (ja) 入力信号レベルシフトを有する適応相関多重サンプリング
CN114402531A (zh) 图像传感器中的快速多重采样
JP2011211638A (ja) 信号処理方法及び固体撮像装置
KR20180031842A (ko) 비교 장치 및 그 동작 방법과 그를 이용한 씨모스 이미지 센서
JP2011091724A (ja) 固体撮像素子
JP6805753B2 (ja) 撮像装置
JPH0865580A (ja) 撮像装置

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20220524

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20220524

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20230620

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20230718

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20230927

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20231211

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20231226

R150 Certificate of patent or registration of utility model

Ref document number: 7412551

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150