JP7393741B2 - 歪補償装置、歪補償方法、コンピュータプログラム、及び通信装置 - Google Patents
歪補償装置、歪補償方法、コンピュータプログラム、及び通信装置 Download PDFInfo
- Publication number
- JP7393741B2 JP7393741B2 JP2020061017A JP2020061017A JP7393741B2 JP 7393741 B2 JP7393741 B2 JP 7393741B2 JP 2020061017 A JP2020061017 A JP 2020061017A JP 2020061017 A JP2020061017 A JP 2020061017A JP 7393741 B2 JP7393741 B2 JP 7393741B2
- Authority
- JP
- Japan
- Prior art keywords
- distortion compensation
- amplifier
- internal state
- model
- calculation models
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims description 26
- 238000004891 communication Methods 0.000 title claims description 22
- 238000004590 computer program Methods 0.000 title claims description 18
- 238000004364 calculation method Methods 0.000 claims description 181
- 230000004044 response Effects 0.000 claims description 41
- 230000003446 memory effect Effects 0.000 claims description 33
- 230000015572 biosynthetic process Effects 0.000 claims description 27
- 238000003786 synthesis reaction Methods 0.000 claims description 27
- 230000001052 transient effect Effects 0.000 claims description 13
- 230000001419 dependent effect Effects 0.000 claims description 11
- 230000002194 synthesizing effect Effects 0.000 claims description 4
- 239000002131 composite material Substances 0.000 description 20
- 230000006870 function Effects 0.000 description 16
- 238000010586 diagram Methods 0.000 description 12
- 238000012545 processing Methods 0.000 description 12
- 239000011159 matrix material Substances 0.000 description 8
- 239000000203 mixture Substances 0.000 description 7
- 230000007423 decrease Effects 0.000 description 6
- 230000000694 effects Effects 0.000 description 6
- 229910002601 GaN Inorganic materials 0.000 description 5
- JMASRVWKEDWRBT-UHFFFAOYSA-N Gallium nitride Chemical compound [Ga]#N JMASRVWKEDWRBT-UHFFFAOYSA-N 0.000 description 5
- 239000004065 semiconductor Substances 0.000 description 5
- 230000002093 peripheral effect Effects 0.000 description 4
- 230000006403 short-term memory Effects 0.000 description 4
- 238000013459 approach Methods 0.000 description 3
- 150000001875 compounds Chemical class 0.000 description 3
- 230000015654 memory Effects 0.000 description 3
- 239000000969 carrier Substances 0.000 description 2
- 238000005094 computer simulation Methods 0.000 description 2
- PMHQVHHXPFUNSP-UHFFFAOYSA-M copper(1+);methylsulfanylmethane;bromide Chemical compound Br[Cu].CSC PMHQVHHXPFUNSP-UHFFFAOYSA-M 0.000 description 2
- 239000012535 impurity Substances 0.000 description 2
- 238000010606 normalization Methods 0.000 description 2
- 230000000704 physical effect Effects 0.000 description 2
- 230000003321 amplification Effects 0.000 description 1
- NWAIGJYBQQYSPW-UHFFFAOYSA-N azanylidyneindigane Chemical compound [In]#N NWAIGJYBQQYSPW-UHFFFAOYSA-N 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 230000001747 exhibiting effect Effects 0.000 description 1
- 238000013213 extrapolation Methods 0.000 description 1
- 230000007787 long-term memory Effects 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 238000012544 monitoring process Methods 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
- 238000011084 recovery Methods 0.000 description 1
- 238000005070 sampling Methods 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/32—Modifications of amplifiers to reduce non-linear distortion
- H03F1/3241—Modifications of amplifiers to reduce non-linear distortion using predistortion circuits
- H03F1/3247—Modifications of amplifiers to reduce non-linear distortion using predistortion circuits using feedback acting on predistortion circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/20—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
- H03F3/24—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/32—Modifications of amplifiers to reduce non-linear distortion
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/189—High-frequency amplifiers, e.g. radio frequency amplifiers
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/02—Transmitters
- H04B1/04—Circuits
- H04B1/0475—Circuits with means for limiting noise, interference or distortion
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/32—Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
- H04L27/34—Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
- H04L27/36—Modulator circuits; Transmitter circuits
- H04L27/366—Arrangements for compensating undesirable properties of the transmission path between the modulator and the demodulator
- H04L27/367—Arrangements for compensating undesirable properties of the transmission path between the modulator and the demodulator using predistortion
- H04L27/368—Arrangements for compensating undesirable properties of the transmission path between the modulator and the demodulator using predistortion adaptive predistortion
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/451—Indexing scheme relating to amplifiers the amplifier being a radio frequency amplifier
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2201/00—Indexing scheme relating to details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements covered by H03F1/00
- H03F2201/32—Indexing scheme relating to modifications of amplifiers to reduce non-linear distortion
- H03F2201/3224—Predistortion being done for compensating memory effects
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/02—Transmitters
- H04B1/04—Circuits
- H04B2001/0408—Circuits with power amplifiers
- H04B2001/0425—Circuits with power amplifiers with linearisation using predistortion
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Amplifiers (AREA)
- Transmitters (AREA)
Description
を備え、前記増幅器は、歪特性に影響を与える内部状態が変化するよう構成され、前記歪補償モデルは、互いに異なる前記内部状態における前記増幅器のための歪補償特性を有する複数の演算モデルと、変化する前記内部状態に応じた合成比率で前記複数の演算モデルを合成する合成器と、を備える。
R[n],R[n+1]は、m×1のスカラー行列である。
Iは、m×mの単位行列である。
Aは、m×mのスカラー行列である。
Bは、m×mのスカラー行列であり、入力信号x[n]に乗じられる係数行列である。
なお、mは、正の整数であり、以下同様である。mを大きくすると、Idqドリフトの発生状態をより精緻に表現できるようになる。
10A :周辺回路
10B :周辺回路
20 :歪補償装置
21 :歪補償処理部
22 :逆特性推定部
32A :DA変換器
32B :DA変換器
33 :直交変調器
34 :周波数変換部
35 :駆動増幅器
36 :カプラ
37 :可変減衰器
38 :周波数変換部
40A :AD変換器
40B :AD変換器
41A :フィルタ
41B :フィルタ
42 :直交復調器
50 :通信装置
101 :プロセッサ
101A :歪補償処理
102 :記憶装置
102A :コンピュータプログラム
103 :インタフェース
200 :歪補償モデル
210 :第1演算器
220 :第2演算器
230 :合成器
231 :乗算器
232 :乗算器
233 :加算器
250 :定数生成器
260 :選択器
300 :α[n]生成器
301 :αp[n]生成器
310 :温度依存パラメータ調整器
G :増幅器の特性
G-1 :歪補償モデルの歪補償特性
G1 -1 :第1演算モデル
G2 -1 :第2演算モデル
G3 -1 :第3演算モデル
Gp -1 :演算モデル
Gp+1 -1 :演算モデル
Idq :アイドル電流
R[n] :内部状態を示す第1パラメータ
α[n] :内部状態を示す第2パラメータ
S1 :状態
S2 :状態
Claims (15)
- 歪特性に影響を与える内部状態が変化する増幅器のために、前記増幅器が増幅する信号に対する歪補償を、歪補償モデルを用いて実行する歪補償装置であって、
前記歪補償モデルは、
互いに異なる前記内部状態における前記増幅器のための歪補償特性を有する複数の演算モデルと、
変化する前記内部状態に応じた合成比率で前記複数の演算モデルを合成する合成器と、
を備え、
前記複数の演算モデルのそれぞれが有する歪補償特性は、前記増幅器における、第1応答時間を有する第1メモリ効果を補償するための特性を含み、
前記内部状態は、前記増幅器における、前記第1応答時間よりも長い第2応答時間を有する第2メモリ効果である1つの現象の発生状態であり、
前記合成比率は、前記1つの現象の発生状態を表現した値である歪補償装置。 - 前記内部状態を示すパラメータを生成する生成器を更に備え、
前記合成比率は、前記パラメータに基づく
請求項1に記載の歪補償装置。 - 前記合成比率は、前記内部状態を示すパラメータに基づき決定され、
前記パラメータは、前記信号のレベルに基づいて演算される
請求項1又は2に記載の歪補償装置。 - 前記パラメータは、更に、前記パラメータの過去の値に基づいて演算される
請求項3に記載の歪補償装置。 - 前記複数の演算モデルそれぞれが有する歪補償特性は、前記増幅器における、第1応答時間を有する第1メモリ効果を補償するための特性を有し、
前記パラメータを演算するためのパラメータ演算モデルは、前記増幅器における、前記第1応答時間よりも長い第2応答時間を有する第2メモリ効果を表現している
請求項2から請求項4のいずれか1項に記載の歪補償装置。 - 前記合成比率は、前記信号のレベルに基づいて演算される
請求項1から請求項5のいずれか1項に記載の歪補償装置。 - 前記合成比率は、温度条件によって変化する温度依存パラメータを用いて演算される
請求項1から請求項6のいずれか1項に記載の歪補償装置。 - 前記複数の演算モデルは、2個の演算モデルである
請求項1から請求項7のいずれか1項に記載の歪補償装置。 - 選択器を更に備え、
前記複数の演算モデルは、3個以上の演算モデルを含み、
前記選択器は、前記3個以上の演算モデルから、前記合成器によって合成される2個以上の演算モデルを選択するよう構成されている
請求項1から請求項7のいずれか1項に記載の歪補償装置。 - 前記選択器は、前記内部状態を示すパラメータに基づいて、前記2個以上の演算モデルを選択するよう構成されている
請求項9に記載の歪補償装置。 - 前記複数の演算モデルは、
第1内部状態における前記増幅器のための第1歪補償特性を有する第1演算モデルと、
前記第1内部状態とは異なる第2内部状態における前記増幅器のための第2歪補償特性を有する第2演算モデルと、
を含み、
前記合成比率は、前記第1内部状態及び前記第2内部状態との間の過渡内部状態に応じた値を取り得る
請求項1から請求項10のいずれか1項に記載の歪補償装置。 - 前記複数の演算モデルは、
第1内部状態における前記増幅器のための第1歪補償特性を有する第1演算モデルと、
前記第1内部状態とは異なる第2内部状態における前記増幅器のための第2歪補償特性を有する第2演算モデルと、
前記第1内部状態及び前記第2内部状態とは異なる第3内部状態における前記増幅器のための第3歪補償特性を有する第3演算モデルと、
を含み、
前記第2内部状態は、前記第1内部状態及び前記第3内部状態との間にある中間内部状態である
請求項1から請求項11のいずれか1項に記載の歪補償装置。 - 歪特性に影響を与える内部状態が変化する増幅器が増幅する信号に対する歪補償方法であって、
互いに異なる内部状態における前記増幅器のための歪補償特性を有する複数の演算モデルを、変化する前記内部状態に応じた合成比率で、歪補償装置が合成する工程
を備え、
前記複数の演算モデルのそれぞれが有する歪補償特性は、前記増幅器における、第1応答時間を有する第1メモリ効果を補償するための特性を含み、
前記内部状態は、前記増幅器における、前記第1応答時間よりも長い第2応答時間を有する第2メモリ効果である1つの現象の発生状態であり、
前記合成比率は、前記1つの現象の発生状態を表現した値である歪補償方法。 - 歪特性に影響を与える内部状態が変化する増幅器が増幅する信号に対する歪補償のためのコンピュータプログラムであって、
互いに異なる内部状態における前記増幅器のための歪補償特性を有する複数の演算モデルを、変化する前記内部状態に応じた合成比率で合成する工程
をコンピュータに実行させるためのコンピュータプログラム。
ここで、
前記複数の演算モデルのそれぞれが有する歪補償特性は、前記増幅器における、第1応答時間を有する第1メモリ効果を補償するための特性を含み、
前記内部状態は、前記増幅器における、前記第1応答時間よりも長い第2応答時間を有する第2メモリ効果である1つの現象の発生状態であり、
前記合成比率は、前記1つの現象の発生状態を表現した値である。 - 通信のための信号を増幅する増幅器と、
前記信号に対する歪補償を、歪補償モデルを用いて実行する歪補償装置と、
を備え、
前記増幅器は、歪特性に影響を与える内部状態が変化するよう構成され、
前記歪補償モデルは、
互いに異なる前記内部状態における前記増幅器のための歪補償特性を有する複数の演算モデルと、
変化する前記内部状態に応じた合成比率で前記複数の演算モデルを合成する合成器と、を備え、
前記複数の演算モデルのそれぞれが有する歪補償特性は、前記増幅器における、第1応答時間を有する第1メモリ効果を補償するための特性を含み、
前記内部状態は、前記増幅器における、前記第1応答時間よりも長い第2応答時間を有する第2メモリ効果である1つの現象の発生状態であり、
前記合成比率は、前記1つの現象の発生状態を表現した値である
通信装置。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2020061017A JP7393741B2 (ja) | 2020-03-30 | 2020-03-30 | 歪補償装置、歪補償方法、コンピュータプログラム、及び通信装置 |
US17/201,966 US11658618B2 (en) | 2020-03-30 | 2021-03-15 | Distortion compensation device, distortion compensation method, and non-transitory computer-readable storage medium |
CN202110318695.8A CN113472300A (zh) | 2020-03-30 | 2021-03-25 | 失真补偿设备和方法、计算机可读存储介质和通信设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2020061017A JP7393741B2 (ja) | 2020-03-30 | 2020-03-30 | 歪補償装置、歪補償方法、コンピュータプログラム、及び通信装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2021163991A JP2021163991A (ja) | 2021-10-11 |
JP7393741B2 true JP7393741B2 (ja) | 2023-12-07 |
Family
ID=77854710
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2020061017A Active JP7393741B2 (ja) | 2020-03-30 | 2020-03-30 | 歪補償装置、歪補償方法、コンピュータプログラム、及び通信装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11658618B2 (ja) |
JP (1) | JP7393741B2 (ja) |
CN (1) | CN113472300A (ja) |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20030146787A1 (en) | 2002-02-06 | 2003-08-07 | Hedberg David J. | Power amplifier linearizer that compensates for long-time-constant memory effects and method therefor |
US20050195919A1 (en) | 2004-03-03 | 2005-09-08 | Armando Cova | Digital predistortion system and method for high efficiency transmitters |
JP2009111958A (ja) | 2007-11-01 | 2009-05-21 | Hitachi Kokusai Electric Inc | プリディストータ |
US20160126903A1 (en) | 2014-11-05 | 2016-05-05 | King Fahd University Of Petroleum And Minerals | Weighted memory polynomial method and system for power amplifiers predistortion |
WO2019174051A1 (en) | 2018-03-16 | 2019-09-19 | Telefonaktiebolaget Lm Ericsson (Publ) | Method and arrangement for compensating memory effects in power amplifier |
JP2020504926A (ja) | 2016-11-17 | 2020-02-13 | ザイリンクス インコーポレイテッドXilinx Incorporated | 電力増幅器のプリディストーションの方法および回路 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6035919B2 (ja) | 2012-07-09 | 2016-11-30 | 富士通株式会社 | 送信装置、及び送信方法 |
JP6705296B2 (ja) | 2016-06-06 | 2020-06-03 | 日本電気株式会社 | 歪補償回路、歪補償方法及び送信機 |
-
2020
- 2020-03-30 JP JP2020061017A patent/JP7393741B2/ja active Active
-
2021
- 2021-03-15 US US17/201,966 patent/US11658618B2/en active Active
- 2021-03-25 CN CN202110318695.8A patent/CN113472300A/zh active Pending
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20030146787A1 (en) | 2002-02-06 | 2003-08-07 | Hedberg David J. | Power amplifier linearizer that compensates for long-time-constant memory effects and method therefor |
US20050195919A1 (en) | 2004-03-03 | 2005-09-08 | Armando Cova | Digital predistortion system and method for high efficiency transmitters |
JP2009111958A (ja) | 2007-11-01 | 2009-05-21 | Hitachi Kokusai Electric Inc | プリディストータ |
US20160126903A1 (en) | 2014-11-05 | 2016-05-05 | King Fahd University Of Petroleum And Minerals | Weighted memory polynomial method and system for power amplifiers predistortion |
JP2020504926A (ja) | 2016-11-17 | 2020-02-13 | ザイリンクス インコーポレイテッドXilinx Incorporated | 電力増幅器のプリディストーションの方法および回路 |
WO2019174051A1 (en) | 2018-03-16 | 2019-09-19 | Telefonaktiebolaget Lm Ericsson (Publ) | Method and arrangement for compensating memory effects in power amplifier |
Also Published As
Publication number | Publication date |
---|---|
CN113472300A (zh) | 2021-10-01 |
JP2021163991A (ja) | 2021-10-11 |
US11658618B2 (en) | 2023-05-23 |
US20210305946A1 (en) | 2021-09-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10523159B2 (en) | Digital compensator for a non-linear system | |
JP4755651B2 (ja) | 非線形歪検出方法及び歪補償増幅装置 | |
EP1723725B1 (en) | Digital predistortion system and method for linearizing an rf power amplifier with nonlinear gain characteristics and memory effects | |
JP5137973B2 (ja) | プレディストータ | |
US8406708B2 (en) | Joint process estimator with variable tap delay line for use in power amplifier digital predistortion | |
JP5402817B2 (ja) | 電力増幅器のメモリ効果キャンセラ、無線送信機 | |
WO2018159021A1 (ja) | 歪補償装置及び歪補償方法 | |
TW200901618A (en) | Linearization of RF power amplifiers using an adaptive subband predistorter | |
KR20140040270A (ko) | 비선형 증폭기를 위한 신호 전치왜곡 | |
EP2254239B1 (en) | Predistorter, predistortion method, and predistortion system | |
US20050123066A1 (en) | Adaptive pre-distortion method and apparatus for digital rf transmitters | |
US9450544B2 (en) | Pre-distortion method, associated apparatus and non-transitory machine readable medium | |
JPWO2011086752A1 (ja) | 増幅装置及び信号処理装置 | |
JP6340207B2 (ja) | 非線形歪み検出装置及び歪み補償電力増幅器 | |
KR100546245B1 (ko) | 프리디스토션을 이용한 전력 증폭 장치, 그 방법 및 그장치를 포함하는 무선 통신 시스템 | |
JP7393741B2 (ja) | 歪補償装置、歪補償方法、コンピュータプログラム、及び通信装置 | |
JP7389953B2 (ja) | モデル装置、演算方法、及びコンピュータプログラム | |
JP2004165900A (ja) | 通信装置 | |
JP3642040B2 (ja) | 歪補償回路および歪補償方法 | |
JP5115976B2 (ja) | プリディストータ | |
KR102097521B1 (ko) | 고주파 증폭 장치 및 왜곡보상 방법 | |
JP2015220739A (ja) | 歪補償装置及び歪補償方法 | |
JP2016015612A (ja) | 受信機および歪み補償方法 | |
JP2016167763A (ja) | 歪補償装置及び歪補償方法 | |
JP2013132009A (ja) | 歪補償器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20221021 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20230621 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20230626 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20230821 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20231016 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20231027 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20231109 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7393741 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |