JP7105394B1 - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
JP7105394B1
JP7105394B1 JP2022082726A JP2022082726A JP7105394B1 JP 7105394 B1 JP7105394 B1 JP 7105394B1 JP 2022082726 A JP2022082726 A JP 2022082726A JP 2022082726 A JP2022082726 A JP 2022082726A JP 7105394 B1 JP7105394 B1 JP 7105394B1
Authority
JP
Japan
Prior art keywords
conductive layer
transistor
layer
gate electrode
electrically connected
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2022082726A
Other languages
English (en)
Other versions
JP2022113702A (ja
Inventor
耕平 豊高
圭 高橋
英明 宍戸
紘慈 楠
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Priority to JP2022110972A priority Critical patent/JP7140937B1/ja
Application granted granted Critical
Publication of JP7105394B1 publication Critical patent/JP7105394B1/ja
Publication of JP2022113702A publication Critical patent/JP2022113702A/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1255Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs integrated with passive devices, e.g. auxiliary capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • H01L27/1262Multistep manufacturing methods with a particular formation, treatment or coating of the substrate
    • H01L27/1266Multistep manufacturing methods with a particular formation, treatment or coating of the substrate the substrate on which the devices are formed not being the final device substrate, e.g. using a temporary substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/04Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes
    • H01L29/045Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes by their particular orientation of crystalline planes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/4908Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET for thin film semiconductor, e.g. gate of TFT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78645Thin film transistors, i.e. transistors with a channel being at least partly a thin film with multiple gate
    • H01L29/78648Thin film transistors, i.e. transistors with a channel being at least partly a thin film with multiple gate arranged on opposing sides of the channel
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/126Shielding, e.g. light-blocking means over the TFTs

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Ceramic Engineering (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Manufacturing & Machinery (AREA)
  • Theoretical Computer Science (AREA)
  • Geometry (AREA)
  • Thin Film Transistor (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Bipolar Transistors (AREA)
  • Noodles (AREA)
  • Mechanical Treatment Of Semiconductor (AREA)

Abstract

【課題】走査線に接続されるトランジスタのゲート容量が低減された、新規な構成の表示装置等を提供すること。または、走査線の抵抗が低減された新規な構成の表示装置等を提供すること。または、高精細に画素を配置することが可能な、新規な構成の表示装置等を提供すること。または、製造コストの上昇が抑制された、新規な構成の表示装置等を提供すること。【解決手段】走査線に接続された第1のゲート電極および第2のゲート電極を有するトランジスタにおいて、第1のゲート電極を低抵抗な金属材料で構成し、第2のゲート電極を酸化物半導体層の酸素欠損を低減できる金属酸化物材料で構成する。第1のゲート電極は、走査線に接続され、第2のゲート電極は定電位が与えられる配線に接続される構成とする。【選択図】図1

Description

本発明の一態様は、酸化物半導体を有するトランジスタが設けられた表示装置に関する
なお、本発明の一態様は、上記の技術分野に限定されない。本明細書等で開示する発明
の一態様の技術分野は、物、方法、または、製造方法に関する。または、本発明は、プロ
セス、マシン、マニュファクチャ、または、組成物(コンポジション・オブ・マター)に
関する。特に、本発明の一態様は、半導体装置、表示装置、発光装置、蓄電装置、記憶装
置、それらの駆動方法、またはそれらの製造方法に関する。
絶縁表面を有する基板上に形成された半導体層を用いてトランジスタ(電界効果トラン
ジスタ(FET)、または薄膜トランジスタ(TFT)ともいう)を構成する技術が注目
されている。該トランジスタは集積回路(IC)や画像表示装置(表示装置)のような電
子デバイスに広く応用されている。トランジスタに適用可能な半導体層としてシリコンを
代表とする半導体材料が広く知られているが、その他の材料として酸化物半導体が注目さ
れている。
例えば、酸化物半導体として、In、Zn、Ga、Snなどを含む非晶質酸化物を用い
てトランジスタを作製する技術が開示されている(特許文献1参照)。また、自己整列ト
ップゲート構造を有する酸化物層のトランジスタを作製する技術が開示されている(特許
文献2参照)。また電界効果移動度を高めるために、上下のゲート電極の電界によってチ
ャネルが形成される酸化物層を電気的に取り囲む構造のトランジスタを作製する技術が開
示されている(特許文献3参照)。
また、チャネルを形成する酸化物半導体層の下地絶縁層に、加熱により酸素を放出する
絶縁層を用い、該酸化物半導体層の酸素欠損を低減することで、閾値電圧のシフトが小さ
いといった、電気的な信頼性が高められたトランジスタを作製する技術が開示されている
(特許文献4参照)。
特開2006-165529号公報 特開2009-278115号公報 特開2014-241404号公報 特開2012-009836号公報
酸化物層を有するトランジスタは、表示装置への応用が期待されている。トランジスタ
は、高い電界効果移動度および高い信頼性が要求される。高い電界効果移動度を得るため
には、チャネルが形成される酸化物層を電気的に取り囲む構造のトランジスタが有効であ
る。しかしながらゲート電極の電界によって、チャネルが形成される酸化物層を電気的に
取り囲む構造のトランジスタを走査線の信号で駆動する場合、該トランジスタのゲート容
量が大きくなりすぎてしまうといった問題があった。
ゲート容量を小さくするためには、ゲート電極で酸化物層を取り囲む構造ではなく、シ
ングルゲート構造とすることが有効である。しかしながら高い信頼性を得るために、酸化
物層のように加熱により酸素を放出するゲート電極をトップゲートとして採用する場合、
金属によるゲート電極とに比べて、ゲート電極つまり走査線の抵抗が高くなってしまうと
いった問題があった。
加熱により酸素を放出するゲート電極をトップゲートに採用する構成は、トランジスタ
の信頼性を高めるうえで有効であるため、当該構成を維持したうえで走査線の抵抗を下げ
るためには、ボトムゲートとして金属によるゲート電極を採用し、ボトムゲート側の金属
配線で走査線を形成する構成が有効である。しかしながら、トップゲートとボトムゲート
との接続するための開口部を画素領域のように狭い領域に形成するため配置が困難となり
、高精細な表示装置を実現することが難しくなるといった問題があった。また、加熱によ
り酸素を放出するゲート電極に、金属配線を積層して走査線の抵抗を下げる構成も考えら
れるが、工程が増えるために製造コストが上昇してしまうといった問題があった。
上記問題に鑑み、本発明の一態様は、走査線に接続されるトランジスタのゲート容量が
低減された、新規な構成の表示装置等を提供することを課題の一とする。または本発明の
一態様は、走査線の抵抗が低減された新規な構成の表示装置等を提供することを課題の一
とする。または、本発明の一態様は、高精細に画素を配置することが可能な、新規な構成
の表示装置等を提供することを課題の一とする。または、本発明の一態様は、製造コスト
の上昇が抑制された、新規な構成の表示装置等を提供することを課題の一とする。
なお本発明の一態様の課題は、上記列挙した課題に限定されない。上記列挙した課題は
、他の課題の存在を妨げるものではない。なお他の課題は、以下の記載で述べる、本項目
で言及していない課題である。本項目で言及していない課題は、当業者であれば明細書又
は図面等の記載から導き出せるものであり、これらの記載から適宜抽出することができる
。なお、本発明の一態様は、上記列挙した記載、及び/又は他の課題のうち、少なくとも
一つの課題を解決するものである。
本発明の一態様は、第1のトランジスタと、第2のトランジスタと、第1の配線と、第
2の配線と、を有し、第1のトランジスタは、第1のゲート電極と、第2のゲート電極と
、第1の半導体層と、を有し、第2のトランジスタは、第1のゲート電極と、第2のゲー
ト電極と、第2の半導体層と、を有し、第1の配線は、第1のトランジスタおよび第2の
トランジスタの導通状態を制御する信号を伝える機能を有し、第2の配線は、定電圧を伝
える機能を有し、第1のトランジスタの第1のゲート電極と、第2のトランジスタの第1
のゲート電極とは、第1の配線に電気的に接続され、第1のトランジスタの第2のゲート
電極と、第2のトランジスタの第2のゲート電極とは、第2の配線に電気的に接続され、
第1の半導体層と、第2の半導体層とは、酸化物半導体を有し、第1のトランジスタの第
1のゲート電極と、第2のトランジスタの第1のゲート電極とは、金属材料を有し、第1
のトランジスタの第2のゲート電極と、第2のトランジスタの第2のゲート電極とは、金
属酸化物材料を有する表示装置である。
本発明の一態様は、第1のトランジスタと、第2のトランジスタと、第3のトランジス
タと、第1の配線と、第2の配線と、を有し、第1のトランジスタは、第1のゲート電極
と、第2のゲート電極と、第1の半導体層と、を有し、第2のトランジスタは、第1のゲ
ート電極と、第2のゲート電極と、第2の半導体層と、を有し、第3のトランジスタは、
第1のゲート電極と、第2のゲート電極と、第3の半導体層と、を有し、第1の配線は、
第1のトランジスタおよび第2のトランジスタの導通状態を制御する信号を伝える機能を
有し、第2の配線は、定電圧を伝える機能を有し、第1のトランジスタの第1のゲート電
極と、第2のトランジスタの第1のゲート電極とは、第1の配線に電気的に接続され、第
1のトランジスタの第2のゲート電極と、第2のトランジスタの第2のゲート電極とは、
第2の配線に電気的に接続され、第3のトランジスタの第1のゲート電極と、第3のトラ
ンジスタの第2のゲート電極とは、互いに電気的に接続され、第1の半導体層と、第2の
半導体層と、第3の半導体層とは、酸化物半導体を有し、第1のトランジスタの第1のゲ
ート電極と、第2のトランジスタの第1のゲート電極と、第3のトランジスタの第1のゲ
ート電極とは、金属材料を有し、第1のトランジスタの第2のゲート電極と、第2のトラ
ンジスタの第2のゲート電極と、第3のトランジスタの第2のゲート電極とは、金属酸化
物材料を有する表示装置である。
本発明の一態様は、第1のトランジスタと、第2のトランジスタと、第3のトランジス
タと、容量素子と、発光素子と、第1の配線と、第2の配線と、を有し、第1のトランジ
スタは、第1のゲート電極と、第2のゲート電極と、第1の半導体層と、を有し、第2の
トランジスタは、第1のゲート電極と、第2のゲート電極と、第2の半導体層と、を有し
、第3のトランジスタは、第1のゲート電極と、第2のゲート電極と、第3の半導体層と
、を有し、第1の配線は、第1のトランジスタおよび第2のトランジスタの導通状態を制
御する信号を伝える機能を有し、第2の配線は、定電圧を伝える機能を有し、第1のトラ
ンジスタの第1のゲート電極と、第2のトランジスタの第1のゲート電極とは、第1の配
線に電気的に接続され、第1のトランジスタの第2のゲート電極と、第2のトランジスタ
の第2のゲート電極とは、第2の配線に電気的に接続され、第1のトランジスタのソース
またはドレインの一方は、第3のトランジスタの第1のゲート電極と、容量素子の一方の
電極と、第3のトランジスタの第2のゲート電極と、に電気的に接続され、第2のトラン
ジスタのソースまたはドレインの一方は、第3のトランジスタのソースまたはドレインの
一方と、容量素子の他方の電極と、発光素子の一方の電極と、に電気的に接続され、第1
の半導体層と、第2の半導体層と、第3の半導体層とは、酸化物半導体を有し、第1のト
ランジスタの第1のゲート電極と、第2のトランジスタの第1のゲート電極と、第3のト
ランジスタの第1のゲート電極とは、金属材料を有し、第1のトランジスタの第2のゲー
ト電極と、第2のトランジスタの第2のゲート電極と、第3のトランジスタの第2のゲー
ト電極とは、金属酸化物材料を有する表示装置である。
本発明の一態様は、第1の配線と、第2の配線と、に電気的に接続された画素を有し、
画素は、第1のトランジスタと、第2のトランジスタと、を有し、第1のトランジスタは
、第1のゲート電極と、第2のゲート電極と、第1の半導体層と、を有し、第2のトラン
ジスタは、第1のゲート電極と、第2のゲート電極と、第2の半導体層と、を有し、第1
の配線は、第1のトランジスタおよび第2のトランジスタの導通状態を制御する信号を伝
える機能を有し、第2の配線は、定電圧を伝える機能を有し、第1のトランジスタの第1
のゲート電極と、第2のトランジスタの第1のゲート電極とは、第1の配線に電気的に接
続され、第1のトランジスタの第2のゲート電極と、第2のトランジスタの第2のゲート
電極は、第2の配線に電気的に接続され、第1の半導体層と、第2の半導体層とは、酸化
物半導体を有し、第1のトランジスタの第1のゲート電極と、第2のトランジスタの第1
のゲート電極とは、金属材料を有し、第1のトランジスタの第2のゲート電極と、第2の
トランジスタの第2のゲート電極とは、金属酸化物材料を有する表示装置である。
本発明の一態様において、酸化物半導体は、酸素と、Inと、Znと、M(MはAl、
Ga、Y、またはSn)とを有する表示装置が好ましい。
本発明の一態様において、酸化物半導体は、結晶部を有し、結晶部は、c軸配向性を有
する表示装置が好ましい。
本発明の一態様において、金属酸化物材料は、酸素と、Inと、Znと、M(MはAl
、Ga、Y、またはSn)とを有し、酸化物半導体よりもキャリア密度が高い表示装置が
好ましい。
なおその他の本発明の一態様については、以下で述べる実施の形態における説明、及び
図面に記載されている。
本発明の一態様は、走査線に接続されるトランジスタのゲート容量が低減された、新規
な構成の表示装置等を提供することができる。または本発明の一態様は、走査線の抵抗が
低減された新規な構成の表示装置等を提供することができる。または、本発明の一態様は
、高精細に画素を配置することが可能な、新規な構成の表示装置等を提供することができ
る。または、本発明の一態様は、製造コストの上昇が抑制された、新規な構成の表示装置
等を提供することができる。
なお本発明の一態様の効果は、上記列挙した効果に限定されない。上記列挙した効果は
、他の効果の存在を妨げるものではない。なお他の効果は、以下の記載で述べる、本項目
で言及していない効果である。本項目で言及していない効果は、当業者であれば明細書又
は図面等の記載から導き出せるものであり、これらの記載から適宜抽出することができる
。なお、本発明の一態様は、上記列挙した効果、及び/又は他の効果のうち、少なくとも
一つの効果を有するものである。従って本発明の一態様は、場合によっては、上記列挙し
た効果を有さない場合もある。
実施の形態に係る、表示装置の回路図およびタイミングチャート。 実施の形態に係る、表示装置の上面図および断面図。 実施の形態に係る、表示装置の上面図。 実施の形態に係る、表示装置の斜視図。 実施の形態に係る、表示装置の断面図。 実施の形態に係る、表示装置の上面図。 実施の形態に係る、表示装置の回路図。 実施の形態に係る、表示装置の回路図。 実施の形態に係る、表示装置の構成例。 実施の形態に係る、表示装置の構成例。 実施の形態に係る、表示装置の構成例。 実施の形態に係る、タッチパネルの構成例。 実施の形態に係る、表示装置の作製方法を説明する図。 実施の形態に係る、表示装置の作製方法を説明する図。 実施の形態に係る、表示装置の作製方法を説明する図。 実施の形態に係る、表示装置の作製方法を説明する図。 実施の形態に係る、表示装置の作製方法を説明する図。 実施の形態に係る、電子機器。 実施の形態に係る、電子機器。 実施の形態に係る、電子機器。 実施の形態に係る、電子機器。 実施の形態に係る、電子機器。 酸化物半導体膜をチャネル領域に用いるトランジスタにおけるエネルギーバンドを説明する図。 実施の形態に係る、表示装置の回路図。 実施の形態に係る、表示装置の回路図。 実施例に係る、ブロック図および回路図。 実施例に係る、上面図。
実施の形態について、図面を用いて詳細に説明する。但し、本発明は以下の説明に限定
されず、本発明の趣旨及びその範囲から逸脱することなくその形態及び詳細を様々に変更
し得ることは当業者であれば容易に理解される。従って、本発明は以下に示す実施の形態
の記載内容に限定して解釈されるものではない。
なお、以下に説明する発明の構成において、同一部分又は同様な機能を有する部分には
同一の符号を異なる図面間で共通して用い、その繰り返しの説明は省略する。また、同様
の機能を指す場合には、ハッチングパターンを同じくし、特に符号を付さない場合がある
なお、本明細書で説明する各図において、各構成の大きさ、層の厚さ、または領域は、
明瞭化のために誇張されている場合がある。よって、必ずしもそのスケールに限定されな
い。
なお、本明細書等における「第1」、「第2」等の序数詞は、構成要素の混同を避ける
ために付すものであり、数的に限定するものではない。
トランジスタは半導体素子の一種であり、電流や電圧の増幅や、導通または非導通を制
御するスイッチング動作などを実現することができる。本明細書におけるトランジスタは
、IGFET(Insulated Gate Field Effect Trans
istor)や薄膜トランジスタ(TFT:Thin Film Transistor
)を含む。
また、「ソース」や「ドレイン」の機能は、異なる極性のトランジスタを採用する場合
や、回路動作において電流の方向が変化する場合などには入れ替わることがある。このた
め、本明細書においては、「ソース」や「ドレイン」の用語は、入れ替えて用いることが
できるものとする。
(実施の形態1)
本実施の形態では、本発明の一態様の表示装置の構成例について説明する。
[回路図の構成例]
図1(A)は、表示装置が有する画素の回路図である。
画素PIXは、トランジスタM1と、トランジスタM2と、トランジスタM3と、容量
素子C1と、発光素子ELと、を有する。画素PIXは、走査線GL、信号線SL、電流
供給線ANODE、配線V0、共通配線CATHODEに接続される。画素PIXは、カ
ラー表示を行う画素が有する副画素に相当する。なおトランジスタM1乃至M3は、nチ
ャネル型のトランジスタとして説明するが、pチャネル型であってもよい。
走査線GLは走査信号を画素に供給する配線である。走査信号は、供給されるトランジ
スタの導通状態を制御する信号である。信号線SLは画像データに応じた信号を画素に供
給する配線である。電流供給線ANODEおよび共通配線CATHODEは発光素子EL
に電流を流すための配線である。配線V0は、定電圧が与えられる配線である。
トランジスタM1と、トランジスタM2とは、半導体層の上下にゲート電極が設けられ
る構造である。半導体層の下側にある金属材料で構成されるゲート電極を第1のゲート電
極(ボトムゲート電極ともいう)という。半導体層の上側にある金属酸化物材料で構成さ
れるゲート電極を第2のゲート電極(トップゲート電極ともいう)という。トランジスタ
M1およびM2に適用可能なトランジスタの構成例については、後述する。なお図1(A
)ではトランジスタM3についても、トランジスタM1、M2と同じ構造のトランジスタ
であるとして説明するが、これに限らない。なお金属酸化物材料は、金属元素と、酸素と
、を有する材料である。
トランジスタM1の第1のゲート電極は、走査線GLに接続される。トランジスタM1
の第2のゲート電極は、配線V0に接続される。トランジスタM1のソースまたはドレイ
ンの一方は、信号線SLに接続される。トランジスタM1のソースまたはドレインの他方
は、トランジスタM3の第1のゲートおよび第2のゲート電極、ならびに容量素子C1の
一方の電極に接続される。
トランジスタM2の第1のゲート電極は、走査線GLに接続される。トランジスタM2
の第2のゲート電極は、配線V0に接続される。トランジスタM2のソースまたはドレイ
ンの一方は、配線V0に接続される。トランジスタM2のソースまたはドレインの他方は
、トランジスタM3のソースまたはドレインの一方、容量素子C1の他方の電極、および
発光素子ELの一方の電極に接続される。
トランジスタM3の第1のゲート電極は、トランジスタM1のソースまたはドレインの
他方、トランジスタM3の第2のゲート電極、および容量素子C1の一方の電極に接続さ
れる。トランジスタM3のソースまたはドレインの一方は、トランジスタM2のソースま
たはドレインの他方、容量素子C1の他方の電極、および発光素子ELの一方の電極に接
続される。トランジスタM3のソースまたはドレインの他方は、電流供給線ANODEに
接続される。
容量素子C1の一方の電極は、トランジスタM1のソースまたはドレインの他方、トラ
ンジスタM3の第1のゲート電極、およびトランジスタM3の第2のゲート電極に接続さ
れる。容量素子C1の他方の電極は、トランジスタM2のソースまたはドレインの他方、
トランジスタM3のソースまたはドレインの一方、および発光素子ELの一方の電極に接
続される。
発光素子ELの一方の電極は、トランジスタM2のソースまたはドレインの他方、トラ
ンジスタM3のソースまたはドレインの一方、および容量素子C1の他方の電極に接続さ
れる。発光素子ELの他方の電極は、共通配線CATHODEに接続される。
トランジスタM1の第1のゲート電極と、トランジスタM2の第1のゲート電極とが接
続される走査線GLは、半導体層の下側にある金属材料で形成される。走査線GLは、ト
ランジスタM1の第1のゲート電極およびトランジスタM2の第1のゲート電極と、開口
部を介することなく接続される。トランジスタM1の第2のゲート電極と、トランジスタ
M2の第2のゲート電極とが接続される配線V0は、トランジスタM1およびM2の上層
にある導電層を構成する金属材料で形成される。配線V0は、トランジスタM1の第2の
ゲート電極およびトランジスタM2の第2のゲート電極と、開口部を介して接続される。
次いで図1(B)には、図1(A)の回路の簡単な動作を説明するための、タイミング
チャートを示す。図1(B)では、n行目の走査線GL(n)における一走査選択期間(
SCAN)を図示しており、PSCANにおいて配線V0の電圧、および信号線SLの
画像信号、の様子を図示している。
図1(B)に示すように、PSCANにおいて信号線SLの画像信号は(n-1)行目
の信号DATA(n-1)から(n)行目の信号DATA(n)に切り替わる。この間、
配線V0の電圧は、定電圧Vとする。
上記構成では、トランジスタM1およびM2において、第1のゲート電極と第2のゲー
ト電極とを接続しない構成とする。当該構成によって、互いのゲート電極を接続する場合
に比べて、走査線GLとトランジスタとの間のゲート容量が第1のゲート電極との間に形
成されるだけとすることができる。配線V0は定電圧が与えられるため、配線V0とトラ
ンジスタM1およびM2との間のゲート容量は問題とならない。したがって上記構成は、
互いのゲート電極を接続する場合に比べて、走査線GLとトランジスタとの間のゲート容
量を小さくできる。また配線V0に与える定電圧Vを制御することで、トランジスタM
1およびM2の閾値電圧を調整できるといった効果もある。
また上記構成では、トランジスタM1およびM2において、第1のゲート電極と同層に
金属材料で構成される走査線GLを配置する構成とすることができる。そのため、第1の
ゲート電極を金属材料で構成される導電層で形成し、第2のゲート電極を、酸化物半導体
のような金属酸化物材料で構成される導電層で形成する構成を採用しても、走査線GLの
抵抗が高くなってしまうといった問題を回避できる。また走査線GLの抵抗を下げるため
に、余分に金属材料による配線を設ける分の製造コストを低減することができる。
また上記構成では、第1のゲート電極を金属材料で構成される導電層で形成し、第2の
ゲート電極を、酸化物半導体のような金属酸化物材料で構成される導電層で形成できる。
そのため、加熱により酸素を放出するゲート電極を第2のゲート電極に採用し、トランジ
スタの信頼性を高めることができる。加えて、トランジスタM1およびM2において、第
1のゲート電極と第2のゲート電極とを接続しない構成のため、画素領域のように狭い領
域で互いのゲート電極を接続しない構成を採用できるため、高精細な表示装置を実現する
ことができる。
[トランジスタの構成例]
ここでトランジスタM1、M2に適用可能なトランジスタの構成例について、図2(A
)乃至(C)を用いて説明する。
図2(A)(B)(C)に、トランジスタを有する半導体装置の一例を示す。なお図2
(A)乃至(C)に示すトランジスタは、半導体層の上下にゲート電極が設けられる構造
である。
図2(A)は、トランジスタ100の上面図であり、図2(B)は図2(A)の一点鎖
線X1-X2間の断面図であり、図2(C)は図2(A)の一点鎖線Y1-Y2間の断面
図である。なお、図2(A)では、明瞭化のため、絶縁層110などの構成要素を省略し
て図示している。なお、トランジスタの上面図においては、以降の図面においても図2(
A)と同様に、構成要素の一部を省略して図示する場合がある。また、一点鎖線X1-X
2方向をチャネル長(L)方向、一点鎖線Y1-Y2方向をチャネル幅(W)方向と呼称
する場合がある。
図2(A)乃至(C)に示すトランジスタ100は、基板102上に形成された導電層
106と、導電層106上の絶縁層104と、絶縁層104上の酸化物半導体層108と
、酸化物半導体層108上の絶縁層110と、絶縁層110上の酸化物半導体層112と
、絶縁層104、酸化物半導体層108、及び酸化物半導体層112上の絶縁層116と
、を有する。また、酸化物半導体層108は、絶縁層110と接するチャネル領域108
iと、絶縁層116と接するソース領域108sと、絶縁層116と接するドレイン領域
108dと、を有する。
また、トランジスタ100は、絶縁層116に設けられた開口部141aを介して、ソ
ース領域108sに電気的に接続される導電層120aと、絶縁層116に設けられた開
口部141bを介して、ドレイン領域108dに電気的に接続される導電層120bと、
を有していてもよい。
なお、導電層106は、第1のゲート電極としての機能を有し、金属材料で構成される
。酸化物半導体層112は、第2のゲート電極としての機能を有し、金属酸化物材料で構
成される。また、絶縁層104は、第1のゲート絶縁層としての機能を有し、絶縁層11
0は、第2のゲート絶縁層としての機能を有する。
また、絶縁層116は、窒素または水素のいずれか一方または双方を有する。絶縁層1
16が窒素または水素のいずれか一方または双方を有する構成とすることで、酸化物半導
体層108、及び酸化物半導体層112に窒素または水素のいずれか一方または双方を供
給することができる。
絶縁層116としては、例えば、窒化物絶縁層が挙げられる。該窒化物絶縁層としては
、窒化シリコン、窒化酸化シリコン、窒化アルミニウム、窒化酸化アルミニウム等を用い
て形成することができる。絶縁層116に含まれる水素濃度は、1×1022atoms
/cm以上であると好ましい。
また、酸化物半導体層112は、絶縁層110に酸素を供給する機能を有する。酸化物
半導体層112が、絶縁層110に酸素を供給する機能を有することで、絶縁層110中
に過剰酸素を含ませることが可能となる。絶縁層110が過剰酸素領域を有することで、
酸化物半導体層108、より具体的にはチャネル領域108i中に当該過剰酸素を供給す
ることができる。よって、信頼性の高い半導体装置を提供することができる。
絶縁層110としては、酸化物絶縁層または窒化物絶縁層を単層または積層して形成す
ることができる。絶縁層110として、例えば酸化シリコン、酸化窒化シリコン、窒化酸
化シリコン、窒化シリコン、酸化アルミニウム、酸化ハフニウム、酸化ガリウムまたはG
a-Zn酸化物などを用いればよく、単層または積層で設けることができる。
酸化物半導体層108の上方に形成される絶縁層110に過剰酸素を有する構成とする
ことで、チャネル領域108iにのみ選択的に過剰酸素を供給させることが可能となる。
あるいは、チャネル領域108i、ソース領域108s、及びドレイン領域108dに過
剰酸素を供給させたのち、ソース領域108s、及びドレイン領域108dのキャリア密
度を選択的に高めればよい。
なお絶縁層110の膜厚は、絶縁層104の膜厚より小さい構成とすることが好適であ
る。上述したように第2のゲート電極として機能する酸化物半導体層112は、配線V0
より定電圧となる。絶縁層110の膜厚が小さいことで、第2のゲート電極、第2のゲー
ト絶縁層および酸化物半導体層108でトランジスタ100に容量の大きい寄生容量を設
けることができる。そのため、静電気放電等によるトランジスタの絶縁破壊を抑制するこ
とができる。
酸化物半導体層112は、絶縁層110に酸素を供給したのち、絶縁層116から窒素
または水素のいずれか一方または双方が供給されることで、キャリア密度が高くなる。別
言すると、酸化物半導体層112は、酸化物導電体(OC:Oxide Conduct
or)としての機能も有する。したがって、酸化物半導体層112は、酸化物半導体層1
08よりもキャリア密度が高くなる。
酸化物半導体層108が有するソース領域108s、及びドレイン領域108d、並び
に酸化物半導体層112は、それぞれ、酸素欠損を形成する元素を有していてもよい。上
記酸素欠損を形成する元素としては、代表的には水素、ホウ素、炭素、窒素、フッ素、リ
ン、硫黄、塩素、希ガス元素等が挙げられる。また、希ガス元素の代表例としては、ヘリ
ウム、ネオン、アルゴン、クリプトン、及びキセノン等がある。
不純物元素が酸化物半導体層に添加されると、酸化物半導体層中の金属元素と酸素の結
合が切断され、酸素欠損が形成される。または、不純物元素が酸化物半導体層に添加され
ると、酸化物半導体層中の金属元素と結合していた酸素が不純物元素と結合し、金属元素
から酸素が脱離され、酸素欠損が形成される。これらの結果、酸化物半導体層においてキ
ャリア密度が増加し、導電性が高くなる。
トランジスタ100において、絶縁層110の側端部と、酸化物半導体層112の側端
部とが、揃う領域を有すると好ましい。別言すると、トランジスタ100において、絶縁
層110の上端部と、酸化物半導体層112の下端部が概略揃う構成である。例えば、酸
化物半導体層112をマスクとして絶縁層110を加工することで、上記構造とすること
ができる。
酸化物半導体層108及び酸化物半導体層112は、In-M-Zn酸化物(MはAl
、Ga、Y、またはSn)等の金属酸化物で形成される。また、酸化物半導体層108及
び酸化物半導体層112として、In-Ga酸化物、In-Zn酸化物を用いてもよい。
とくに、酸化物半導体層108と、酸化物半導体層112とは、同じ構成元素からなる金
属酸化物で形成されると、製造コストを低減できるため好ましい。
酸化物半導体層108、及び酸化物半導体層112がIn-M-Zn酸化物の場合、I
n-M-Zn酸化物を成膜するために用いるスパッタリングターゲットの金属元素の原子
数比は、In≧M、Zn≧Mを満たすことが好ましい。このようなスパッタリングターゲ
ットの金属元素の原子数比として、In:M:Zn=1:1:1、In:M:Zn=1:
1:1.2、In:M:Zn=2:1:1.5、In:M:Zn=2:1:2.3、In
:M:Zn=2:1:3、In:M:Zn=3:1:2、In:M:Zn=4:2:4.
1、In:M:Zn=5:1:7等が好ましい。なお、成膜される酸化物半導体層108
、及び酸化物半導体層112の原子数比はそれぞれ、上記のスパッタリングターゲットに
含まれる金属元素の原子数比のプラスマイナス40%程度変動することがある。例えば、
スパッタリングターゲットとして、原子数比がIn:Ga:Zn=4:2:4.1を用い
る場合、成膜される酸化物半導体層の原子数比は、In:Ga:Zn=4:2:3近傍と
なる場合がある。
チャネル領域108iとして、不純物濃度が低く、欠陥準位密度の低い酸化物半導体層
を用いることで、さらに優れた電気特性を有するトランジスタを作製することができる。
ここでは、不純物濃度が低く、欠陥準位密度の低い(酸素欠損の少ない)ことを高純度真
性または実質的に高純度真性と呼ぶ。あるいは、真性、または実質的に真性と呼ぶ。高純
度真性または実質的に高純度真性である酸化物半導体は、キャリア発生源が少ないため、
キャリア密度を低くすることができる場合がある。従って、当該酸化物半導体層にチャネ
ル領域が形成されるトランジスタは、しきい値電圧がプラスとなる電気特性(ノーマリー
オフ特性ともいう。)になりやすい。また、高純度真性または実質的に高純度真性である
酸化物半導体層は、欠陥準位密度が低いため、トラップ準位密度も低くなる場合がある。
また、高純度真性または実質的に高純度真性である酸化物半導体層は、オフ電流が著しく
小さい特性を得ることができる。従って、当該酸化物半導体層にチャネル領域が形成され
るトランジスタは、電気特性の変動が小さく、信頼性の高いトランジスタとなる場合があ
る。
一方で、ソース領域108s、ドレイン領域108d、及び酸化物半導体層112は、
絶縁層116と接する。ソース領域108s、ドレイン領域108d、及び酸化物半導体
層112が絶縁層116と接することで、絶縁層116からソース領域108s、ドレイ
ン領域108d、及び酸化物半導体層112に水素及び窒素のいずれか一方または双方が
添加されるため、キャリア密度が高くなる。
酸化物半導体層のキャリア密度について、以下に説明を行う。
酸化物半導体層のキャリア密度に影響を与える因子としては、酸化物半導体層中の酸素
欠損(Vo)、または酸化物半導体層中の不純物などが挙げられる。
酸化物半導体層中の酸素欠損が多くなると、該酸素欠損に水素が結合(この状態をVo
Hともいう)した際に、欠陥準位密度が高くなる。または、酸化物半導体層中の不純物が
多くなると、該不純物に起因し欠陥準位密度が高くなる。したがって、酸化物半導体層中
の欠陥準位密度を制御することで、酸化物半導体層のキャリア密度を制御することができ
る。
ここで、酸化物半導体層をチャネル領域に用いるトランジスタを考える。
トランジスタのしきい値電圧のマイナスシフトの抑制、またはトランジスタのオフ電流
の低減を目的とする場合においては、酸化物半導体層のキャリア密度を低くする方が好ま
しい。酸化物半導体層のキャリア密度を低くする場合においては、酸化物半導体層中の不
純物濃度を低くし、欠陥準位密度を低くすればよい。本明細書等において、不純物濃度が
低く、欠陥準位密度の低いことを高純度真性または実質的に高純度真性と言う。高純度真
性の酸化物半導体層のキャリア密度としては、8×1015cm-3未満、好ましくは1
×1011cm-3未満、さらに好ましくは1×1010cm-3未満であり、1×10
-9cm-3以上とすればよい。
一方で、トランジスタのオン電流の向上、またはトランジスタの電界効果移動度の向上
を目的とする場合においては、酸化物半導体層のキャリア密度を高くする方が好ましい。
酸化物半導体層のキャリア密度を高くする場合においては、酸化物半導体層の不純物濃度
をわずかに高める、または酸化物半導体層の欠陥準位密度をわずかに高めればよい。ある
いは、酸化物半導体層のバンドギャップをより小さくするとよい。例えば、トランジスタ
のId-Vg特性のオン/オフ比が取れる範囲において、不純物濃度がわずかに高い、ま
たは欠陥準位密度がわずかに高い酸化物半導体層は、実質的に真性とみなせる。また、電
子親和力が大きく、それにともなってバンドギャップが小さくなり、その結果、熱励起さ
れた電子(キャリア)の密度が増加した酸化物半導体層は、実質的に真性とみなせる。な
お、より電子親和力が大きな酸化物半導体層を用いた場合には、トランジスタのしきい値
電圧がより低くなる。
上述のキャリア密度が高められた酸化物半導体層は、わずかにn型化している。したが
って、キャリア密度が高められた酸化物半導体層を、「Slightly-n」と呼称し
てもよい。
実質的に真性の酸化物半導体層のキャリア密度は、1×10cm-3以上1×10
cm-3未満が好ましく、1×10cm-3以上1×1017cm-3以下がより好
ましく、1×10cm-3以上5×1016cm-3以下がさらに好ましく、1×10
10cm-3以上1×1016cm-3以下がさらに好ましく、1×1011cm-3
上1×1015cm-3以下がさらに好ましい。
また、上述の実質的に真性の酸化物半導体層を用いることで、トランジスタの信頼性が
向上する場合がある。ここで、図23を用いて、酸化物半導体層をチャネル領域に用いる
トランジスタの信頼性が向上する理由について説明する。図23は、酸化物半導体層をチ
ャネル領域に用いるトランジスタにおけるエネルギーバンドを説明する図である。
図23において、GEはゲート電極を、GIはゲート絶縁膜を、OSは酸化物半導体層
を、SDはソース電極またはドレイン電極を、それぞれ表す。すなわち、図23は、ゲー
ト電極と、ゲート絶縁膜と、酸化物半導体層と、酸化物半導体層に接するソース電極また
はドレイン電極のエネルギーバンドの一例である。
また、図23において、ゲート絶縁膜としては、酸化シリコン膜を用い、酸化物半導体
層にIn-Ga-Zn酸化物を用いる構成である。また、酸化シリコン膜中に形成されう
る欠陥の遷移レベル(εf)はゲート絶縁膜の伝導帯下端から約3.1eV離れた位置に
形成されるものとし、ゲート電圧(Vg)が30Vの場合の酸化物半導体層と酸化シリコ
ン膜との界面における酸化シリコン膜のフェルミ準位(Ef)はゲート絶縁膜の伝導帯下
端から約3.6eV離れた位置に形成されるものとする。なお、酸化シリコン膜のフェル
ミ準位は、ゲート電圧に依存し変動する。例えば、ゲート電圧を大きくすることで、酸化
物半導体層と、酸化シリコン膜との界面における酸化シリコン膜のフェルミ準位(Ef)
は低くなる。また、図23中の白丸は電子(キャリア)を表し、図23中のXは酸化シリ
コン膜中の欠陥準位を表す。
図23に示すように、ゲート電圧が印加された状態で、例えばキャリアが熱励起される
と、欠陥準位(図中X)にキャリアがトラップされ、プラス(“+”)からニュートラル
(“0”)に欠陥準位の荷電状態が変化する。すなわち、酸化シリコン膜のフェルミ準位
(Ef)に上述の熱励起のエネルギーを足した値が欠陥の遷移レベル(εf)よりも高く
なる場合、酸化シリコン膜中の欠陥準位の荷電状態は正の状態から中性となり、トランジ
スタのしきい値電圧がプラス方向に変動することになる。
また、電子親和力が異なる酸化物半導体層を用いると、ゲート絶縁膜と酸化物半導体層
との界面のフェルミ準位が形成される深さが異なることがある。電子親和力の大きな酸化
物半導体層を用いると、ゲート絶縁膜と酸化物半導体層との界面近傍において、ゲート絶
縁膜の伝導帯下端が相対的に高くなる。この場合、ゲート絶縁膜中に形成されうる欠陥準
位(図23中X)も相対的に高くなるため、ゲート絶縁膜のフェルミ準位と酸化物半導体
層のフェルミ準位とのエネルギー差が大きくなる。該エネルギー差が大きくなることによ
り、ゲート絶縁膜中にトラップされる電荷が少なくなる、例えば、上述の酸化シリコン膜
中に形成されうる欠陥準位の荷電状態の変化が少なくなり、ゲートバイアス熱(Gate
Bias Temperature:GBTともいう)ストレスにおける、トランジス
タのしきい値電圧の変動を小さくできる。
以上が、酸化物半導体層のキャリア密度についての説明である。
また、図2(C)に示すように、酸化物半導体層108iは、第1のゲート電極として
機能する導電層106と、第2のゲート電極として機能する酸化物半導体層112のそれ
ぞれと対向するように位置し、2つのゲート電極として機能する導電層または酸化物半導
体層に挟まれている。
このような構成を有することで、トランジスタ100に含まれる酸化物半導体層108
を、第1のゲート電極として機能する導電層106の走査信号による電界、及び第2のゲ
ート電極として機能する酸化物半導体層112の定電圧による電界、によって電気的に取
り囲むことができる。
トランジスタ100は、図1(A)で説明したように、第1のゲート電極からトランジ
スタ100の導通状態を制御する走査信号を与え、および第2のゲート電極から定電圧を
与える構成である。そのため、配線V0は定電圧が与えられるため、配線V0とトランジ
スタM1およびM2との間のゲート容量は問題とならず、互いのゲート電極を接続する場
合に比べて、走査線GLとトランジスタとの間のゲート容量を小さくできる。
またトランジスタ100は、第1のゲート電極と同層に設けられる走査線によって、導
通状態を制御する構成とする。第1のゲート電極は金属材料である。金属材料は、第2の
ゲート電極である酸化物半導体層112等の金属酸化物材料に比べて抵抗値が小さい。そ
のため導電層106と同じ材料で形成される走査線の抵抗を小さくすることができる。
またトランジスタ100は、酸化物層のように加熱により酸素を放出するゲート電極と
して、第2のゲート電極として機能する酸化物半導体層112を有する。そのため、トラ
ンジスタ100は高い信頼性を有するトランジスタとすることができる。また、上述した
ように第1のゲート電極である導電層106および同層にある走査線は抵抗を小さくする
ことができ、第2のゲート電極の抵抗が大きくなってしまうといった欠点を補うことがで
きる。また、第2のゲート電極である酸化物半導体層の抵抗を下げるために、酸化物半導
体層と金属配線を積層して抵抗を下げる構成に比べて、工程が削減できるため、製造コス
トを低減できる。
またトランジスタ100は、第1のゲート電極と第2のゲート電極とを接続するための
開口部がない。したがって、画素領域のように狭い領域で開口部を配置する構成を回避す
ることができる。そのため、高精細な表示装置に好適である。
[上面図の構成例]
次いで図3では、発光素子等の構成を除く、図1(A)の回路構成に適用可能な上面図
の一例を示す。また図4は、図3の上面図における上下関係にある導電層および半導体層
等を層毎に分け、開口部を介して接続される様子を図示したものである。また図5(A)
は、図3の点線P1-P2間の断面図であり、図5(B)は、図3の点線Q1-Q2間の
断面図である。また図6(A)、(B)は、発光素子等の構成を含む、図3の上面図を並
べて示した上面図である。
図3の上面図では、走査線GLと、信号線SLと、配線V0と、電流供給線ANODE
と、トランジスタM1と、トランジスタM2と、トランジスタM3と、容量素子C1と、
を図示している。導電層および酸化物半導体層の層構造において、絶縁層等については図
示を省略している。
図3における各配線等を構成する導電層および酸化物半導体層の層構造は、図4および
図5より理解される。基板SUB上に、第1のゲート電極として機能する導電層151お
よび導電層152が設けられている。次いで、第1のゲート絶縁層として機能する絶縁層
153を介して酸化物半導体層161、酸化物半導体層162および酸化物半導体層16
3が設けられている。次いで、第2のゲート絶縁層として機能する絶縁層164を介して
、第2のゲート電極として機能する酸化物半導体層171、酸化物半導体層172および
酸化物半導体層173が設けられている。次いで、酸化物半導体層161、酸化物半導体
層162および酸化物半導体層163、並びに酸化物半導体層171、酸化物半導体層1
72および酸化物半導体層173中のキャリア密度を選択的に高めて導電性を高める絶縁
層174を介して、トランジスタのソース電極、ドレイン電極、あるいは各種配線として
機能する導電層181、導電層182、導電層183、導電層184、および導電層18
5が設けられている。次いで、層間絶縁層として機能する絶縁層186および絶縁層18
7を介して、導電層191および導電層192が設けられている。導電層191および導
電層192上には、層間絶縁層として機能する絶縁層193が設けられている。また絶縁
層186、絶縁層187および絶縁層193には導電層183に達する開口部190が設
けられている。この開口部190は、その後画素電極を形成し、その上に設けられる発光
素子と接続するための開口部である。
また図3および図4中、正方形にバツ印を付した構成は絶縁層に形成した開口部を表し
ている。開口部によって、図4の矢印で表すように各層の導電層および酸化物半導体層が
接続される。また図4には、走査線GLとなる導電層151、信号線SLとなる導電層1
91、配線V0となる導電層181、電流供給線ANODEとなる導電層192を図示し
ている。
図3、図4および図5の図からわかるように、トランジスタM1およびM2において、
第1のゲート電極と第2のゲート電極とを接続しない構成としている。当該構成によって
、互いのゲート電極を接続する場合に比べて、走査線GLとトランジスタM1およびM2
との間のゲート容量が第1のゲート電極との間に形成されるだけとすることができる。し
たがって上記構成は、互いのゲート電極を接続する場合に比べて、走査線GLとトランジ
スタとの間のゲート容量を小さくできる。
また図3、図4および図5の図からわかるように、トランジスタM1およびM2におい
て、第1のゲート電極と同層に金属材料で構成される走査線GLを配置する構成とするこ
とができる。そのため、第1のゲート電極を金属材料で構成される導電層で形成し、第2
のゲート電極を、酸化物半導体のような金属酸化物材料で構成される導電層で形成する構
成を採用しても、走査線GLの抵抗が高くなってしまうといった問題を回避できる。また
走査線GLの抵抗を下げるために、余分に金属材料による配線を設ける分の製造コストを
低減することができる。
また図3、図4および図5の図からわかるように、容量素子C1を形成する2つの電極
を導電層152と、酸化物半導体層163とで構成することができる。2つの電極間にあ
る絶縁層153を薄くすることで容量の大きい容量素子とすることができる。
また図6(A)では、図3乃至図5で説明した画素を、3色(例えば赤色(R)、緑色
(G)、青色(B))の副画素として2×3の画素として図示した上面図である。図6(
A)において、m行、(m+1行)の2行、n列、(n+1)列、(n+2)列の3列に
配置された副画素(R1、R2、G1、G2、B1、B2)を図示している。また図6(
A)では、図3乃至図5で説明した開口部190の他、発光素子ELを構成する発光層1
98、および隔壁層199を図示している。また図6(A)では、m行目の走査線GL_
mと、(m+1)行目の走査線GL_m+1と、n列目の信号線SL_nと、(n+1)
列目の信号線SL_n+1と、(n+2)列目の信号線SL_n+2と、配線V0と、電
流供給線ANODEと、を図示している。
また図6(B)では、図6(A)で示した上面図を模式的に表した図である。図6(B
)において、領域22は発光層198および隔壁層199等が設けられる領域であり、領
域24はトランジスタM1乃至M3等を含む回路が設けられる領域である。図6(A)で
も図示するように開口部190は領域24の中央付近に配置される。領域24を領域22
に重ねずにずらして配置することで、開口部190は領域22の端部に配置することがで
きる。当該構成とすることで、発光する領域を開口部190の位置によることなく配置す
ることができる。
[変形例]
本発明の一態様について適用できる回路構成は、図1(A)のトランジスタM1乃至M
3を有する画素構成に限らない。例えば、図7(A)に示すように2つ以下のトランジス
タを有する画素構成についても適用可能である。
図7(A)に示す画素構成は、トランジスタM4と、トランジスタM5と、容量素子C
2と、発光素子ELと、を有する。つまり図1(A)におけるトランジスタM2を省略し
た回路構成に相当する。
図7(A)に示す構成においても、トランジスタM4において、第1のゲート電極と第
2のゲート電極とを接続しない構成とする。当該構成によって、互いのゲート電極を接続
する場合に比べて、走査線GLとトランジスタとの間のゲート容量が第1のゲート電極と
の間に形成されるだけとすることができる。配線V0は定電圧が与えられるため、配線V
0とトランジスタM4との間のゲート容量は問題とならない。したがって上記構成は、互
いのゲート電極を接続する場合に比べて、走査線GLとトランジスタとの間のゲート容量
を小さくできる。また配線V0に与える定電圧を制御することで、トランジスタM4の閾
値電圧を調整できるといった効果もある。
また上記構成では、トランジスタM4において、第1のゲート電極と同層に金属材料で
構成される走査線GLを配置する構成とすることができる。そのため、第1のゲート電極
を金属材料で構成される導電層で形成し、第2のゲート電極を、酸化物半導体のような金
属酸化物材料で構成される導電層で形成する構成を採用しても、走査線GLの抵抗が高く
なってしまうといった問題を回避できる。また走査線GLの抵抗を下げるために、余分に
金属材料による配線を設ける分の製造コストを低減することができる。
また上記構成では、第1のゲート電極を金属材料で構成される導電層で形成し、第2の
ゲート電極を、酸化物半導体のような金属酸化物材料で構成される導電層で形成できる。
そのため、加熱により酸素を放出するゲート電極を第2のゲート電極に採用し、トランジ
スタの信頼性を高めることができる。加えて、トランジスタM4において、第1のゲート
電極と第2のゲート電極とを接続しない構成のため、画素領域のように狭い領域で互いの
ゲート電極を接続しない構成を採用できるため、高精細な表示装置を実現することができ
る。
本発明の一態様について適用できる回路構成は、図1(A)、図7(A)の画素構成に
限らない。例えば、図7(B)に示すように3つ以上のトランジスタを有する画素構成に
ついても適用可能である。
図7(B)に示す画素構成は、トランジスタM6と、トランジスタM7と、トランジス
タM8と、トランジスタM9と、トランジスタM10と、トランジスタM11と、容量素
子C3と、容量素子C4と、容量素子C5と、発光素子ELと、を有する。また当該画素
構成は、信号線SL、電流供給線ANODE、配線V0、共通配線CATHODEの他、
走査線GL1乃至GL4、配線V1、V2によって動作する。配線V1、V2は定電圧が
与えられる配線である。
図7(B)に示す構成においても、トランジスタM6乃至M10において、第1のゲー
ト電極と第2のゲート電極とを接続しない構成とする。当該構成によって、互いのゲート
電極を接続する場合に比べて、走査線GL1乃至GL4とトランジスタとの間のゲート容
量が第1のゲート電極との間に形成されるだけとすることができる。配線V0は定電圧が
与えられるため、配線V0とトランジスタM6乃至M10との間のゲート容量は問題とな
らない。したがって上記構成は、互いのゲート電極を接続する場合に比べて、走査線GL
1乃至GL4とトランジスタとの間のゲート容量を小さくできる。また配線V0に与える
定電圧を制御することで、トランジスタM6乃至M10の閾値電圧を調整できるといった
効果もある。
また上記構成では、トランジスタM6乃至M10において、第1のゲート電極と同層に
金属材料で構成される走査線GL1乃至GL4を配置する構成とすることができる。その
ため、第1のゲート電極を金属材料で構成される導電層で形成し、第2のゲート電極を、
酸化物半導体のような金属酸化物材料で構成される導電層で形成する構成を採用しても、
走査線GL1乃至GL4の抵抗が高くなってしまうといった問題を回避できる。また走査
線GL1乃至GL4の抵抗を下げるために、余分に金属材料による配線を設ける分の製造
コストを低減することができる。
また上記構成では、第1のゲート電極を金属材料で構成される導電層で形成し、第2の
ゲート電極を、酸化物半導体のような金属酸化物材料で構成される導電層で形成できる。
そのため、加熱により酸素を放出するゲート電極を第2のゲート電極に採用し、トランジ
スタの信頼性を高めることができる。加えて、トランジスタM6乃至M10において、第
1のゲート電極と第2のゲート電極とを接続しない構成のため、画素領域のように狭い領
域で互いのゲート電極を接続しない構成を採用できるため、高精細な表示装置を実現する
ことができる。
また図1(A)において、トランジスタM3は、第1のゲート電極と第2のゲート電極
とを接続する構成について示したが、本発明の一態様はこの構成に限らない。例えば、図
8(A)に示すようにトランジスタM3の第2のゲート電極は、配線V0に接続される構
成としてもよい。
あるいは、例えば、図8(B)に示すようにトランジスタM3の第1のゲート電極は、
省略する構成としてもよい。あるいは、例えば、図8(C)に示すようにトランジスタM
3の第1のゲート電極は、トランジスタM3のソースまたはドレインの一方に接続される
構成としてもよい。
図8(A)乃至(C)に示す構成においても、トランジスタM1およびM2において、
第1のゲート電極と第2のゲート電極とを接続しない構成とする。当該構成によって、互
いのゲート電極を接続する場合に比べて、走査線GLとトランジスタとの間のゲート容量
が第1のゲート電極との間に形成されるだけとすることができる。配線V0は定電圧が与
えられるため、配線V0とトランジスタM1およびM2との間のゲート容量は問題となら
ない。したがって上記構成は、互いのゲート電極を接続する場合に比べて、走査線GLと
トランジスタとの間のゲート容量を小さくできる。また配線V0に与える定電圧を制御す
ることで、トランジスタM1およびM2の閾値電圧を調整できるといった効果もある。
また上記構成では、トランジスタM1およびM2において、第1のゲート電極と同層に
金属材料で構成される走査線GLを配置する構成とすることができる。そのため、第1の
ゲート電極を金属材料で構成される導電層で形成し、第2のゲート電極を、酸化物半導体
のような金属酸化物材料で構成される導電層で形成する構成を採用しても、走査線GLの
抵抗が高くなってしまうといった問題を回避できる。また走査線GLの抵抗を下げるため
に、余分に金属材料による配線を設ける分の製造コストを低減することができる。
また上記構成では、第1のゲート電極を金属材料で構成される導電層で形成し、第2の
ゲート電極を、酸化物半導体のような金属酸化物材料で構成される導電層で形成できる。
そのため、加熱により酸素を放出するゲート電極を第2のゲート電極に採用し、トランジ
スタの信頼性を高めることができる。加えて、トランジスタM1およびM2において、第
1のゲート電極と第2のゲート電極とを接続しない構成のため、画素領域のように狭い領
域で互いのゲート電極を接続しない構成を採用できるため、高精細な表示装置を実現する
ことができる。
また図1(A)において、トランジスタM1およびトランジスタM2における第2のゲ
ート電極の双方が、配線V0に接続される構成を示したが、本発明の一態様はこの構成に
限らない。例えば、図24(A)に示すように、トランジスタM1の第2のゲート電極が
配線V0に接続され、トランジスタM2の第2のゲート電極は走査線GLに接続される構
成としてもよい。当該構成により、トランジスタM2の電流供給能力を高めることができ
る。
あるいは、例えば、図24(B)に示すように、トランジスタM2の第2のゲート電極
が配線V0に接続され、トランジスタM1の第2のゲート電極は走査線GLに接続される
構成としてもよい。当該構成により、トランジスタM1の電流供給能力を高めることがで
きる。
また図1(A)において、走査線GLは、複数の走査線GL1、GL2としてもよい。
例えば、図25(A)に示すように、トランジスタM1の第1のゲート電極が走査線GL
1に接続され、トランジスタM2の第1のゲート電極は走査線GL2に接続される構成と
してもよい。
また図1(A)において、配線V0は、複数の配線V0_1、V0_2としてもよい。
例えば、図25(B)に示すように、トランジスタM1の第2のゲート電極が配線V0_
1に接続され、トランジスタM2の第2のゲート電極は配線V0_1に接続される構成と
してもよい。
本実施の形態は、少なくともその一部を本明細書中に記載する他の実施の形態と適宜組
み合わせて実施することができる。
(実施の形態2)
本実施の形態では、本発明の一態様の表示装置の断面構成例について説明する。
〔表示装置の構成例〕
図9に、以下で説明する表示装置10の上面概略図を示す。表示装置10は、画素部1
1、走査線駆動回路12、信号線駆動回路13、端子部15、複数の配線16a、及び複
数の配線16b等を有する。
〔断面構成例1〕
図10は、表示装置10の断面概略図である。図10は、例えば図9中の切断線A1-
A2に沿った断面に相当する。
表示装置10は、第1の基板201と、第2の基板202とが接着層220によって貼
り合わされた構成を有する。
第1の基板201上には、端子部15、配線16b、信号線駆動回路13を構成するト
ランジスタ255、画素部11を構成するトランジスタ251、トランジスタ252、容
量素子253、発光素子254等が設けられている。また第1の基板201上には、絶縁
層211、絶縁層212、絶縁層213、絶縁層214、スペーサ215等が設けられて
いる。
第2の基板202の第1の基板201側には、絶縁層221、遮光層231、着色層2
32、構造物230a、構造物230b等が設けられている。
絶縁層213上に、発光素子254が設けられている。発光素子254は、第1の電極
として機能する画素電極225、EL層222、第2の電極223を有する。また画素電
極225とEL層222との間には、光学調整層224が設けられている。絶縁層214
は、画素電極225及び光学調整層224の端部を覆って設けられている。
トランジスタ251は、上記実施の形態1の図1(A)で説明したトランジスタM1ま
たはM2として機能するトランジスタである。トランジスタ252は、上記実施の形態1
の図1(A)で説明したトランジスタM3として機能するトランジスタである。
トランジスタ251、252、255には、第1のゲート電極として機能する導電層2
75、および第2のゲート電極として機能する導電層272が設けられている。すなわち
、チャネルが形成される半導体を2つのゲート電極で挟持した構成である。導電層275
は上記実施の形態1の図2で説明した第1のゲート電極として機能する導電層106に対
応する。導電層272は上記実施の形態1の図2で説明した第2のゲート電極として機能
する酸化物半導体層112に対応する。
導電層275は、酸素を放出することで半導体層271の酸素欠損を修復できる電極と
することにより、トランジスタの電気特性を安定化させることが可能となる。
またトランジスタ252のように発光素子に接続されるトランジスタでは、2つのゲー
ト電極を電気的に接続するなどして、これらに同じ信号を与える構成とすることが好まし
い。このようなトランジスタは他のトランジスタと比較して電界効果移動度を高めること
が可能であり、オン電流を増大させることができる。その結果、高速動作が可能な回路を
作製することができる。
図10では、導電層274の一部と、絶縁層217の一部と、導電層273の一部とに
より構成されるが、容量素子253は、導電層275の一部と、絶縁層211の一部と、
半導体層271の一部により構成されるものでもよい。
図10では、発光素子254がトップエミッション構造の発光素子である例を示してい
る。発光素子254からの発光は、第2の基板202側に射出される。このような構成と
することで、発光素子254の下側(第1の基板201側)にトランジスタ、容量素子、
回路、配線等を配置することができるため、画素部11の開口率を高めることができる。
第2の基板202の第1の基板201側の面には、発光素子254と重なる着色層23
2が設けられている。また、着色層232が設けられていない部分には、遮光層231が
設けられていてもよい。遮光層231は、図10に示すように、信号線駆動回路13と重
なる位置に設けられていてもよい。また着色層232及び遮光層231を覆って、透光性
のオーバーコート層が設けられていてもよい。
また、第2の基板202の第1の基板201側には、接着層220よりも内側の領域に
構造物230aが設けられ、接着層220よりも外側の領域に構造物230bが設けられ
ている。構造物230a及び構造物230bは、第2の基板202の端部において絶縁層
221や第2の基板202にクラックが生じたときに、これが進行することを抑制する機
能を有する。図10では、構造物230a及び構造物230bとして、遮光層231と同
一の膜からなる層と、着色層232と同一の膜からなる層の積層構造とした場合の例を示
している。このように2層以上の積層構造とすることで、よりクラックの進行を抑制する
効果を高めることができる。なお、ここでは接着層220を挟んで両側に構造物230a
及び構造物230bを配置する構成を示したが、いずれか一方であってもよい。またクラ
ックが生じる恐れがない場合(例えば第2の基板202等の剛性が高い場合)には、構造
物230a及び構造物230bを設けない構成としてもよい。
スペーサ215は、絶縁層214上に設けられている。スペーサ215は、第1の基板
201と第2の基板202の距離が必要以上に縮まらないように制御する、ギャップスペ
ーサとしての機能を有する。また、スペーサ215は、その側面の一部と、被形成面との
角度が、好ましくは45度以上、120度以下、より好ましくは60度以上100度以下
、さらに好ましくは75度以上90度以下である部分を有することが好ましい。こうする
ことで、スペーサ215の側面においてEL層222の厚さが薄い領域が形成されやすく
なる。そのため、隣接する発光素子間において、EL層222を介して電流が流れること
で発光してしまう現象を抑制することができる。特に、画素部11が高精細である場合に
は、隣接する発光素子間の距離が小さくなるため、このような形状のスペーサ215を発
光素子間に設けることは有効である。さらに、EL層222が導電性の高い材料を含む層
を有する場合などには、特に有効である。
また、スペーサ215は、EL層222や第2の電極223等を形成する際に遮蔽マス
クを用いる場合、当該遮蔽マスクにより被形成面に傷がつかないようにする機能を有して
いてもよい。
スペーサ215は、走査線と交差する配線と重ねて設けられていることが好ましい。
図10では、カラーフィルタ方式を用いた表示装置10の例を示している。例えば着色
層232として、赤色(R)、緑色(G)、青色(B)のうちいずれかが適用された3色
の副画素により、1つの色を表現する構成としてもよい。また、これに加えて白色(W)
や黄色(Y)の副画素を適用すると、色再現性が向上し、また消費電力を低減できるため
好ましい。
発光素子254において、着色層232と光学調整層224によるマイクロキャビティ
構造の組み合わせにより、表示装置10からは色純度の高い光を取り出すことができる。
光学調整層224の厚さは、各副画素の色に応じて異なる厚さとすればよい。また副画素
によっては、光学調整層を有さない構成としてもよい。
また、発光素子254が備えるEL層222として、白色を発光するEL層を適用する
ことが好ましい。このような発光素子254を適用することで、各副画素にEL層222
を塗り分ける必要がないため、コストの削減、歩留りの向上を図れるほか、画素部11の
高精細化が容易となる。また各副画素に厚さの違う光学調整層を設けることにより、各々
の副画素に対して、EL層222を塗り分ける構成としてもよく、その場合には光学調整
層または着色層のいずれか一方、または両方を設けない構成としてもよい。またこのとき
、各副画素においてEL層222の少なくとも発光層のみを塗り分けて形成し、他の層は
塗り分けずに形成してもよい。
図10では、端子部15に電気的に接続するFPC242が設けられている例を示して
いる。したがって、図10に示す表示装置10は、表示モジュールと呼ぶこともできる。
また、FPC等が設けられていない状態の表示装置を、表示パネルと呼ぶこともできる。
端子部15は、接続層243を介してFPC242と電気的に接続している。
図10では、端子部15は、配線16bと、画素電極225と同一の導電膜からなる導
電層の積層構造を有する構成を示している。このように、端子部15を複数の導電層を積
層した構成とすることで、電気抵抗を低減するだけでなく、機械的強度を高めることがで
きるため好ましい。
絶縁層211及び絶縁層221は、水や水素などの不純物が拡散しにくい材料を用いる
ことが好ましい。すなわち、絶縁層211及び絶縁層221はバリア膜として機能させる
ことができる。このような構成とすることで、第1の基板201や第2の基板202とし
て透湿性を有する材料を用いたとしても、発光素子254等やトランジスタ等に対して外
部から不純物が侵入することを効果的に抑制することが可能となり、信頼性の高い表示装
置を実現できる。
図10では、第1の基板201と第2の基板202の間に空間250を有する中空封止
構造を有する場合を示している。例えば、空間250は窒素や希ガスなどの不活性な気体
で充填されていてもよい。また、空間250は液晶材料や、オイルなどの流動性の材料が
充填されていてもよい。または、空間250は減圧されていてもよい。なお、封止方法は
これに限られず、樹脂などで充填された固体封止であってもよい。
〔断面構成例2〕
図11では、画素部11および信号線駆動回路13を折り曲げて使用する場合に適した
表示装置の構成例を示す。
図11に示す表示装置10は、第1の基板201と第2の基板202が封止材260に
よって貼り合わされた固体封止構造を有する場合の例を示している。
また第1の基板201上に接着層261と、接着層261上に絶縁層216を有し、絶
縁層216上にトランジスタや発光素子などが設けられている。絶縁層216は絶縁層2
21と同様に、水や水素などの不純物が拡散しにくい材料を用いることができる。
また、第2の基板202と絶縁層221との間に、接着層262を有する。
また、図11に示すように、絶縁層213は画素部11及び信号線駆動回路13よりも
第1の基板201の外周側において、開口部が設けられている。例えば絶縁層213とし
て樹脂材料を用いた場合には、画素部11及び信号線駆動回路13等を囲う開口部を設け
ることが好ましい。このような構成とすることで、絶縁層213の外部と接する側面近傍
と、画素部11及び信号線駆動回路13等と重なる部分とが連続しないため、外部から絶
縁層213を介して水、水素などの不純物が拡散することを抑制できる。
図11に示すように固体封止構造とすることで、第1の基板201と第2の基板202
の距離を均一に保つことが容易となる。したがって、第1の基板201及び第2の基板2
02として、可撓性を有する基板を好適に用いることができる。したがって、画素部11
、走査線駆動回路12、及び信号線駆動回路13の一部、または全部を折り曲げて使用す
ることができる。例えば表示装置10を曲面に貼り付ける、または表示装置10の画素部
を折り畳むなどすることで、様々な形態の電子機器を実現することができる。
[変形例]
以下では、タッチセンサを有するタッチパネルの例について説明する。
図12には、図10で例示した構成にオンセル型のタッチセンサを適用したタッチパネ
ルの例を示している。
第2の基板202の外側の面上に、導電層291、導電層292が設けられ、これらを
覆って絶縁層294が設けられている。また絶縁層294上に導電層293が設けられて
いる。導電層293は、絶縁層294に設けられた開口を介して導電層291を挟んで設
けられる2つの導電層292と電気的に接続している。また絶縁層294と基板296と
が接着層295によって貼り合わされている。
導電層291と導電層292の間に形成される容量は、被検知体が近づくことにより変
化する。これにより、被検知体が接近、または接触することを検出することができる。複
数の導電層291と複数の導電層292を格子状に配置することで、位置情報を取得する
ことができる。
また第2の基板202の外周に近い領域に、端子部299が設けられている。端子部2
99は、接続層298を介してFPC297と電気的に接続されている。
ここで、基板296は、指またはスタイラスなどの検知体が直接触れる基板としても用
いることができる。その場合、基板296上に保護層(セラミックコート等)を設けるこ
とが好ましい。保護層は、例えば酸化シリコン、酸化アルミニウム、酸化イットリウム、
イットリア安定化ジルコニア(YSZ)などの無機絶縁材料を用いることができる。また
、基板296に強化ガラスを用いてもよい。強化ガラスは、イオン交換法や風冷強化法等
により物理的、または化学的な処理が施され、その表面に圧縮応力を加えたものを用いる
ことができる。タッチセンサを強化ガラスの一面に設け、その反対側の面を例えば電子機
器の最表面に設けてタッチ面として用いることにより、機器全体の厚さを低減することが
できる。
タッチセンサとしては、例えば静電容量方式のタッチセンサを適用できる。静電容量方
式としては、表面型静電容量方式、投影型静電容量方式等がある。また投影型静電容量方
式としては、自己容量方式、相互容量方式等がある。相互容量方式を用いると、同時多点
検出が可能となるため好ましい。以下では、投影型静電容量方式のタッチセンサを適用す
る場合について説明する。
なおこれに限られず、指やスタイラスなどの被検知体の接近、または接触を検知するこ
とのできる様々なセンサを適用することもできる。
ここでは、第2の基板202の外側の面にタッチセンサを構成する配線等が形成された
、いわゆるオンセル型のタッチパネルの構成を示したが、これに限られない。例えば、外
付け型(アウトセル型)のタッチパネル、インセル型のタッチパネルの構成を適用として
もよい。オンセル型またはインセル型のタッチパネルの構成を用いることで、表示パネル
にタッチパネルの機能を付加しても、その厚さを低減することができる。
以上が断面構成例についての説明である。
[各構成要素について]
以下では、上記に示す各構成要素について説明する。
〔基板〕
表示装置が有する基板には、平坦面を有する材料を用いることができる。発光素子から
の光を取り出す側の基板には、該光を透過する材料を用いる。例えば、ガラス、石英、セ
ラミック、サファイヤ、有機樹脂などの材料を用いることができる。
厚さの薄い基板を用いることで、表示装置の軽量化、薄型化を図ることができる。さら
に、可撓性を有する程度の厚さの基板を用いることで、可撓性を有する表示装置を実現で
きる。
ガラスとしては、例えば、無アルカリガラス、バリウムホウケイ酸ガラス、アルミノホ
ウケイ酸ガラス等を用いることができる。
可撓性及び可視光に対する透過性を有する材料としては、例えば、可撓性を有する程度
の厚さのガラスや、ポリエチレンテレフタレート(PET)、ポリエチレンナフタレート
(PEN)等のポリエステル樹脂、ポリアクリロニトリル樹脂、ポリイミド樹脂、ポリメ
チルメタクリレート樹脂、ポリカーボネート(PC)樹脂、ポリエーテルスルホン(PE
S)樹脂、ポリアミド樹脂、シクロオレフィン樹脂、ポリスチレン樹脂、ポリアミドイミ
ド樹脂、ポリ塩化ビニル樹脂、ポリテトラフルオロエチレン(PTFE)樹脂等が挙げら
れる。特に、熱膨張係数の低い材料を用いることが好ましく、例えば、ポリアミドイミド
樹脂、ポリイミド樹脂、PET等を好適に用いることができる。また、ガラス繊維に有機
樹脂を含浸した基板や、無機フィラーを有機樹脂に混ぜて熱膨張係数を下げた基板を使用
することもできる。このような材料を用いた基板は、重量が軽いため、該基板を用いた表
示装置も軽量にすることができる。
また、発光を取り出さない側の基板は、透光性を有していなくてもよいため、上記に挙
げた基板の他に、金属基板等を用いることもできる。金属基板は熱伝導性が高く、封止基
板全体に熱を容易に伝導できるため、表示装置の局所的な温度上昇を抑制することができ
、好ましい。
金属基板を構成する材料としては、特に限定はないが、例えば、アルミニウム、銅、ニ
ッケル等の金属、もしくはアルミニウム合金またはステンレス等の合金などを好適に用い
ることができる。
また、金属基板の表面を酸化する、又は表面に絶縁膜を形成するなどにより、絶縁処理
が施された基板を用いてもよい。例えば、スピンコート法やディップ法などの塗布法、電
着法、蒸着法、又はスパッタリング法などを用いて絶縁膜を形成してもよいし、酸素雰囲
気で放置する又は加熱するほか、陽極酸化法などによって、基板の表面に酸化膜を形成し
てもよい。
可撓性を有する基板に、表示装置の表面を傷などから保護するハードコート層(例えば
、窒化シリコン層など)や、押圧を分散可能な材質の層(例えば、アラミド樹脂層など)
等が積層されていてもよい。また、水分等による発光素子の寿命の低下等を抑制するため
に、可撓性を有する基板に透水性の低い絶縁膜が積層されていてもよい。例えば、窒化シ
リコン、酸化窒化シリコン、酸化アルミニウム、窒化アルミニウム等の無機絶縁材料を用
いることができる。
基板は、複数の層を積層して用いることもできる。特に、ガラス層を有する構成とする
と、水や酸素に対するバリア性を向上させ、信頼性の高い表示装置とすることができる。
例えば、発光素子に近い側からガラス層、接着層、及び有機樹脂層を積層した基板を用い
ることができる。このような有機樹脂層を設けることにより、ガラス層の割れやクラック
を抑制し、機械的強度を向上させることができる。このようなガラス材料と有機樹脂の複
合材料を基板に適用することにより、極めて信頼性が高いフレキシブルな表示装置とする
ことができる。
〔トランジスタ〕
表示装置が有するトランジスタは、フロントゲート電極として機能する導電層と、バッ
クゲート電極として機能する導電層と、半導体層と、ソース電極として機能する導電層と
、ドレイン電極として機能する導電層と、ゲート絶縁層として機能する絶縁層と、を有す
る。
つまり本発明の一態様の表示装置が有するトランジスタは、チャネルの上下にゲート電
極が設けられる構造である。
トランジスタに用いる半導体材料の結晶性についても特に限定されず、非晶質半導体、
結晶性を有する半導体(微結晶半導体、多結晶半導体、単結晶半導体、又は一部に結晶領
域を有する半導体)のいずれを用いてもよい。結晶性を有する半導体を用いると、トラン
ジスタ特性の劣化を抑制できるため好ましい。
また、トランジスタに用いる半導体材料としては、例えば、酸化物半導体を半導体層に
用いることができる。特にシリコンよりもバンドギャップの大きな酸化物半導体を適用す
ることが好ましい。シリコンよりもバンドギャップが広く、且つキャリア密度の小さい半
導体材料を用いると、トランジスタのオフ状態における電流を低減できるため好ましい。
例えば、上記酸化物半導体として、少なくともインジウム(In)もしくは亜鉛(Zn
)を含むことが好ましい。より好ましくは、In-M-Zn系酸化物(MはAl、Ti、
Ga、Ge、Y、Zr、Sn、La、CeまたはHf等の金属)で表記される酸化物を含
む。
特に、半導体層として、複数の結晶部を有し、当該結晶部はc軸が半導体層の被形成面
、または半導体層の上面に対し概略垂直に配向し、且つ隣接する結晶部間には粒界が観察
されない酸化物半導体層を用いることが好ましい。
このような酸化物半導体は、結晶粒界を有さないために表示パネルを湾曲させたときの
応力によって酸化物半導体層にクラックが生じてしまうことが抑制される。したがって、
可撓性を有し、湾曲させて用いる表示装置などに、このような酸化物半導体を好適に用い
ることができる。
また半導体層としてこのような結晶性を有する酸化物半導体を用いることで、電気特性
の変動が抑制され、信頼性の高いトランジスタを実現できる。
また、シリコンよりもバンドギャップの大きな酸化物半導体を用いたトランジスタは、
その低いオフ電流により、トランジスタと直列に接続された容量に蓄積した電荷を長期間
に亘って保持することが可能である。このようなトランジスタを画素に適用することで、
各表示領域に表示した画像の階調を維持しつつ、駆動回路を停止することも可能となる。
その結果、極めて消費電力の低減された表示装置を実現できる。
〔導電層〕
トランジスタのゲート、ソースおよびドレインのほか、表示装置を構成する各種配線お
よび電極などの導電層に用いることのできる材料としては、アルミニウム、チタン、クロ
ム、ニッケル、銅、イットリウム、ジルコニウム、モリブデン、銀、タンタル、またはタ
ングステンなどの金属、またはこれを主成分とする合金などが挙げられる。またこれらの
材料を含む膜を単層で、または積層構造として用いることができる。例えば、シリコンを
含むアルミニウム膜の単層構造、チタン膜上にアルミニウム膜を積層する二層構造、タン
グステン膜上にアルミニウム膜を積層する二層構造、銅-マグネシウム-アルミニウム合
金膜上に銅膜を積層する二層構造、チタン膜上に銅膜を積層する二層構造、タングステン
膜上に銅膜を積層する二層構造、チタン膜または窒化チタン膜と、その上に重ねてアルミ
ニウム膜または銅膜を積層し、さらにその上にチタン膜または窒化チタン膜を形成する三
層構造、モリブデン膜または窒化モリブデン膜と、その上に重ねてアルミニウム膜または
銅膜を積層し、さらにその上にモリブデン膜または窒化モリブデン膜を形成する三層構造
等がある。なお、酸化インジウム、酸化錫または酸化亜鉛等の酸化物を用いてもよい。ま
た、マンガンを含む銅を用いると、エッチングによる形状の制御性が高まるため好ましい
また、表示装置を構成する各種配線および電極などの導電層に用いることのできる透光
性を有する材料としては、酸化インジウム、インジウム錫酸化物、インジウム亜鉛酸化物
、酸化亜鉛、ガリウムを添加した酸化亜鉛などの導電性酸化物またはグラフェンを用いる
ことができる。または、金、銀、白金、マグネシウム、ニッケル、タングステン、クロム
、モリブデン、鉄、コバルト、銅、パラジウム、またはチタンなどの金属材料や、該金属
材料を含む合金材料を用いることができる。または、該金属材料の窒化物(例えば、窒化
チタン)などを用いてもよい。なお、金属材料、合金材料(またはそれらの窒化物)を用
いる場合には、透光性を有する程度に薄くすればよい。また、上記材料の積層膜を導電層
として用いることができる。例えば、銀とマグネシウムの合金とインジウムスズ酸化物の
積層膜などを用いると、導電性を高めることができるため好ましい。
〔絶縁層〕
各絶縁層、オーバーコート、スペーサ等に用いることのできる絶縁材料としては、例え
ば、アクリル、エポキシなどの樹脂、シリコーン樹脂等のシロキサン結合を有する樹脂の
他、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、酸化アルミニ
ウムなどの無機絶縁材料を用いることもできる。
また発光素子は、一対の透水性の低い絶縁膜の間に設けられていることが好ましい。こ
れにより、発光素子に水等の不純物が侵入することを抑制でき、装置の信頼性の低下を抑
制できる。
透水性の低い絶縁膜としては、窒化シリコン膜、窒化酸化シリコン膜等の窒素と珪素を
含む膜や、窒化アルミニウム膜等の窒素とアルミニウムを含む膜等が挙げられる。また、
酸化シリコン膜、酸化窒化シリコン膜、酸化アルミニウム膜等を用いてもよい。
例えば、透水性の低い絶縁膜の水蒸気透過量は、1×10-5[g/(m・day)
]以下、好ましくは1×10-6[g/(m・day)]以下、より好ましくは1×1
-7[g/(m・day)]以下、さらに好ましくは1×10-8[g/(m・d
ay)]以下とする。
〔接着層、封止材〕
接着層や封止材としては、紫外線硬化型等の光硬化型接着剤、反応硬化型接着剤、熱硬
化型接着剤、嫌気型接着剤などの各種硬化型接着剤を用いることができる。これら接着剤
としてはエポキシ樹脂、アクリル樹脂、シリコーン樹脂、フェノール樹脂、ポリイミド樹
脂、イミド樹脂、PVC(ポリビニルクロライド)樹脂、PVB(ポリビニルブチラル)
樹脂、EVA(エチレンビニルアセテート)樹脂等が挙げられる。特に、エポキシ樹脂等
の透湿性が低い材料が好ましい。また、二液混合型の樹脂を用いてもよい。また、接着シ
ート等を用いてもよい。
また、上記樹脂に乾燥剤を含んでいてもよい。例えば、アルカリ土類金属の酸化物(酸
化カルシウムや酸化バリウム等)のように、化学吸着によって水分を吸着する物質を用い
ることができる。または、ゼオライトやシリカゲル等のように、物理吸着によって水分を
吸着する物質を用いてもよい。乾燥剤が含まれていると、水分などの不純物が機能素子に
侵入することを抑制でき、表示パネルの信頼性が向上するため好ましい。
また、上記樹脂に屈折率の高いフィラーや光散乱部材を混合することにより、発光素子
からの光取り出し効率を向上させることができる。例えば、酸化チタン、酸化バリウム、
ゼオライト、ジルコニウム等を用いることができる。
〔発光素子〕
発光素子としては、自発光が可能な素子を用いることができ、電流又は電圧によって輝
度が制御される素子をその範疇に含んでいる。例えば、発光ダイオード(LED)、有機
EL素子、無機EL素子等を用いることができる。
発光素子は、トップエミッション型、ボトムエミッション型、デュアルエミッション型
のいずれであってもよい。光を取り出す側の電極には、可視光を透過する導電膜を用いる
。また、光を取り出さない側の電極には、可視光を反射する導電膜を用いることが好まし
い。
EL層は少なくとも発光層を有する。EL層は、発光層以外の層として、正孔注入性の
高い物質、正孔輸送性の高い物質、正孔ブロック材料、電子輸送性の高い物質、電子注入
性の高い物質、又はバイポーラ性の物質(電子輸送性及び正孔輸送性が高い物質)等を含
む層をさらに有していてもよい。
EL層には低分子系化合物及び高分子系化合物のいずれを用いることもでき、無機化合
物を含んでいてもよい。EL層を構成する層は、それぞれ、蒸着法(真空蒸着法を含む)
、転写法、印刷法、インクジェット法、塗布法等の方法で形成することができる。
陰極と陽極の間に、発光素子の閾値電圧より高い電圧を印加すると、EL層に陽極側か
ら正孔が注入され、陰極側から電子が注入される。注入された電子と正孔はEL層におい
て再結合し、EL層に含まれる発光物質が発光する。
発光素子として、白色発光の発光素子を適用する場合には、EL層に2種類以上の発光
物質を含む構成とすることが好ましい。例えば2以上の発光物質の各々の発光が補色の関
係となるように、発光物質を選択することにより白色発光を得ることができる。例えば、
それぞれR(赤)、G(緑)、B(青)、Y(黄)、O(橙)等の発光を示す発光物質、
またはR、G、Bのうち2以上の色のスペクトル成分を含む発光を示す発光物質のうち、
2以上を含むことが好ましい。また、発光素子からの発光のスペクトルが、可視光領域の
波長(例えば350nm乃至750nm)の範囲内に2以上のピークを有する発光素子を
適用することが好ましい。また、黄色の波長領域にピークを有する材料の発光スペクトル
は、緑色及び赤色の波長領域にもスペクトル成分を有する材料であることが好ましい。
EL層は、一の色を発光する発光材料を含む発光層と、他の色を発光する発光材料を含
む発光層とが積層された構成とすることが好ましい。例えば、EL層における複数の発光
層は、互いに接して積層されていてもよいし、いずれの発光材料も含まない領域を介して
積層されていてもよい。例えば、蛍光発光層と燐光発光層との間に、当該蛍光発光層また
は燐光発光層と同一の材料(例えばホスト材料、アシスト材料)を含み、且ついずれの発
光材料も含まない領域を設ける構成としてもよい。これにより、発光素子の作製が容易に
なり、また、駆動電圧が低減される。
また、発光素子は、EL層を1つ有するシングル素子であってもよいし、複数のEL層
が電荷発生層を介して積層されたタンデム素子であってもよい。
可視光を透過する導電膜は、例えば、酸化インジウム、インジウム錫酸化物(ITO:
Indium Tin Oxide)、インジウム亜鉛酸化物、酸化亜鉛、ガリウムを添
加した酸化亜鉛などを用いることができる。また、金、銀、白金、マグネシウム、ニッケ
ル、タングステン、クロム、モリブデン、鉄、コバルト、銅、パラジウム、もしくはチタ
ン等の金属材料、これら金属材料を含む合金、又はこれら金属材料の窒化物(例えば、窒
化チタン)等も、透光性を有する程度に薄く形成することで用いることができる。また、
上記材料の積層膜を導電層として用いることができる。例えば、銀とマグネシウムの合金
とITOの積層膜などを用いると、導電性を高めることができるため好ましい。また、グ
ラフェン等を用いてもよい。
可視光を反射する導電膜は、例えば、アルミニウム、金、白金、銀、ニッケル、タング
ステン、クロム、モリブデン、鉄、コバルト、銅、もしくはパラジウム等の金属材料、又
はこれら金属材料を含む合金を用いることができる。また、上記金属材料や合金に、ラン
タン、ネオジム、又はゲルマニウム等が添加されていてもよい。また、アルミニウムとチ
タンの合金、アルミニウムとニッケルの合金、アルミニウムとネオジムの合金等のアルミ
ニウムを含む合金(アルミニウム合金)や、銀と銅の合金、銀とパラジウムと銅の合金、
銀とマグネシウムの合金等の銀を含む合金を用いることができる。銀と銅を含む合金は、
耐熱性が高いため好ましい。さらに、アルミニウム合金膜に接する金属膜又は金属酸化物
膜を積層することで、アルミニウム合金膜の酸化を抑制することができる。該金属膜、金
属酸化物膜の材料としては、チタン、酸化チタンなどが挙げられる。また、上記可視光を
透過する導電膜と金属材料からなる膜とを積層してもよい。例えば、銀とITOの積層膜
、銀とマグネシウムの合金とITOの積層膜などを用いることができる。
導電層は、それぞれ、蒸着法やスパッタリング法を用いて形成すればよい。そのほか、
インクジェット法などの吐出法、スクリーン印刷法などの印刷法、又はメッキ法を用いて
形成することができる。
なお、上述した、発光層、ならびに正孔注入性の高い物質、正孔輸送性の高い物質、電
子輸送性の高い物質、及び電子注入性の高い物質、バイポーラ性の物質等を含む層は、そ
れぞれ量子ドットなどの無機化合物や、高分子化合物(オリゴマー、デンドリマー、ポリ
マー等)を有していてもよい。例えば、量子ドットを発光層に用いることで、発光材料と
して機能させることもできる。
なお、量子ドット材料としては、コロイド状量子ドット材料、合金型量子ドット材料、
コア・シェル型量子ドット材料、コア型量子ドット材料などを用いることができる。また
、12族と16族、13族と15族、または14族と16族の元素グループを含む材料を
用いてもよい。または、カドミウム、セレン、亜鉛、硫黄、リン、インジウム、テルル、
鉛、ガリウム、ヒ素、アルミニウム等の元素を含む量子ドット材料を用いてもよい。
〔着色層〕
着色層に用いることのできる材料としては、金属材料、樹脂材料、顔料または染料が含
まれた樹脂材料などが挙げられる。
〔遮光層〕
遮光層に用いることのできる材料としては、カーボンブラック、金属酸化物、複数の金
属酸化物の固溶体を含む複合酸化物等が挙げられる。また、遮光層に、着色層の材料を含
む膜の積層膜を用いることもできる。例えば、ある色の光を透過する着色層に用いる材料
を含む膜と、他の色の光を透過する着色層に用いる材料を含む膜との積層構造を用いるこ
とができる。着色層と遮光層の材料を共通化することで、装置を共通化できるほか工程を
簡略化できるため好ましい。
〔接続層〕
FPCやICと端子とを接続する接続層には、異方性導電フィルム(ACF:Anis
otropic Conductive Film)や、異方性導電ペースト(ACP:
Anisotropic Conductive Paste)などを用いることができ
る。
以上が各構成要素についての説明である。
本実施の形態は、少なくともその一部を本明細書中に記載する他の実施の形態と適宜組
み合わせて実施することができる。
(実施の形態3)
本実施の形態では、可撓性を有する基板を用いた表示装置の作製方法の例について説明
する。
ここでは、発光素子、回路、配線、電極、及び絶縁層、並びに着色層や遮光層などの光
学部材等が含まれる層をまとめて素子層と呼ぶこととする。例えば、素子層は発光素子を
含み、発光素子の他に発光素子と電気的に接続する配線、画素や回路に用いるトランジス
タなどの素子を備えていてもよい。
またここでは、発光素子が完成した(作製工程が終了した)段階において、素子層を支
持し、可撓性を有する部材のことを、基板と呼ぶこととする。例えば、基板には、厚さが
10nm以上300μm以下の、極めて薄いフィルム等も含まれる。
可撓性を有し、絶縁表面を備える基板上に素子層を形成する方法としては、代表的には
以下に挙げる2つの方法がある。一つは、可撓性を有する基板上に直接、素子層を形成す
る方法である。もう一つは、可撓性を有する基板とは異なる支持基板上に素子層を形成し
た後、素子層と支持基材を剥離し、素子層を基板に転置する方法である。なお、ここでは
詳細に説明しないが、上記2つの方法に加え、可撓性を有さない基板上に素子層を形成し
、当該基板を研磨等により薄くすることで可撓性を持たせる方法もある。
基板を構成する材料が、素子層の形成工程にかかる熱に対して耐熱性を有する場合には
、基板上に直接、素子層を形成すると、工程が簡略化されるため好ましい。このとき、基
板を支持基材に固定した状態で素子層を形成すると、装置内、及び装置間における搬送が
容易になるため好ましい。
また、素子層を支持基材上に形成した後に、基板に転置する方法を用いる場合、まず支
持基材上に剥離層と絶縁層を積層し、当該絶縁層上に素子層を形成する。続いて、支持基
材と素子層の間で剥離し、素子層を基板に転置する。このとき、支持基材と剥離層の界面
、剥離層と絶縁層の界面、または剥離層中で剥離が生じるような材料を選択すればよい。
この方法では、支持基材や剥離層に耐熱性の高い材料を用いることで、素子層を形成する
際にかかる温度の上限を高めることができ、より信頼性の高い素子を有する素子層を形成
できるため、好ましい。
例えば剥離層として、タングステンなどの高融点金属材料を含む層と、当該金属材料の
酸化物を含む層を積層して用いる。また剥離層上の絶縁層として、酸化シリコン、窒化シ
リコン、酸化窒化シリコン、窒化酸化シリコンなどを複数積層した層を用いることが好ま
しい。なお、本明細書中において、酸化窒化物は、その組成として、窒素よりも酸素の含
有量が多い材料を指し、窒化酸化物は、その組成として、酸素よりも窒素の含有量が多い
材料を指す。
素子層と支持基材とを剥離する方法としては、機械的な力を加えることや、剥離層をエ
ッチングすること、または剥離界面に液体を浸透させることなどが、一例として挙げられ
る。または、剥離界面を形成する2層の熱膨張の違いを利用し、加熱または冷却すること
により剥離を行ってもよい。
剥離を開始する際、最初に剥離の起点を形成し、当該起点から剥離を進行させることが
好ましい。剥離の起点は、レーザ光等により絶縁層や剥離層の一部を局所的に加熱するこ
と、鋭利な部材により物理的に絶縁層や剥離層の一部を切断または貫通すること等により
形成することができる。
また、支持基材と絶縁層の界面で剥離が可能な場合には、剥離層を設けなくてもよい。
例えば、支持基材としてガラスを用い、絶縁層としてポリイミドなどの有機樹脂を用い
ることで、ガラスと有機樹脂の界面で剥離することができる。また残ったポリイミドなど
の有機樹脂を基板として用いることもできる。
または、支持基材と有機樹脂からなる絶縁層の間に発熱層を設け、当該発熱層を加熱す
ることにより、当該発熱層と絶縁層の界面で剥離を行ってもよい。発熱層としては、電流
を流すことにより発熱する材料、光を吸収することにより発熱する材料、磁場を印加する
ことにより発熱する材料など、様々な材料を用いることができる。例えば発熱層としては
、半導体、金属、絶縁体から選択して用いることができる。
以下では、より具体的な作製方法の一例について説明する。以下で説明する作製方法で
は、被剥離層として形成する層を変更することで、本発明の一態様の可撓性を有する入出
力装置も作製することができる。
まず、作製基板301上に島状の剥離層303を形成し、剥離層303上に被剥離層3
05を形成する(図13(A))。またこれとは別に、作製基板321上に島状の剥離層
323を形成し、剥離層323上に被剥離層325を形成する(図13(B))。
ここでは、島状の剥離層を形成する例を示したがこれに限られない。この工程では、作
製基板から被剥離層を剥離する際に、作製基板と剥離層の界面、剥離層と被剥離層の界面
、又は剥離層中で剥離が生じるような材料を選択する。本実施の形態では、被剥離層と剥
離層の界面で剥離が生じる場合を例示するが、剥離層や被剥離層に用いる材料の組み合わ
せによってはこれに限られない。なお、被剥離層が積層構造である場合、剥離層と接する
層を特に第1の層と記す。
例えば、剥離層がタングステン膜と酸化タングステン膜との積層構造である場合、タン
グステン膜と酸化タングステン膜との界面(又は界面近傍)で剥離が生じることで、被剥
離層側に剥離層の一部(ここでは酸化タングステン膜)が残ってもよい。また被剥離層側
に残った剥離層は、その後除去してもよい。
作製基板には、少なくとも作製工程中の処理温度に耐えうる耐熱性を有する基板を用い
る。作製基板としては、例えばガラス基板、石英基板、サファイア基板、半導体基板、セ
ラミック基板、金属基板、樹脂基板、プラスチック基板などを用いることができる。
作製基板にガラス基板を用いる場合、作製基板と剥離層との間に、下地膜として、酸化
シリコン膜、酸化窒化シリコン膜、窒化シリコン膜、窒化酸化シリコン膜等の絶縁膜を形
成すると、ガラス基板からの汚染を防止でき、好ましい。
剥離層は、タングステン、モリブデン、チタン、タンタル、ニオブ、ニッケル、コバル
ト、ジルコニウム、亜鉛、ルテニウム、ロジウム、パラジウム、オスミウム、イリジウム
、シリコンから選択された元素、該元素を含む合金材料、又は該元素を含む化合物材料等
を用いて形成できる。シリコンを含む層の結晶構造は、非晶質、微結晶、多結晶のいずれ
でもよい。また、酸化アルミニウム、酸化ガリウム、酸化亜鉛、二酸化チタン、酸化イン
ジウム、インジウムスズ酸化物、インジウム亜鉛酸化物、In-Ga-Zn酸化物等の金
属酸化物を用いてもよい。剥離層に、タングステン、チタン、モリブデンなどの高融点金
属材料を用いると、被剥離層の形成工程の自由度が高まるため好ましい。
剥離層は、例えばスパッタリング法、プラズマCVD法、塗布法(スピンコーティング
法、液滴吐出法、ディスペンス法等を含む)、印刷法等により形成できる。剥離層の厚さ
は例えば10nm以上200nm以下、好ましくは20nm以上100nm以下とする。
剥離層が単層構造の場合、タングステン層、モリブデン層、又はタングステンとモリブ
デンの混合物を含む層を形成することが好ましい。また、タングステンの酸化物もしくは
酸化窒化物を含む層、モリブデンの酸化物もしくは酸化窒化物を含む層、又はタングステ
ンとモリブデンの混合物の酸化物もしくは酸化窒化物を含む層を形成してもよい。なお、
タングステンとモリブデンの混合物とは、例えば、タングステンとモリブデンの合金に相
当する。
また、剥離層として、タングステンを含む層とタングステンの酸化物を含む層の積層構
造を形成する場合、タングステンを含む層を形成し、その上層に酸化物で形成される絶縁
膜を形成することで、タングステン層と絶縁膜との界面に、タングステンの酸化物を含む
層が形成されることを活用してもよい。また、タングステンを含む層の表面を、熱酸化処
理、酸素プラズマ処理、亜酸化窒素(NO)プラズマ処理、オゾン水等の酸化力の強い
溶液での処理等を行ってタングステンの酸化物を含む層を形成してもよい。またプラズマ
処理や加熱処理は、酸素、窒素、亜酸化窒素単独、あるいは該ガスとその他のガスとの混
合気体雰囲気下で行ってもよい。上記プラズマ処理や加熱処理により、剥離層の表面状態
を変えることにより、剥離層と後に形成される絶縁膜との密着性を制御することが可能で
ある。
なお、作製基板と被剥離層の界面で剥離が可能な場合には、剥離層を設けなくてもよい
。例えば、作製基板としてガラスを用い、ガラスに接してポリイミド、ポリエステル、ポ
リオレフィン、ポリアミド、ポリカーボネート、アクリル等の有機樹脂を形成する。次に
、レーザ照射や加熱処理を行うことで、作製基板と有機樹脂の密着性を向上させる。そし
て、有機樹脂上に絶縁膜やトランジスタ等を形成する。その後、先のレーザ照射よりも高
いエネルギー密度でレーザ照射を行う、又は、先の加熱処理よりも高い温度で加熱処理を
行うことで、作製基板と有機樹脂の界面で剥離することができる。また、剥離の際には、
作製基板と有機樹脂の界面に液体を浸透させて分離してもよい。
当該方法では、耐熱性の低い有機樹脂上に絶縁膜やトランジスタ等を形成するため、作
製工程で基板に高温をかけることができない。ここで、酸化物半導体を用いたトランジス
タは、高温の作製工程が必須でないため、有機樹脂上に好適に形成することができる。
なお、該有機樹脂を、装置を構成する基板として用いてもよいし、該有機樹脂を除去し
、被剥離層の露出した面に接着剤を用いて別の基板を貼り合わせてもよい。また該有機樹
脂に、さらに接着剤を用いて別の基板(支持フィルム)を貼り合せてもよい。
または、作製基板と有機樹脂の間に金属層を設け、該金属層に電流を流すことで該金属
層を加熱し、金属層と有機樹脂の界面で剥離を行ってもよい。
剥離層に接して形成する絶縁層(第1の層)は、窒化シリコン膜、酸化窒化シリコン膜
、酸化シリコン膜、又は窒化酸化シリコン膜等を用いて、単層又は多層で形成することが
好ましい。なお、これに限られず、剥離層に用いる材料に応じて最適な材料を選択するこ
とができる。
該絶縁層は、スパッタリング法、プラズマCVD法、塗布法、印刷法等を用いて形成す
ることが可能であり、例えば、プラズマCVD法によって成膜温度を250℃以上400
℃以下として形成することで、緻密で非常に防湿性の高い膜とすることができる。なお、
絶縁層の厚さは10nm以上3000nm以下、さらには200nm以上1500nm以
下が好ましい。
次に、作製基板301と作製基板321とを、それぞれの被剥離層が形成された面が対
向するように、接着層307を用いて貼り合わせ、接着層307を硬化させる(図13(
C))。
なお、作製基板301と作製基板321の貼り合わせは減圧雰囲気下で行うことが好ま
しい。
なお、図13(C)では、剥離層303と剥離層323の大きさが異なる場合を示した
が、図13(D)に示すように、同じ大きさの剥離層を用いてもよい。
接着層307は剥離層303、被剥離層305、被剥離層325、及び剥離層323と
重なるように配置する。そして、接着層307の端部は、剥離層303又は剥離層323
の少なくとも一方(先に剥離したい方)の端部よりも内側に位置することが好ましい。こ
れにより、作製基板301と作製基板321が強く密着することを抑制でき、後の剥離工
程の歩留まりが低下することを抑制できる。
接着層307には、例えば、紫外線硬化型等の光硬化型接着剤、反応硬化型接着剤、熱
硬化型接着剤、嫌気型接着剤などの各種硬化型の接着剤等を用いることができる。これら
接着剤としてはエポキシ樹脂、アクリル樹脂、シリコーン樹脂、フェノール樹脂、ポリイ
ミド樹脂、イミド樹脂、PVC樹脂、PVB樹脂、EVA樹脂等が挙げられる。特に、エ
ポキシ樹脂等の透湿性が低い材料が好ましい。接着剤としては、所望の領域にのみ配置で
きる程度に流動性の低い材料を用いることが好ましい。例えば、接着シート、粘着シート
、シート状もしくはフィルム状の接着剤を用いてもよい。例えば、OCA(optica
l clear adhesive)フィルムを好適に用いることができる。
接着剤は、貼り合わせ前から粘着性を有していてもよく、貼り合わせ後に加熱や光照射
によって粘着性を発現してもよい。
また、上記樹脂に乾燥剤を含んでいてもよい。例えば、アルカリ土類金属の酸化物(酸
化カルシウムや酸化バリウム等)のように、化学吸着によって水分を吸着する物質を用い
ることができる。または、ゼオライトやシリカゲル等のように、物理吸着によって水分を
吸着する物質を用いてもよい。乾燥剤が含まれていると、大気中の水分の侵入による機能
素子の劣化を抑制でき、装置の信頼性が向上するため好ましい。
次に、レーザ光の照射により、剥離の起点を形成する(図14(A)(B))。
作製基板301及び作製基板321はどちらから剥離してもよい。剥離層の大きさが異
なる場合、大きい剥離層を形成した基板から剥離してもよいし、小さい剥離層を形成した
基板から剥離してもよい。一方の基板上にのみ半導体素子、発光素子等の素子を作製した
場合、素子を形成した側の基板から剥離してもよいし、他方の基板から剥離してもよい。
ここでは、作製基板301を先に剥離する例を示す。
レーザ光は、硬化状態の接着層307と、被剥離層305と、剥離層303とが重なる
領域に対して照射する(図14(A)の矢印P1参照)。
第1の層の一部を除去することで、剥離の起点を形成できる(図14(B)の点線で囲
った領域参照)。このとき、第1の層だけでなく、被剥離層305の他の層や、剥離層3
03、接着層307の一部を除去してもよい。
レーザ光は、剥離したい剥離層が設けられた基板側から照射することが好ましい。剥離
層303と剥離層323が重なる領域にレーザ光の照射をする場合は、被剥離層305及
び被剥離層325のうち被剥離層305のみにクラックを入れることで、選択的に作製基
板301及び剥離層303を剥離することができる(図14(B)の点線で囲った領域参
照。ここでは被剥離層305を構成する各層の一部を除去する例を示す。
そして、形成した剥離の起点から、被剥離層305と作製基板301とを分離する(図
14(C)(D))。これにより、被剥離層305を作製基板301から作製基板321
に転置することができる。
例えば、剥離の起点から、物理的な力(人間の手や治具で引き剥がす処理や、ローラー
を回転させながら分離する処理等)によって被剥離層305と作製基板301とを分離す
ればよい。
また、剥離層303と被剥離層305との界面に水などの液体を浸透させて作製基板3
01と被剥離層305とを分離してもよい。毛細管現象により液体が剥離層303と被剥
離層305の間にしみこむことで、容易に分離することができる。また、剥離時に生じる
静電気が、被剥離層305に含まれる機能素子に悪影響を及ぼすこと(半導体素子が静電
気により破壊されるなど)を抑制できる。
次に、露出した被剥離層305と基板331とを、接着層333を用いて貼り合わせ、
接着層333を硬化させる(図15(A))。
なお、被剥離層305と基板331の貼り合わせは減圧雰囲気下で行うことが好ましい
次に、レーザ光の照射により、剥離の起点を形成する(図15(B)(C))。
レーザ光は、硬化状態の接着層333と、被剥離層325と、剥離層323とが重なる
領域に対して照射する(図15(B)の矢印P2参照)。第1の層の一部を除去すること
で、剥離の起点を形成できる(図15(C)の点線で囲った領域参照。ここでは被剥離層
325を構成する各層の一部を除去する例を示す。)。このとき、第1の層だけでなく、
被剥離層325の他の層や、剥離層323、接着層333の一部を除去してもよい。
レーザ光は、剥離層323が設けられた作製基板321側から照射することが好ましい
そして、形成した剥離の起点から、被剥離層325と作製基板321とを分離する(図
15(D))。これにより、被剥離層305及び被剥離層325を基板331に転置する
ことができる。
その後、被剥離層325にさらに基板を貼り付けることもできる。
露出した被剥離層325と基板341とを、接着層343によって貼り合せ、接着層3
43を硬化させる(図16(A))。ここでは、基板341にあらかじめ開口が設けられ
ている例を示している。
以上により、一対の可撓性の基板の間に、被剥離層を挟持することができる。
その後、図16(B)に示すように、基板331、基板341等の不要な端部を切断し
て除去してもよい。このとき、被剥離層305及び被剥離層325の端部の一部を同時に
切断してもよい。
以上の方法により、可撓性を有するデバイスを作製することができる。被剥離層に、上
記実施の形態で例示した構成を用いることで、可撓性を有する表示装置を作製することが
できる。
以上に示した本発明の一態様の表示装置の作製方法では、それぞれ剥離層及び被剥離層
が設けられた一対の作製基板を貼り合わせた後、レーザ光の照射により剥離の起点を形成
し、それぞれの剥離層と被剥離層とを剥離しやすい状態にしてから、剥離を行う。これに
より、剥離工程の歩留まりを向上させることができる。
また、それぞれ被剥離層が形成された一対の作製基板をあらかじめ貼り合わせた後に、
剥離をし、作製したい装置を構成する基板を被剥離層に貼り合わせることができる。した
がって、被剥離層どうしの貼り合わせの際に、可撓性が低い作製基板どうしを貼り合わせ
ることができ、可撓性基板どうしを貼り合わせた際よりも貼り合わせの位置合わせ精度を
向上させることができる。
なお、図17(A)に示すように、被剥離層305の剥離される領域351の端部は、
剥離層303の端部よりも内側に位置することが好ましい。これにより、剥離工程の歩留
まりを高くすることができる。また、領域351が複数ある場合、図17(B)に示すよ
うに、領域351ごとに剥離層303を設けてもよいし、図17(C)に示すように、1
つの剥離層303上に複数の領域351を設けてもよい。
以上が、可撓性を有する表示装置の作製方法についての説明である。
本実施の形態は、少なくともその一部を本明細書中に記載する他の実施の形態と適宜組
み合わせて実施することができる。
(実施の形態4)
本実施の形態では、本発明の一態様の表示装置を適用可能な電子機器の例について説明
する。
本発明の一態様の表示装置を用いて、電子機器や照明装置を作製できる。本発明の一態
様の表示装置を用いて、表示品位の高い電子機器や照明装置を作製できる。本発明の一態
様の表示装置を用いて、視野角特性が良好な電子機器や照明装置を作製できる。本発明の
一態様の表示装置を用いて、消費電力が低減された電子機器や照明装置を作製できる。ま
た、本発明の一態様の表示装置を用いて、信頼性の高い電子機器や照明装置を作製できる
電子機器としては、例えば、テレビジョン装置、デスクトップ型もしくはノート型のパ
ーソナルコンピュータ、コンピュータ用などのモニタ、デジタルカメラ、デジタルビデオ
カメラ、デジタルフォトフレーム、携帯電話機、携帯型ゲーム機、携帯情報端末、音響再
生装置、パチンコ機などの大型ゲーム機などが挙げられる。
本発明の一態様の電子機器または照明装置は、家屋もしくはビルの内壁もしくは外壁、
または、自動車の内装もしくは外装の曲面に沿って組み込むことができる。
本発明の一態様の電子機器は、二次電池を有していてもよく、非接触電力伝送を用いて
、二次電池を充電することができると好ましい。
二次電池としては、例えば、ゲル状電解質を用いるリチウムポリマー電池(リチウムイ
オンポリマー電池)等のリチウムイオン二次電池、ニッケル水素電池、ニカド電池、有機
ラジカル電池、鉛蓄電池、空気二次電池、ニッケル亜鉛電池、銀亜鉛電池などが挙げられ
る。
本発明の一態様の電子機器は、アンテナを有していてもよい。アンテナで信号を受信す
ることで、表示部で映像や情報等の表示を行うことができる。また、電子機器がアンテナ
及び二次電池を有する場合、アンテナを、非接触電力伝送に用いてもよい。
本発明の一態様の電子機器は、センサ(力、変位、位置、速度、加速度、角速度、回転
数、距離、光、液、磁気、温度、化学物質、音声、時間、硬度、電場、電流、電圧、電力
、放射線、流量、湿度、傾度、振動、においまたは赤外線を測定する機能を含むもの)を
有していてもよい。
本発明の一態様の電子機器は、様々な機能を有することができる。例えば、様々な情報
(静止画、動画、テキスト画像など)を表示部に表示する機能、タッチパネル機能、カレ
ンダー、日付または時刻などを表示する機能、様々なソフトウェア(プログラム)を実行
する機能、無線通信機能、記録媒体に記録されているプログラムまたはデータを読み出す
機能等を有することができる。
さらに、複数の表示部を有する電子機器においては、一つの表示部を主として画像情報
を表示し、別の一つの表示部を主として文字情報を表示する機能、または複数の表示部に
視差を考慮した画像を表示することで立体的な画像を表示する機能等を有することができ
る。さらに、受像部を有する電子機器においては、静止画または動画を撮影する機能、撮
影した画像を自動または手動で補正する機能、撮影した画像を記録媒体(外部または電子
機器に内蔵)に保存する機能、撮影した画像を表示部に表示する機能等を有することがで
きる。なお、本発明の一態様の電子機器が有する機能はこれらに限定されず、様々な機能
を有することができる。
図18(A)乃至(E)に、湾曲した表示部7000を有する電子機器の一例を示す。
表示部7000はその表示面が湾曲して設けられ、湾曲した表示面に沿って表示を行うこ
とができる。なお、表示部7000は可撓性を有していてもよい。
表示部7000は、本発明の一態様の表示装置等を用いて作製される。本発明の一態様
により、消費電力が低減され、湾曲した表示部を備え、且つ信頼性の高い電子機器を提供
できる。
図18(A)、(B)に携帯電話機の一例を示す。図18(A)に示す携帯電話機71
00及び図18(B)に示す携帯電話機7110は、それぞれ、筐体7101、表示部7
000、操作ボタン7103、外部接続ポート7104、スピーカ7105、マイク71
06等を有する。図18(B)に示す携帯電話機7110は、さらに、カメラ7107を
有する。
各携帯電話機は、表示部7000にタッチセンサを備える。電話を掛ける、或いは文字
を入力するなどのあらゆる操作は、指やスタイラスなどで表示部7000に触れることで
行うことができる。
また、操作ボタン7103の操作により、電源のON、OFF動作や、表示部7000
に表示される画像の種類を切り替えることができる。例えば、メール作成画面から、メイ
ンメニュー画面に切り替えることができる。
また、携帯電話機内部に、ジャイロセンサまたは加速度センサ等の検出装置を設けるこ
とで、携帯電話機の向き(縦か横か)を判断して、表示部7000の画面表示の向きを自
動的に切り替えるようにすることができる。また、画面表示の向きの切り替えは、表示部
7000を触れること、操作ボタン7103の操作、またはマイク7106を用いた音声
入力等により行うこともできる。
図18(C)、(D)に携帯情報端末の一例を示す。図18(C)に示す携帯情報端末
7200及び図18(D)に示す携帯情報端末7210は、それぞれ、筐体7201及び
表示部7000を有する。さらに、操作ボタン、外部接続ポート、スピーカ、マイク、ア
ンテナ、カメラ、またはバッテリ等を有していてもよい。表示部7000にはタッチセン
サを備える。携帯情報端末の操作は、指やスタイラスなどで表示部7000に触れること
で行うことができる。
本実施の形態で例示する携帯情報端末は、例えば、電話機、手帳または情報閲覧装置等
から選ばれた一つまたは複数の機能を有する。具体的には、スマートフォンとしてそれぞ
れ用いることができる。本実施の形態で例示する携帯情報端末は、例えば、移動電話、電
子メール、文章閲覧及び作成、音楽再生、インターネット通信、コンピュータゲームなど
の種々のアプリケーションを実行することができる。
携帯情報端末7200及び携帯情報端末7210は、文字及び画像情報等をその複数の
面に表示することができる。例えば、図18(C)、(D)に示すように、3つの操作ボ
タン7202を一の面に表示し、矩形で示す情報7203を他の面に表示することができ
る。図18(C)では、携帯情報端末の上側に情報が表示される例を示し、図18(D)
では、携帯情報端末の横側に情報が表示される例を示す。また、携帯情報端末の3面以上
に情報を表示してもよい。
なお、情報の例としては、SNS(ソーシャル・ネットワーキング・サービス)の通知
、電子メールや電話などの着信を知らせる表示、電子メールなどの題名もしくは送信者名
、日時、時刻、バッテリの残量、アンテナ受信の強度などがある。または、情報が表示さ
れている位置に、情報の代わりに、操作ボタン、アイコンなどを表示してもよい。
例えば、携帯情報端末7200の使用者は、洋服の胸ポケットに携帯情報端末7200
を収納した状態で、その表示(ここでは情報7203)を確認することができる。
具体的には、着信した電話の発信者の電話番号または氏名等を、携帯情報端末7200
の上方から観察できる位置に表示する。使用者は、携帯情報端末7200をポケットから
取り出すことなく、表示を確認し、電話を受けるか否かを判断できる。
図18(E)にテレビジョン装置の一例を示す。テレビジョン装置7300は、筐体7
301に表示部7000が組み込まれている。ここでは、スタンド7303により筐体7
301を支持した構成を示している。
図18(E)に示すテレビジョン装置7300の操作は、筐体7301が備える操作ス
イッチや、別体のリモコン操作機7311により行うことができる。または、表示部70
00にタッチセンサを備えていてもよく、指等で表示部7000に触れることで操作して
もよい。リモコン操作機7311は、当該リモコン操作機7311から出力する情報を表
示する表示部を有していてもよい。リモコン操作機7311が備える操作キーまたはタッ
チパネルにより、チャンネル及び音量の操作を行うことができ、表示部7000に表示さ
れる映像を操作することができる。
なお、テレビジョン装置7300は、受信機及びモデムなどを備えた構成とする。受信
機により一般のテレビ放送の受信を行うことができる。また、モデムを介して有線または
無線による通信ネットワークに接続することにより、一方向(送信者から受信者)または
双方向(送信者と受信者間、あるいは受信者間同士など)の情報通信を行うことも可能で
ある。
図18(F)に、湾曲した発光部を有する照明装置の一例を示す。
図18(F)に示す照明装置が有する発光部は、本発明の一態様の表示装置等を用いて
作製される。本発明の一態様により、消費電力が低減され、湾曲した発光部を備え、且つ
信頼性の高い照明装置を提供できる。
図18(F)に示す照明装置7400の備える発光部7411は、凸状に湾曲した2つ
の発光部が対称的に配置された構成となっている。したがって照明装置7400を中心に
全方位を照らすことができる。
また、照明装置7400が備える発光部7411は可撓性を有していてもよい。発光部
7411を可塑性の部材または可動なフレームなどの部材で固定し、用途に合わせて発光
部7411の発光面を自在に湾曲可能な構成としてもよい。
照明装置7400は、操作スイッチ7403を備える台部7401と、台部7401に
支持される発光部7411を有する。
なおここでは、台部によって発光部が支持された照明装置について例示したが、発光部
を備える筐体を天井に固定する、または天井からつり下げるように用いることもできる。
発光面を湾曲させて用いることができるため、発光面を凹状に湾曲させて特定の領域を明
るく照らす、または発光面を凸状に湾曲させて部屋全体を明るく照らすこともできる。
図19(A)乃至(I)に、可撓性を有し、曲げることのできる表示部7001を有す
る携帯情報端末の一例を示す。
表示部7001は、本発明の一態様の表示装置等を用いて作製される。例えば、曲率半
径0.01mm以上150mm以下で曲げることができる表示装置等を適用できる。また
、表示部7001はタッチセンサを備えていてもよく、指等で表示部7001に触れるこ
とで携帯情報端末を操作することができる。本発明の一態様により、可撓性を有する表示
部を備え、且つ信頼性の高い電子機器を提供できる。
図19(A)、(B)は、携帯情報端末の一例を示す斜視図である。携帯情報端末75
00は、筐体7501、表示部7001、引き出し部材7502、操作ボタン7503等
を有する。
携帯情報端末7500は、筐体7501内にロール状に巻かれた可撓性を有する表示部
7001を有する。引き出し部材7502を用いて表示部7001を引き出すことができ
る。
また、携帯情報端末7500は内蔵された制御部によって映像信号を受信可能で、受信
した映像を表示部7001に表示することができる。また、携帯情報端末7500にはバ
ッテリが内蔵されている。また、筐体7501にコネクターを接続する端子部を備え、映
像信号及び電力を有線により外部から直接供給する構成としてもよい。
また、操作ボタン7503によって、電源のON、OFF動作や表示する映像の切り替
え等を行うことができる。なお、図19(A)、(B)では、携帯情報端末7500の側
面に操作ボタン7503を配置する例を示すが、これに限られず、携帯情報端末7500
の表示面と同じ面(おもて面)や、裏面に配置してもよい。
図19(B)には、表示部7001を引き出した状態の携帯情報端末7500を示す。
この状態で表示部7001に映像を表示することができる。また、表示部7001の一部
がロール状に巻かれた図19(A)の状態と表示部7001を引き出した図19(B)の
状態とで、携帯情報端末7500が異なる表示を行う構成としてもよい。例えば、図19
(A)の状態のときに、表示部7001のロール状に巻かれた部分を非表示とすることで
、携帯情報端末7500の消費電力を下げることができる。
なお、表示部7001を引き出した際に表示部7001の表示面が平面状となるように
固定するため、表示部7001の側部に補強のためのフレームを設けていてもよい。
なお、この構成以外に、筐体にスピーカを設け、映像信号と共に受信した音声信号によ
って音声を出力する構成としてもよい。
図19(C)乃至(E)に、折りたたみ可能な携帯情報端末の一例を示す。図19(C
)では、展開した状態、図19(D)では、展開した状態または折りたたんだ状態の一方
から他方に変化する途中の状態、図19(E)では、折りたたんだ状態の携帯情報端末7
600を示す。携帯情報端末7600は、折りたたんだ状態では可搬性に優れ、展開した
状態では、継ぎ目のない広い表示領域により一覧性に優れる。
表示部7001はヒンジ7602によって連結された3つの筐体7601に支持されて
いる。ヒンジ7602を介して2つの筐体7601間を屈曲させることにより、携帯情報
端末7600を展開した状態から折りたたんだ状態に可逆的に変形させることができる。
図19(F)、(G)に、折りたたみ可能な携帯情報端末の一例を示す。図19(F)
では、表示部7001が内側になるように折りたたんだ状態、図19(G)では、表示部
7001が外側になるように折りたたんだ状態の携帯情報端末7650を示す。携帯情報
端末7650は表示部7001及び非表示部7651を有する。携帯情報端末7650を
使用しない際に、表示部7001が内側になるように折りたたむことで、表示部7001
の汚れ及び傷つきを抑制できる。
図19(H)に、可撓性を有する携帯情報端末の一例を示す。携帯情報端末7700は
、筐体7701及び表示部7001を有する。さらに、入力部であるボタン7703a、
7703b、音声出力部であるスピーカ7704a、7704b、外部接続ポート770
5、マイク7706等を有していてもよい。また、携帯情報端末7700は、可撓性を有
するバッテリ7709を搭載することができる。バッテリ7709は例えば表示部700
1と重ねて配置してもよい。
筐体7701、表示部7001、及びバッテリ7709は可撓性を有する。そのため、
携帯情報端末7700を所望の形状に湾曲させること、及び携帯情報端末7700に捻り
を加えることが容易である。例えば、携帯情報端末7700は、表示部7001が内側ま
たは外側になるように折り曲げて使用することができる。または、携帯情報端末7700
をロール状に巻いた状態で使用することもできる。このように筐体7701及び表示部7
001を自由に変形することが可能であるため、携帯情報端末7700は、落下した場合
、または意図しない外力が加わった場合であっても、破損しにくいという利点がある。
また、携帯情報端末7700は軽量であるため、筐体7701の上部をクリップ等で把
持してぶら下げて使用する、または、筐体7701を磁石等で壁面に固定して使用するな
ど、様々な状況において利便性良く使用することができる。
図19(I)に腕時計型の携帯情報端末の一例を示す。携帯情報端末7800は、バン
ド7801、表示部7001、入出力端子7802、操作ボタン7803等を有する。バ
ンド7801は、筐体としての機能を有する。また、携帯情報端末7800は、可撓性を
有するバッテリ7805を搭載することができる。バッテリ7805は例えば表示部70
01またはバンド7801等と重ねて配置してもよい。
バンド7801、表示部7001、及びバッテリ7805は可撓性を有する。そのため
、携帯情報端末7800を所望の形状に湾曲させることが容易である。
操作ボタン7803は、時刻設定のほか、電源のオン、オフ動作、無線通信のオン、オ
フ動作、マナーモードの実行及び解除、省電力モードの実行及び解除など、様々な機能を
持たせることができる。例えば、携帯情報端末7800に組み込まれたオペレーティング
システムにより、操作ボタン7803の機能を自由に設定することもできる。
また、表示部7001に表示されたアイコン7804に指等で触れることで、アプリケ
ーションを起動することができる。
また、携帯情報端末7800は、通信規格に準拠した近距離無線通信を実行することが
可能である。例えば無線通信可能なヘッドセットと相互通信することによって、ハンズフ
リーで通話することもできる。
また、携帯情報端末7800は入出力端子7802を有していてもよい。入出力端子7
802を有する場合、他の情報端末とコネクターを介して直接データのやりとりを行うこ
とができる。また入出力端子7802を介して充電を行うこともできる。なお、本実施の
形態で例示する携帯情報端末の充電動作は、入出力端子を介さずに非接触電力伝送により
行ってもよい。
図20(A)に自動車7900の外観を示す。図20(B)に自動車7900の運転席
を示す。自動車7900は、車体7901、車輪7902、フロントガラス7903、ラ
イト7904、フォグランプ7905等を有する。
本発明の一態様の表示装置は、自動車7900の表示部などに用いることができる。例
えば、図20(B)に示す表示部7910乃至表示部7917に本発明の一態様の表示装
置を設けることができる。
表示部7910と表示部7911は、自動車のフロントガラスに設けられている。本発
明の一態様では、表示装置が有する電極を、透光性を有する導電性材料で作製することに
よって、反対側が透けて見える、いわゆるシースルー状態の表示装置とすることができる
。シースルー状態の表示装置であれば、自動車7900の運転時にも視界の妨げになるこ
とがない。よって、本発明の一態様の表示装置を自動車7900のフロントガラスに設置
することができる。なお、表示装置に、トランジスタなどを設ける場合には、有機半導体
材料を用いた有機トランジスタ、または酸化物半導体を用いたトランジスタなど、透光性
を有するトランジスタを用いるとよい。
表示部7912はピラー部分に設けられている。表示部7913はダッシュボード部分
に設けられている。例えば、車体に設けられた撮像部からの映像を表示部7912に映し
出すことによって、ピラーで遮られた視界を補完することができる。同様に、表示部79
13では、ダッシュボードで遮られた視界を補完することができ、表示部7914では、
ドアで遮られた視界を補完することができる。すなわち、自動車の外側に設けられた撮像
部からの映像を映し出すことによって、死角を補い、安全性を高めることができる。また
、見えない部分を補完する映像を映すことによって、より自然に違和感なく安全確認を行
うことができる。
また、表示部7917は、ハンドルに設けられている。表示部7915、表示部791
6、または表示部7917はナビゲーション情報、スピードメーター、タコメーター、走
行距離、給油量、ギア状態、エアコンの設定など、その他様々な情報を提供することがで
きる。また、表示部に表示される表示項目及びレイアウトなどは、使用者の好みに合わせ
て適宜変更することができる。なお、上記情報は、表示部7910乃至表示部7914に
も表示することができる。
なお、表示部7910乃至表示部7917は照明装置として用いることも可能である。
本発明の一態様の表示装置が適用される表示部は平面であってもよい。この場合、本発
明の一態様の表示装置は、曲面及び可撓性を有さない構成であってもよい。
図20(C)、(D)に、デジタルサイネージ(Digital Signage:電
子看板)の一例を示す。デジタルサイネージは、筐体8000、表示部8001、及びス
ピーカ8003等を有する。さらに、LEDランプ、操作キー(電源スイッチ、または操
作スイッチを含む)、接続端子、各種センサ、マイクロフォン等を有することができる。
図20(D)は円柱状の柱に取り付けられたデジタルサイネージである。
表示部8001が広いほど、一度に提供できる情報量を増やすことができる。また、表
示部8001が広いほど、人の目につきやすく、例えば、広告の宣伝効果を高めることが
できる。
表示部8001にタッチパネルを適用することで、表示部8001に画像または動画を
表示するだけでなく、使用者が直感的に操作することができ、好ましい。また、路線情報
もしくは交通情報などの情報を提供するための用途に用いる場合には、直感的な操作によ
りユーザビリティを高めることができる。
図20(E)に示す携帯型ゲーム機は、筐体8101、筐体8102、表示部8103
、表示部8104、マイクロフォン8105、スピーカ8106、操作キー8107、ス
タイラス8108等を有する。
図20(E)に示す携帯型ゲーム機は、2つの表示部(表示部8103と表示部810
4)を有する。なお、本発明の一態様の電子機器が有する表示部の数は、2つに限定され
ず1つであっても3つ以上であってもよい。電子機器が複数の表示部を有する場合、少な
くとも1つの表示部が本発明の一態様の表示装置を有していればよい。
図20(F)はノート型パーソナルコンピュータであり、筐体8111、表示部811
2、キーボード8113、ポインティングデバイス8114等を有する。
表示部8112に、本発明の一態様の表示装置を適用することができる。
図21(A)に、ファインダー8500を取り付けた状態の、カメラ8400の外観を
示す。
カメラ8400は、筐体8401、表示部8402、操作ボタン8403、シャッター
ボタン8404等を有する。またカメラ8400には、着脱可能なレンズ8406が取り
付けられている。
ここではカメラ8400として、レンズ8406を筐体8401から取り外して交換す
ることが可能な構成としたが、レンズ8406と筐体が一体となっていてもよい。
カメラ8400は、シャッターボタン8404を押すことにより、撮像することができ
る。また、表示部8402はタッチパネルとしての機能を有し、表示部8402をタッチ
することにより撮像することも可能である。
カメラ8400の筐体8401は、電極を有するマウントを有し、ファインダー850
0のほか、ストロボ装置等を接続することができる。
ファインダー8500は、筐体8501、表示部8502、ボタン8503等を有する
筐体8501は、カメラ8400のマウントと係合するマウントを有しており、ファイ
ンダー8500をカメラ8400に取り付けることができる。また当該マウントには電極
を有し、当該電極を介してカメラ8400から受信した映像等を表示部8502に表示さ
せることができる。
ボタン8503は、電源ボタンとしての機能を有する。ボタン8503により、表示部
8502の表示のオン・オフを切り替えることができる。
カメラ8400の表示部8402、及びファインダー8500の表示部8502に、本
発明の一態様の表示装置を適用することができる。
なお、図21(A)では、カメラ8400とファインダー8500とを別の電子機器と
し、これらを脱着可能な構成としたが、カメラ8400の筐体8401に、本発明の一態
様の表示装置を備えるファインダーが内蔵されていてもよい。
図21(B)には、ヘッドマウントディスプレイ8200の外観を示している。
ヘッドマウントディスプレイ8200は、装着部8201、レンズ8202、本体82
03、表示部8204、ケーブル8205等を有している。また装着部8201には、バ
ッテリ8206が内蔵されている。
ケーブル8205は、バッテリ8206から本体8203に電力を供給する。本体82
03は無線受信機等を備え、受信した画像データ等の映像情報を表示部8204に表示さ
せることができる。また、本体8203に設けられたカメラで使用者の眼球やまぶたの動
きを捉え、その情報をもとに使用者の視点の座標を算出することにより、使用者の視点を
入力部として用いることができる。
また、装着部8201には、使用者に触れる位置に複数の電極が設けられていてもよい
。本体8203は使用者の眼球の動きに伴って電極に流れる電流を検知することにより、
使用者の視点を認識する機能を有していてもよい。また、当該電極に流れる電流を検知す
ることにより、使用者の脈拍をモニタする機能を有していてもよい。また、装着部820
1には、温度センサ、圧力センサ、加速度センサ等の各種センサを有していてもよく、使
用者の生体情報を表示部8204に表示する機能を有していてもよい。また、使用者の頭
部の動きなどを検出し、表示部8204に表示する映像をその動きに合わせて変化させて
もよい。
表示部8204に、本発明の一態様の表示装置を適用することができる。
図21(C)、(D)には、ヘッドマウントディスプレイ8300の外観を示している
ヘッドマウントディスプレイ8300は、筐体8301、2つの表示部8302、操作
ボタン8303、及びバンド状の固定具8304を有する。
ヘッドマウントディスプレイ8300は、上記ヘッドマウントディスプレイ8200が
有する機能に加え、2つの表示部を備える。
2つの表示部8302を有することで、使用者は片方の目につき1つの表示部を見るこ
とができる。これにより、視差を用いた3次元表示等を行う際であっても、高い解像度の
映像を表示することができる。また、表示部8302は使用者の目を概略中心とした円弧
状に湾曲している。これにより、使用者の目から表示部の表示面までの距離が一定となる
ため、使用者はより自然な映像を見ることができる。また、表示部からの光の輝度や色度
が見る角度によって変化してしまうような場合であっても、表示部の表示面の法線方向に
使用者の目が位置するため、実質的にその影響を無視することができるため、より現実感
のある映像を表示することができる。
操作ボタン8303は、電源ボタンなどの機能を有する。また操作ボタン8303の他
にボタンを有していてもよい。
また、図21(E)に示すように、表示部8302と使用者の目の位置との間に、レン
ズ8305を有していてもよい。レンズ8305により、使用者は表示部8302を拡大
してみることができるため、より臨場感が高まる。このとき、図21(E)に示すように
、視度調節のためにレンズの位置を変化させるダイヤル8306を有していてもよい。
表示部8302に、本発明の一態様の表示装置を適用することができる。本発明の一態
様の表示装置は、極めて精細度が高いため、図21(E)のようにレンズ8305を用い
て拡大したとしても、使用者に画素が視認されることなく、より現実感の高い映像を表示
することができる。
図22(A)乃至(C)には、1枚の表示部8302を有する場合の例を示している。
このような構成とすることで、部品点数を削減することができる。
表示部8302は、左右2つの領域にそれぞれ右目用の画像と、左目用の画像の2つの
画像を並べて表示することができる。これにより、両眼視差を用いた立体映像を表示する
ことができる。
また、表示部8302の全域に亘って、両方の目で視認可能な一つの画像を表示しても
よい。これにより、視野の両端に亘ってパノラマ映像を表示することが可能となるため、
現実感が高まる。
また図22(C)に示すように、レンズ8305設けてもよい。表示部8302には、
2つの画像を並べて表示させてもよいし、表示部8302に一つの画像を表示させ、レン
ズ8305を介して両目で同じ画像を見ることのできる構成としてもよい。
本実施の形態は、少なくともその一部を本明細書中に記載する他の実施の形態と適宜組
み合わせて実施することができる。
本発明の一態様の表示装置について、各配線の充放電に要する時間等について計算を行
った。図26(A)は、計算に用いた表示装置のブロック図である。図26(B)は、作
製した上面図に対応する画素の回路図である。
図26(A)に示す表示装置のブロック図は、65inchの7680×4320×R
GBW(赤緑青白)のストライプ配置の副画素で構成される画素を有する、所謂8Kパネ
ルを表している。両辺に配置される走査線駆動回路(Gate Driver)は、ゲー
トオンアレイ(GOA)であり、双方の走査線駆動回路から画素(PIX)に走査信号を
出力する構成とした。信号線駆動回路(Source Driver)は、外付け(Ex
ternal)とした。
図26(B)は、図26(A)に図示する画素(PIX)の回路図である。図26(B
)に図示する回路図は、図7(A)で説明した回路図において、容量素子C2の配置を変
更した構成に相当する。
図26(B)に示す構成は、図7(A)と同様に、トランジスタM4において第1のゲ
ート電極と第2のゲート電極とを接続しない構成とする。当該構成によって、互いのゲー
ト電極を接続する場合に比べて、走査線GLとトランジスタとの間のゲート容量が第1の
ゲート電極との間に形成されるだけとすることができる。
図27は、図26(B)に対応する画素(PIX)の上面図である。図27に示す画素
は、RGBWの4つの副画素を図示している。なお回路図と対応する構成には、同じ符号
を付している。図26(A)、(B)、図27に示す各構成を用いて、走査線および信号
線といった各配線の充放電に要する時間を見積もった。充放電に要する時間を見積もるた
めの各種計算は、SILVACO社のソフトウェア「SmartSpice」を用いて行
った。なお画素サイズは、188μm×188μm、トランジスタM4のチャネル長L/
チャネル幅(W)を4μm/4μm、トランジスタM5のL/Wを6μm/6μmとした
計算結果を表1に示す。なお表1において、「Gate fall time」は走査
線の信号の立ち下げるまでの時間、「Source line charge time
(>95%)」は信号線を95%充電するのに要する時間、「Total」は先の2つの
時間の合計、「One horizontal period」は一水平走査期間、を表
している。
Figure 0007105394000002
表1に図示するように走査線および信号線における充放電時間は、一水平走査期間に収
まった。そのため、本発明の一態様を適用した表示装置は、走査線に接続されるトランジ
スタのゲート容量が低減されるため、8Kパネルに好適であることがわかった。
GL 走査線
SL 信号線
V0 配線
ANODE 電流供給線
M1 トランジスタ
M2 トランジスタ
M3 トランジスタ
C1 容量素子
EL 発光素子
CATHODE 共通配線
100 トランジスタ
102 基板
104 絶縁層
106 導電層
108 酸化物半導体層
110 絶縁層
112 酸化物半導体層
116 絶縁層
108i チャネル領域
108s ソース領域
108d ドレイン領域
141a 開口部
141b 開口部
120a 導電層
120b 導電層
151 導電層
152 導電層
153 絶縁層
161 酸化物半導体層
162 酸化物半導体層
163 酸化物半導体層
164 絶縁層
171 酸化物半導体層
172 酸化物半導体層
173 酸化物半導体層
174 絶縁層
181 導電層
182 導電層
183 導電層
184 導電層
185 導電層
186 絶縁層
187 絶縁層
190 開口部
191 導電層
192 導電層
193 絶縁層
198 発光層
199 隔壁層
10 表示装置
11 画素部
12 走査線駆動回路
13 信号線駆動回路
15 端子部
16a 配線
16b 配線
22 領域
24 領域
M4 トランジスタ
M5 トランジスタ
M6 トランジスタ
M7 トランジスタ
M8 トランジスタ
M9 トランジスタ
M10 トランジスタ
M11 トランジスタ
C2 容量素子
C3 容量素子
C4 容量素子
C5 容量素子
GL1 走査線
GL2 走査線
GL3 走査線
GL4 走査線
V1 配線
V2 配線
201 基板
202 基板
211 絶縁層
212 絶縁層
213 絶縁層
214 絶縁層
215 スペーサ
216 絶縁層
217 絶縁層
218 絶縁層
220 接着層
221 絶縁層
222 EL層
223 電極
224 光学調整層
225 画素電極
230a 構造物
230b 構造物
231 遮光層
232 着色層
242 FPC
243 接続層
250 空間
251 トランジスタ
252 トランジスタ
253 容量素子
254 発光素子
255 トランジスタ
260 封止材
261 接着層
262 接着層
271 半導体層
272 導電層
273 導電層
274 導電層
275 導電層
276 絶縁層
291 導電層
292 導電層
293 導電層
294 絶縁層
295 接着層
296 基板
297 FPC
298 接続層
299 端子部
301 作製基板
303 剥離層
305 被剥離層
307 接着層
321 作製基板
323 剥離層
325 被剥離層
331 基板
333 接着層
341 基板
343 接着層
351 領域
7000 表示部
7001 表示部
7100 携帯電話機
7101 筐体
7103 操作ボタン
7104 外部接続ポート
7105 スピーカ
7106 マイク
7107 カメラ
7110 携帯電話機
7200 携帯情報端末
7201 筐体
7202 操作ボタン
7203 情報
7210 携帯情報端末
7300 テレビジョン装置
7301 筐体
7303 スタンド
7311 リモコン操作機
7400 照明装置
7401 台部
7403 操作スイッチ
7411 発光部
7500 携帯情報端末
7501 筐体
7502 部材
7503 操作ボタン
7600 携帯情報端末
7601 筐体
7602 ヒンジ
7650 携帯情報端末
7651 非表示部
7700 携帯情報端末
7701 筐体
7703a ボタン
7703b ボタン
7704a スピーカ
7704b スピーカ
7705 外部接続ポート
7706 マイク
7709 バッテリ
7800 携帯情報端末
7801 バンド
7802 入出力端子
7803 操作ボタン
7804 アイコン
7805 バッテリ
7900 自動車
7901 車体
7902 車輪
7903 フロントガラス
7904 ライト
7905 フォグランプ
7910 表示部
7911 表示部
7912 表示部
7913 表示部
7914 表示部
7915 表示部
7916 表示部
7917 表示部
8000 筐体
8001 表示部
8003 スピーカ
8101 筐体
8102 筐体
8103 表示部
8104 表示部
8105 マイクロフォン
8106 スピーカ
8107 操作キー
8108 スタイラス
8111 筐体
8112 表示部
8113 キーボード
8114 ポインティングデバイス
8200 ヘッドマウントディスプレイ
8201 装着部
8202 レンズ
8203 本体
8204 表示部
8205 ケーブル
8206 バッテリ
8300 ヘッドマウントディスプレイ
8301 筐体
8302 表示部
8303 操作ボタン
8304 固定具
8305 レンズ
8306 ダイヤル
8400 カメラ
8401 筐体
8402 表示部
8403 操作ボタン
8404 シャッターボタン
8406 レンズ
8500 ファインダー
8501 筐体
8502 表示部
8503 ボタン

Claims (9)

  1. 第1のトランジスタ乃至第3のトランジスタと、発光素子と、を画素部に有し、
    前記第1のトランジスタは、信号線に入力される画像データに応じた信号に従って、電流供給線から前記発光素子への電流の供給を制御する機能を有し、
    前記第2のトランジスタは、前記画像データに応じた信号の、画素への入力を制御する機能を有し、
    前記第3のトランジスタは、ソースまたはドレインの一方が配線と電気的に接続され、ソースまたはドレインの他方が前記発光素子の画素電極と電気的に接続され、
    前記電流供給線としての機能を有する第1の導電層は、前記信号線としての機能を有する第2の導電層と同層に配置され、
    前記第1の導電層及び前記第2の導電層は、前記配線としての機能を有する第3の導電層よりも上層に配置され、
    前記第1の導電層は、前記第3の導電層と重なりを有し、
    前記第2のトランジスタのソースまたはドレインの一方と電気的に接続された第4の導電層と、前記第1のトランジスタのソースまたはドレインの一方及び前記第3のトランジスタのソースまたはドレインの他方と電気的に接続された第5の導電層とは、同層に配置され、
    前記第3の導電層、前記第4の導電層、及び前記第5の導電層は、前記第1のトランジスタのゲート電極、及び前記第3のトランジスタのゲート電極よりも上層に配置され、
    前記第4の導電層は、前記第2の導電層と電気的に接続され、
    前記第5の導電層は、前記第1の導電層及び前記第2の導電層と同層に配置された第6の導電層を介して、前記画素電極と電気的に接続される半導体装置。
  2. 第1のトランジスタ乃至第3のトランジスタと、発光素子と、を画素部に有し、
    前記第1のトランジスタは、信号線に入力される画像データに応じた信号に従って、電流供給線から前記発光素子への電流の供給を制御する機能を有し、
    前記第2のトランジスタは、前記画像データに応じた信号の、画素への入力を制御する機能を有し、
    前記第3のトランジスタは、ソースまたはドレインの一方が配線と電気的に接続され、ソースまたはドレインの他方が前記発光素子の画素電極と電気的に接続され、
    前記第2のトランジスタのゲート電極と前記第3のトランジスタのゲート電極とは、互いに電気的に接続され、
    前記電流供給線としての機能を有する第1の導電層は、前記信号線としての機能を有する第2の導電層と同層に配置され、
    前記第1の導電層及び前記第2の導電層は、前記配線としての機能を有する第3の導電層よりも上層に配置され、
    前記第1の導電層は、前記第3の導電層と重なりを有し、
    前記第2のトランジスタのソースまたはドレインの一方と電気的に接続された第4の導電層と、前記第1のトランジスタのソースまたはドレインの一方及び前記第3のトランジスタのソースまたはドレインの他方と電気的に接続された第5の導電層とは、同層に配置され、
    前記第3の導電層、前記第4の導電層、及び前記第5の導電層は、前記第1のトランジスタのゲート電極、及び前記第3のトランジスタのゲート電極よりも上層に配置され、
    前記第4の導電層は、前記第2の導電層と電気的に接続され、
    前記第5の導電層は、前記第1の導電層及び前記第2の導電層と同層に配置された第6の導電層を介して、前記画素電極と電気的に接続される半導体装置。
  3. 第1のトランジスタ乃至第3のトランジスタと、発光素子と、を画素部に有し、
    前記第1のトランジスタは、信号線に入力される画像データに応じた信号に従って、電流供給線から前記発光素子への電流の供給を制御する機能を有し、
    前記第2のトランジスタは、前記画像データに応じた信号の、画素への入力を制御する機能を有し、
    前記第3のトランジスタは、ソースまたはドレインの一方が配線と電気的に接続され、ソースまたはドレインの他方が前記発光素子の画素電極と電気的に接続され、
    前記電流供給線としての機能を有する第1の導電層は、前記信号線としての機能を有する第2の導電層と同層に配置され、
    前記第1の導電層及び前記第2の導電層は、前記配線としての機能を有する第3の導電層よりも上層に配置され、
    前記第1の導電層は、前記第3の導電層と重なりを有し、
    前記第2のトランジスタのソースまたはドレインの一方と電気的に接続された第4の導電層と、前記第1のトランジスタのソースまたはドレインの一方及び前記第3のトランジスタのソースまたはドレインの他方と電気的に接続された第5の導電層と、前記第1のトランジスタのソースまたはドレインの他方と電気的に接続された第7の導電層とは、同層に配置され、
    前記第3の導電層、前記第4の導電層、及び前記第5の導電層は、前記第1のトランジスタのゲート電極、及び前記第3のトランジスタのゲート電極よりも上層に配置され、
    前記第4の導電層は、前記第2の導電層と電気的に接続され、
    前記第5の導電層は、前記第1の導電層及び前記第2の導電層と同層に配置された第6の導電層を介して、前記画素電極と電気的に接続され、
    前記第7の導電層は、前記第1の導電層と電気的に接続される半導体装置。
  4. 第1のトランジスタ乃至第3のトランジスタと、発光素子と、を画素部に有し、
    前記第1のトランジスタは、信号線に入力される画像データに応じた信号に従って、電流供給線から前記発光素子への電流の供給を制御する機能を有し、
    前記第2のトランジスタは、前記画像データに応じた信号の、画素への入力を制御する機能を有し、
    前記第3のトランジスタは、ソースまたはドレインの一方が配線と電気的に接続され、ソースまたはドレインの他方が前記発光素子の画素電極と電気的に接続され、
    前記第2のトランジスタのゲート電極と前記第3のトランジスタのゲート電極とは、互いに電気的に接続され、
    前記電流供給線としての機能を有する第1の導電層は、前記信号線としての機能を有する第2の導電層と同層に配置され、
    前記第1の導電層及び前記第2の導電層は、前記配線としての機能を有する第3の導電層よりも上層に配置され、
    前記第1の導電層は、前記第3の導電層と重なりを有し、
    前記第2のトランジスタのソースまたはドレインの一方と電気的に接続された第4の導電層と、前記第1のトランジスタのソースまたはドレインの一方及び前記第3のトランジスタのソースまたはドレインの他方と電気的に接続された第5の導電層と、前記第1のトランジスタのソースまたはドレインの他方と電気的に接続された第7の導電層とは、同層に配置され、
    前記第3の導電層、前記第4の導電層、及び前記第5の導電層は、前記第1のトランジスタのゲート電極、及び前記第3のトランジスタのゲート電極よりも上層に配置され、
    前記第4の導電層は、前記第2の導電層と電気的に接続され、
    前記第5の導電層は、前記第1の導電層及び前記第2の導電層と同層に配置された第6の導電層を介して、前記画素電極と電気的に接続され、
    前記第7の導電層は、前記第1の導電層と電気的に接続される半導体装置。
  5. 請求項1乃至請求項4のいずれか一において、
    前記第1の導電層、及び前記第2の導電層は、チタンまたは窒化チタンを含む第1の膜と、前記第1の膜上のアルミニウムを含む第2の膜と、前記第2の膜上のチタンまたは窒化チタンを含む第3の膜と、をそれぞれ有する半導体装置。
  6. 請求項1乃至請求項5のいずれか一において、
    前記第4の導電層、及び前記第5の導電層は、チタンまたは窒化チタンを含む第1の膜と、前記第1の膜上のアルミニウムを含む第2の膜と、前記第2の膜上のチタンまたは窒化チタンを含む第3の膜と、をそれぞれ有する半導体装置。
  7. 請求項1乃至請求項6のいずれか一において、
    前記第2の導電層は、前記第4の導電層と接する領域を有する半導体装置。
  8. 請求項1乃至請求項7のいずれか一において、
    前記第6の導電層は、前記第5の導電層と接する領域を有する半導体装置。
  9. 請求項1乃至請求項8のいずれか一において、
    前記第1のトランジスタは、多結晶半導体をチャネルに含む半導体装置。
JP2022082726A 2015-12-28 2022-05-20 半導体装置 Active JP7105394B1 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2022110972A JP7140937B1 (ja) 2015-12-28 2022-07-11 半導体装置

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
JP2015256583 2015-12-28
JP2015256583 2015-12-28
JP2016218998 2016-11-09
JP2016218998 2016-11-09
JP2022065607A JP7079387B1 (ja) 2015-12-28 2022-04-12 半導体装置

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2022065607A Division JP7079387B1 (ja) 2015-12-28 2022-04-12 半導体装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2022110972A Division JP7140937B1 (ja) 2015-12-28 2022-07-11 半導体装置

Publications (2)

Publication Number Publication Date
JP7105394B1 true JP7105394B1 (ja) 2022-07-22
JP2022113702A JP2022113702A (ja) 2022-08-04

Family

ID=59086803

Family Applications (13)

Application Number Title Priority Date Filing Date
JP2016242955A Active JP6986837B2 (ja) 2015-12-28 2016-12-15 表示装置、表示モジュール、および電子機器
JP2021018428A Withdrawn JP2021099494A (ja) 2015-12-28 2021-02-08 表示装置
JP2021128401A Active JP7058791B2 (ja) 2015-12-28 2021-08-04 半導体装置
JP2022047778A Active JP7082252B1 (ja) 2015-12-28 2022-03-24 半導体装置
JP2022065607A Active JP7079387B1 (ja) 2015-12-28 2022-04-12 半導体装置
JP2022082726A Active JP7105394B1 (ja) 2015-12-28 2022-05-20 半導体装置
JP2022110972A Active JP7140937B1 (ja) 2015-12-28 2022-07-11 半導体装置
JP2022142945A Active JP7173717B1 (ja) 2015-12-28 2022-09-08 半導体装置
JP2022176812A Active JP7200433B1 (ja) 2015-12-28 2022-11-03 半導体装置
JP2022203857A Active JP7228746B1 (ja) 2015-12-28 2022-12-21 半導体装置
JP2023019800A Active JP7298040B2 (ja) 2015-12-28 2023-02-13 発光装置
JP2023097652A Active JP7402373B2 (ja) 2015-12-28 2023-06-14 発光装置
JP2023207735A Pending JP2024036317A (ja) 2015-12-28 2023-12-08 発光装置

Family Applications Before (5)

Application Number Title Priority Date Filing Date
JP2016242955A Active JP6986837B2 (ja) 2015-12-28 2016-12-15 表示装置、表示モジュール、および電子機器
JP2021018428A Withdrawn JP2021099494A (ja) 2015-12-28 2021-02-08 表示装置
JP2021128401A Active JP7058791B2 (ja) 2015-12-28 2021-08-04 半導体装置
JP2022047778A Active JP7082252B1 (ja) 2015-12-28 2022-03-24 半導体装置
JP2022065607A Active JP7079387B1 (ja) 2015-12-28 2022-04-12 半導体装置

Family Applications After (7)

Application Number Title Priority Date Filing Date
JP2022110972A Active JP7140937B1 (ja) 2015-12-28 2022-07-11 半導体装置
JP2022142945A Active JP7173717B1 (ja) 2015-12-28 2022-09-08 半導体装置
JP2022176812A Active JP7200433B1 (ja) 2015-12-28 2022-11-03 半導体装置
JP2022203857A Active JP7228746B1 (ja) 2015-12-28 2022-12-21 半導体装置
JP2023019800A Active JP7298040B2 (ja) 2015-12-28 2023-02-13 発光装置
JP2023097652A Active JP7402373B2 (ja) 2015-12-28 2023-06-14 発光装置
JP2023207735A Pending JP2024036317A (ja) 2015-12-28 2023-12-08 発光装置

Country Status (6)

Country Link
US (5) US10083991B2 (ja)
JP (13) JP6986837B2 (ja)
KR (2) KR20240007713A (ja)
CN (5) CN115497418A (ja)
TW (5) TWI830340B (ja)
WO (1) WO2017115210A1 (ja)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6858549B2 (ja) 2015-12-28 2021-04-14 株式会社半導体エネルギー研究所 半導体装置、記憶装置
US10083991B2 (en) * 2015-12-28 2018-09-25 Semiconductor Energy Laboratory Co., Ltd. Display device, display module, and electronic device
CN108305874B (zh) * 2017-01-12 2022-03-08 株式会社日本有机雷特显示器 半导体装置
IT201700006845A1 (it) * 2017-01-23 2018-07-23 B810 Soc A Responsabilita Limitata Sensore di pressione
WO2019148172A2 (en) * 2018-01-29 2019-08-01 Massachusetts Institute Of Technology Reprogrammable electro-chemo-optical devices and methods for using the same
CN108320720B (zh) * 2018-03-27 2024-04-09 北京集创北方科技股份有限公司 触摸显示控制装置及触摸显示装置
CN109065583B (zh) * 2018-08-06 2020-10-16 武汉华星光电半导体显示技术有限公司 柔性显示面板的制造方法及柔性显示面板
CN110690228B (zh) 2019-09-06 2022-03-08 深圳市华星光电半导体显示技术有限公司 阵列基板及显示面板
CN112557867B (zh) * 2019-09-25 2023-05-30 成都辰显光电有限公司 检测装置及检测方法
CN111308359A (zh) * 2020-03-31 2020-06-19 上海交通大学 一种面向大面积燃料电池的多功能在线测试系统
KR20220010622A (ko) 2020-07-16 2022-01-26 삼성디스플레이 주식회사 표시 장치
WO2022029532A1 (ja) * 2020-08-03 2022-02-10 株式会社半導体エネルギー研究所 半導体装置、及び電子機器

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002164354A (ja) 2000-09-14 2002-06-07 Semiconductor Energy Lab Co Ltd 半導体装置及びその作製方法
JP2011191434A (ja) 2010-03-12 2011-09-29 Casio Computer Co Ltd 発光装置及びその製造方法並びに電子機器
WO2013171938A1 (ja) 2012-05-16 2013-11-21 パナソニック株式会社 表示装置
JP2015109414A (ja) 2013-08-30 2015-06-11 株式会社半導体エネルギー研究所 表示装置
US20150187959A1 (en) 2013-12-26 2015-07-02 Lg Display Co., Ltd. Array substrate
WO2015114721A1 (ja) 2014-01-29 2015-08-06 株式会社Joled 画像表示装置
JP2015179259A (ja) 2014-02-27 2015-10-08 株式会社半導体エネルギー研究所 半導体装置、並びにそれを備えるモジュールおよび電子機器
JP2015215611A (ja) 2014-04-23 2015-12-03 株式会社半導体エネルギー研究所 入出力装置、入出力装置の駆動方法
US20170338252A1 (en) 2016-05-17 2017-11-23 Innolux Corporation Display device

Family Cites Families (45)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2001082273A1 (fr) 2000-04-21 2001-11-01 Seiko Epson Corporation Dispositif electro-optique
SG148819A1 (en) * 2000-09-14 2009-01-29 Semiconductor Energy Lab Semiconductor device and manufacturing method thereof
KR100940342B1 (ko) 2001-11-13 2010-02-04 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치 및 그 구동방법
US7042162B2 (en) 2002-02-28 2006-05-09 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
KR100488835B1 (ko) 2002-04-04 2005-05-11 산요덴키가부시키가이샤 반도체 장치 및 표시 장치
US8937580B2 (en) 2003-08-08 2015-01-20 Semiconductor Energy Laboratory Co., Ltd. Driving method of light emitting device and light emitting device
KR100939998B1 (ko) 2004-11-10 2010-02-03 캐논 가부시끼가이샤 비정질 산화물 및 전계 효과 트랜지스터
JP5138163B2 (ja) 2004-11-10 2013-02-06 キヤノン株式会社 電界効果型トランジスタ
TWI429327B (zh) 2005-06-30 2014-03-01 Semiconductor Energy Lab 半導體裝置、顯示裝置、及電子設備
US7709313B2 (en) * 2005-07-19 2010-05-04 International Business Machines Corporation High performance capacitors in planar back gates CMOS
TWI521492B (zh) 2006-04-05 2016-02-11 半導體能源研究所股份有限公司 半導體裝置,顯示裝置,和電子裝置
CN101013725A (zh) * 2006-07-10 2007-08-08 友达光电股份有限公司 双栅极晶体管及应用此双栅极晶体管的像素结构
EP2086013B1 (en) * 2008-02-01 2018-05-23 Samsung Electronics Co., Ltd. Oxide semiconductor transistor
US8586979B2 (en) 2008-02-01 2013-11-19 Samsung Electronics Co., Ltd. Oxide semiconductor transistor and method of manufacturing the same
KR101496148B1 (ko) 2008-05-15 2015-02-27 삼성전자주식회사 반도체소자 및 그 제조방법
JP5480554B2 (ja) 2008-08-08 2014-04-23 株式会社半導体エネルギー研究所 半導体装置
KR20110056542A (ko) * 2008-09-12 2011-05-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치
US8247276B2 (en) * 2009-02-20 2012-08-21 Semiconductor Energy Laboratory Co., Ltd. Thin film transistor, method for manufacturing the same, and semiconductor device
US20100224878A1 (en) * 2009-03-05 2010-09-09 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR101476817B1 (ko) 2009-07-03 2014-12-26 가부시키가이샤 한도오따이 에네루기 켄큐쇼 트랜지스터를 갖는 표시 장치 및 그 제작 방법
JP5685805B2 (ja) * 2009-07-23 2015-03-18 セイコーエプソン株式会社 半導体装置、半導体装置の製造方法、および電子機器
KR101767037B1 (ko) * 2010-03-02 2017-08-10 가부시키가이샤 한도오따이 에네루기 켄큐쇼 승압 회로 및 승압 회로를 포함하는 rfid 태그
KR101596978B1 (ko) 2010-04-05 2016-02-23 가부시키가이샤 제이올레드 유기 el 표시 장치 및 그 제어 방법
KR101872927B1 (ko) 2010-05-21 2018-06-29 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
KR101758297B1 (ko) * 2010-06-04 2017-07-26 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치 및 전자 기기
TWI608486B (zh) * 2010-09-13 2017-12-11 半導體能源研究所股份有限公司 半導體裝置
KR101839533B1 (ko) 2010-12-28 2018-03-19 삼성디스플레이 주식회사 유기 발광 표시 장치, 이의 구동 방법 및 그 제조 방법
US8787083B2 (en) * 2011-02-10 2014-07-22 Semiconductor Energy Laboratory Co., Ltd. Memory circuit
KR101922445B1 (ko) 2011-02-17 2019-02-21 삼성디스플레이 주식회사 유기 전계 발광 표시 장치
US8922464B2 (en) 2011-05-11 2014-12-30 Semiconductor Energy Laboratory Co., Ltd. Active matrix display device and driving method thereof
JP6099336B2 (ja) 2011-09-14 2017-03-22 株式会社半導体エネルギー研究所 発光装置
JP5832399B2 (ja) 2011-09-16 2015-12-16 株式会社半導体エネルギー研究所 発光装置
US9142167B2 (en) 2011-12-29 2015-09-22 Intel Corporation Thin-film transitor backplane for displays
TWI742574B (zh) 2013-05-16 2021-10-11 日商半導體能源研究所股份有限公司 半導體裝置
JP2015195327A (ja) 2013-06-05 2015-11-05 株式会社半導体エネルギー研究所 半導体装置
TWI624936B (zh) * 2013-06-05 2018-05-21 半導體能源研究所股份有限公司 顯示裝置
KR20150011219A (ko) * 2013-07-22 2015-01-30 삼성디스플레이 주식회사 박막 트랜지스터 및 이를 포함하는 박막 트랜지스터 기판
US9564478B2 (en) 2013-08-26 2017-02-07 Apple Inc. Liquid crystal displays with oxide-based thin-film transistors
US9818765B2 (en) 2013-08-26 2017-11-14 Apple Inc. Displays with silicon and semiconducting oxide thin-film transistors
JP6570825B2 (ja) 2013-12-12 2019-09-04 株式会社半導体エネルギー研究所 電子機器
CN117690933A (zh) 2013-12-27 2024-03-12 株式会社半导体能源研究所 发光装置
KR102401432B1 (ko) 2014-02-24 2022-05-26 엘지디스플레이 주식회사 표시장치
KR102333604B1 (ko) 2014-05-15 2021-11-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치, 이 반도체 장치를 포함하는 표시 장치
CN104347643B (zh) 2014-09-04 2017-07-28 上海天马微电子有限公司 驱动电路及其形成方法、有机发光显示装置及其形成方法
US10083991B2 (en) * 2015-12-28 2018-09-25 Semiconductor Energy Laboratory Co., Ltd. Display device, display module, and electronic device

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002164354A (ja) 2000-09-14 2002-06-07 Semiconductor Energy Lab Co Ltd 半導体装置及びその作製方法
JP2011191434A (ja) 2010-03-12 2011-09-29 Casio Computer Co Ltd 発光装置及びその製造方法並びに電子機器
WO2013171938A1 (ja) 2012-05-16 2013-11-21 パナソニック株式会社 表示装置
JP2015109414A (ja) 2013-08-30 2015-06-11 株式会社半導体エネルギー研究所 表示装置
US20150187959A1 (en) 2013-12-26 2015-07-02 Lg Display Co., Ltd. Array substrate
WO2015114721A1 (ja) 2014-01-29 2015-08-06 株式会社Joled 画像表示装置
JP2015179259A (ja) 2014-02-27 2015-10-08 株式会社半導体エネルギー研究所 半導体装置、並びにそれを備えるモジュールおよび電子機器
JP2015215611A (ja) 2014-04-23 2015-12-03 株式会社半導体エネルギー研究所 入出力装置、入出力装置の駆動方法
US20170338252A1 (en) 2016-05-17 2017-11-23 Innolux Corporation Display device

Also Published As

Publication number Publication date
JP2021192432A (ja) 2021-12-16
JP7140937B1 (ja) 2022-09-21
TWI764845B (zh) 2022-05-11
JP2023017908A (ja) 2023-02-07
CN108475698A (zh) 2018-08-31
JP7228746B1 (ja) 2023-02-24
US11791344B2 (en) 2023-10-17
US20210343755A1 (en) 2021-11-04
CN115642160A (zh) 2023-01-24
TWI719094B (zh) 2021-02-21
KR20180099666A (ko) 2018-09-05
JP2023129407A (ja) 2023-09-14
JP2022113702A (ja) 2022-08-04
CN112635494B (zh) 2022-06-07
US10083991B2 (en) 2018-09-25
US10784285B2 (en) 2020-09-22
JP7082252B1 (ja) 2022-06-07
US20190027507A1 (en) 2019-01-24
TW202234134A (zh) 2022-09-01
JP2022095715A (ja) 2022-06-28
CN115497418A (zh) 2022-12-20
CN112635494A (zh) 2021-04-09
TWI776787B (zh) 2022-09-01
US20240105732A1 (en) 2024-03-28
JP7402373B2 (ja) 2023-12-20
JP2022093386A (ja) 2022-06-23
JP7200433B1 (ja) 2023-01-06
JP7079387B1 (ja) 2022-06-01
US20170186777A1 (en) 2017-06-29
JP7298040B2 (ja) 2023-06-26
TWI830340B (zh) 2024-01-21
JP7173717B1 (ja) 2022-11-16
WO2017115210A1 (en) 2017-07-06
JP2024036317A (ja) 2024-03-15
TW201728983A (zh) 2017-08-16
KR20240007713A (ko) 2024-01-16
JP2022136122A (ja) 2022-09-15
JP2023052000A (ja) 2023-04-11
CN115842026A (zh) 2023-03-24
TWI747677B (zh) 2021-11-21
JP7058791B2 (ja) 2022-04-22
JP6986837B2 (ja) 2021-12-22
JP2018081293A (ja) 2018-05-24
JP2022176211A (ja) 2022-11-25
US20210005637A1 (en) 2021-01-07
US11069718B2 (en) 2021-07-20
TW202318679A (zh) 2023-05-01
TW202122895A (zh) 2021-06-16
TW202206922A (zh) 2022-02-16
JP2021099494A (ja) 2021-07-01
JP2023057112A (ja) 2023-04-20

Similar Documents

Publication Publication Date Title
JP7200433B1 (ja) 半導体装置
JP7200418B2 (ja) 半導体装置
JP2017227746A (ja) 表示装置、表示モジュール、および電子機器

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20220520

A871 Explanation of circumstances concerning accelerated examination

Free format text: JAPANESE INTERMEDIATE CODE: A871

Effective date: 20220520

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20220614

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20220711

R150 Certificate of patent or registration of utility model

Ref document number: 7105394

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150