JP7063845B2 - チップ抵抗器 - Google Patents

チップ抵抗器 Download PDF

Info

Publication number
JP7063845B2
JP7063845B2 JP2019090979A JP2019090979A JP7063845B2 JP 7063845 B2 JP7063845 B2 JP 7063845B2 JP 2019090979 A JP2019090979 A JP 2019090979A JP 2019090979 A JP2019090979 A JP 2019090979A JP 7063845 B2 JP7063845 B2 JP 7063845B2
Authority
JP
Japan
Prior art keywords
film
resistance
resistor
fuse
chip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2019090979A
Other languages
English (en)
Other versions
JP2019149571A (ja
Inventor
博詞 玉川
浩貴 山本
靖浩 近藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Rohm Co Ltd
Original Assignee
Rohm Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rohm Co Ltd filed Critical Rohm Co Ltd
Publication of JP2019149571A publication Critical patent/JP2019149571A/ja
Application granted granted Critical
Publication of JP7063845B2 publication Critical patent/JP7063845B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Non-Adjustable Resistors (AREA)
  • Apparatuses And Processes For Manufacturing Resistors (AREA)

Description

この発明は、ディスクリート部品としてのチップ抵抗器に関する。
チップ部品の一例として、たとえばチップ抵抗器は、従来、セラミック等の絶縁基板と、その表面に材料ペーストをスクリーン印刷して形成された抵抗膜と、抵抗膜に接続された電極とを含む構成をしている。そして、チップ抵抗器の抵抗値を目標値に合わせるために、抵抗膜に対してレーザー光線を照射してトリミング溝を刻設するレーザートリミングが行われていた(特許文献1参照)。
また、チップ抵抗器の他の従来例が、特許文献2に開示されている。開示されたチップ抵抗器は、金属製のチップ状の抵抗体の下面に、一対の電極が空隙を介して離間して設けられた構成である。このチップ抵抗器では、抵抗値の合わせ込み等はできない。
特開2001-76912号公報 特開2004-186541号公報
この発明は、正確な抵抗値を有するチップ抵抗器を提供することを目的とする。
請求項1記載の発明は、基板と、前記基板上に形成された抵抗体膜、および前記抵抗体膜に接するように積層された配線膜をそれぞれ有する複数の抵抗体と、前記基板上に設けられた電極と、前記複数の抵抗体を前記電極にそれぞれ接続する切断可能な複数のヒューズとを含み、前記抵抗体膜が、NiCr、NiCrAl、NiCrSi、NiCrSiAl、TaN、TaSiO、TiN、TiNO、およびTiSiONからなる群から選択した1種以上を含む材料からなり、前記基板は、前記抵抗体、前記電極および前記ヒューズが設けられた表面と、前記基板の厚さ方向において前記表面とは反対側に位置し、前記表面に平行な裏面と、前記表面および前記裏面のそれぞれに交差して延びて前記表面と前記裏面との間を繋ぎ、前記表面と前記裏面との間の全域において直線状に形成された側面とを有し、前記複数のヒューズは、前記表面において前記電極に沿う直線状のみに配列されていて、一定距離の倍数の間隔をあけて並んでいて、前記抵抗体が、1μm~1.5μmの線幅を有する線状要素を含み、前記抵抗体は、抵抗体膜上に、前記線状方向に一定間隔を開けて積層された導体膜を備え、前記導体膜が積層されていない前記一定間隔部分の抵抗体膜が1個の単位抵抗体を構成していることを特徴とする、チップ抵抗器である。前記側面は、前記表面および前記裏面のそれぞれに対して傾斜している(請求項10)請求項1の構成によれば、抵抗体膜を、NiCr、NiCrAl、NiCrSi、NiCrSiAl、TaN、TaSiO、TiN、TiNO、およびTiSiONからなる群から選択した1種以上を含む材料で形成することにより、微細加工に適し、かつ、温度特性の影響を受けにくく、正確な抵抗値のチップ抵抗器とすることができる。また、微細加工されたチップ抵抗器とすることができる。また、単位抵抗体の直列接続により抵抗値を正確に設定できるチップ抵抗器とすることができる。
請求項2記載の発明は、前記抵抗体膜の温度係数が、1000ppm/℃未満であることを特徴とする、請求項1に記載のチップ抵抗器である。この構成によれば、抵抗体膜の温度係数が1000ppm/℃未満であるから、温度特性は抵抗値に実質的に影響を与えない。
請求項3記載の発明は、前記抵抗体膜の温度係数が、50ppm/℃~200ppm/℃であることを特徴とする、請求項2に記載のチップ抵抗器である。この構成によれば、温度特性の影響を受けにくく、より正確な抵抗値のチップ抵抗器とすることができる。
請求項4記載の発明は、前記抵抗体膜の膜厚が、300Å~1μmであることを特徴とする、請求項1~3のいずれか一項に記載のチップ抵抗器である。この膜厚範囲で、50ppm/℃~200ppm/℃を実現することができる
請求項記載の発明は、前記抵抗体膜上に積層された前記導体膜と、前記ヒューズとは同一レイヤーに形成された同一材料の金属膜を含むことを特徴とする、請求項1~4のいずれか一項に記載のチップ抵抗器である。この構成によれば、製造が容易で、比較的少ないプロセスにより簡単に複数の用途の金属膜(導体膜)を一度に形成することができる。
請求項記載の発明は、前記単位抵抗体が複数個直列に接続され、抵抗回路が形成されていることを特徴とする、請求項1~5のいずれか一項に記載のチップ抵抗器である。この構成によれば、抵抗値の調整がしやすい高抵抗化されたチップ抵抗器とすることができる。
請求項記載の発明は、前記抵抗回路は、複数種類形成されており、複数種類の抵抗回路は、等しい抵抗値を有する単位抵抗体が直列に等比数列的に増加されて接続された複数種類の直列抵抗回路を含むことを特徴とする、請求項に記載のチップ抵抗器である。この構成によれば、高抵抗で、抵抗値の調整がしやすいチップ抵抗器とすることができる。
請求項記載の発明は、前記抵抗回路は、複数種類形成されており、複数種類の抵抗回路は、等しい抵抗値を有する単位抵抗体が並列に等比数列的に増加されて接続された複数種類の並列抵抗回路を含むことを特徴とする、請求項に記載のチップ抵抗器である。この構成によれば、低抵抗で、抵抗値の調整がしやすいチップ抵抗器とすることができる。
請求項記載の発明は、前記抵抗回路は、複数種類形成されており、複数種類の抵抗回路は、等しい抵抗値を有する単位抵抗体が直列に等比数列的に増加されて接続された複数種類の直列抵抗回路、および、等しい抵抗値を有する単位抵抗体が並列に等比数列的に増加されて接続された複数種類の並列抵抗回路を含むことを特徴とする、請求項に記載のチップ抵抗器である。この構成によれば、抵抗値が調整しやすく、種々の抵抗値に合わせ込めるチップ抵抗器とすることができる。
図1(A)は、この発明の一実施形態に係るチップ抵抗器10の外観構成を示す図解的な斜視図であり、図1(B)は、チップ抵抗器10が基板上に実装された状態を示す側面図である。 図2は、チップ抵抗器10の平面図であり、第1接続電極12、第2接続電極13および抵抗回路網14の配置関係ならびに抵抗回路網14の平面視の構成を示す図である。 図3Aは、図2に示す抵抗回路網14の一部分を拡大して描いた平面図である。 図3Bは、抵抗回路網14における抵抗体Rの構成を説明するために描いた長さ方向の縦断面図である。 図3Cは、抵抗回路網14における抵抗体Rの構成を説明するために描いた幅方向の縦断面図である。 図4は、抵抗膜ライン20および導体膜21の電気的特徴を回路記号および電気回路図で示した図である。 図5(A)は、図2に示すチップ抵抗器の平面図の一部分を拡大して描いたヒューズ膜Fを含む領域の部分拡大平面図であり、図5(B)は、図5(A)のB-Bに沿う断面構造を示す図である。 図6は、図2に示す抵抗回路網14における複数種類の抵抗単位体を接続する接続用導体膜Cおよびヒューズ膜Fの配列関係と、その接続用導体膜Cおよびヒューズ膜Fに接続された複数種類の抵抗単位体との接続関係を図解的に示す図である。 図7は、抵抗回路網14の電気回路図である。 図8は、チップ抵抗器30の平面図であり、第1接続電極12、第2接続電極13および抵抗回路網14の配置関係ならびに抵抗回路網14の平面視の構成を示す図である。 図9は、図8に示す抵抗回路網14における複数種類の抵抗単位体を接続する接続用導体膜Cおよびヒューズ膜Fの配置関係と、その接続用導体膜Cおよびヒューズ膜Fに接続された複数種類の抵抗単位体との接続関係を図解的に示す図である。 図10は、抵抗回路網14の電気回路図である。 図11(A)(B)は、図10に示す電気回路の変形例を示す電気回路図である。 図12は、この発明のさらに他の実施形態に係る抵抗回路網14の電気回路図である。 図13は、具体的な抵抗値を表示したチップ抵抗器における抵抗回路網の構成例を示す電気回路図である。 図14は、この発明のさらに他の実施形態に係るチップ抵抗器90の要部構造を説明するための図解的な平面図である。 図15は、チップ抵抗器10の製造工程の一例を示すフロー図である。 図16は、ヒューズ膜Fの溶断工程とその後に形成するパッシベーション膜22および樹脂膜23を示す図解的な断面図である。 図17は、半導体ウエハから個々のチップ抵抗器に分離する処理工程を示す図解図である。 図18は、半導体ウエハ(シリコンウエハ)からチップ抵抗器が切り出されることを説明する図解図である。 図19(A)は、第1参考例の一実施形態に係るチップ抵抗器a10の外観構成を示す図解的な斜視図であり、図19(B)は、チップ抵抗器a10が基板上に実装された状態を示す側面図である。 図20は、チップ抵抗器a10の平面図であり、第1接続電極a12、第2接続電極a13および抵抗回路網a14の配置関係ならびに抵抗回路網a14の平面視の構成を示す図である。 図21Aは、図20に示す抵抗回路網a14の一部分を拡大して描いた平面図である。 図21Bは、抵抗回路網a14における抵抗体Rの構成を説明するために描いた長さ方向の縦断面図である。 図21Cは、抵抗回路網a14における抵抗体Rの構成を説明するために描いた幅方向の縦断面図である。 図22は、抵抗膜ラインa20および導体膜a21の電気的特徴を回路記号および電気回路図で示した図である。 図23(A)は、図20に示すチップ抵抗器の平面図の一部分を拡大して描いたヒューズ膜Fを含む領域の部分拡大平面図であり、図23(B)は、図23(A)のB-Bに沿う断面構造を示す図である。 図24は、図20に示す抵抗回路網a14における複数種類の抵抗単位体を接続する接続用導体膜Cおよびヒューズ膜Fの配列関係と、その接続用導体膜Cおよびヒューズ膜Fに接続された複数種類の抵抗単位体との接続関係を図解的に示す図である。 図25は、抵抗回路網a14の電気回路図である。 図26は、チップ抵抗器a30の平面図であり、第1接続電極a12、第2接続電極a13および抵抗回路網a14の配置関係ならびに抵抗回路網a14の平面視の構成を示す図である。 図27は、図26に示す抵抗回路網a14における複数種類の抵抗単位体を接続する接続用導体膜Cおよびヒューズ膜Fの配置関係と、その接続用導体膜Cおよびヒューズ膜Fに接続された複数種類の抵抗単位体との接続関係を図解的に示す図である。 図28は、抵抗回路網a14の電気回路図である。 図29(A)(B)は、図28に示す電気回路の変形例を示す電気回路図である。 図30は、第1参考例のさらに他の実施形態に係る抵抗回路網a14の電気回路図である。 図31は、具体的な抵抗値を表示したチップ抵抗器における抵抗回路網の構成例を示す電気回路図である。 図32は、第1参考例のさらに他の実施形態に係るチップ抵抗器a90の要部構造を説明するための図解的な平面図である。 図33は、チップ抵抗器a10の製造工程の一例を示すフロー図である。 図34は、ヒューズ膜Fの溶断工程とその後に形成するパッシベーション膜a22および樹脂膜a23を示す図解的な断面図である。 図35は、基板から個々のチップ抵抗器に分離する処理工程を示す図解図である。 図36は、基板からチップ抵抗器が切り出されることを説明する図解図である。 図37は、第1参考例のチップ抵抗器が用いられる電子機器の一例であるスマートフォンの外観を示す斜視図である。 図38は、筐体a202の内部に収容された電子回路アセンブリa210の構成を示す図解的な平面図である。 図39(a)は、第2参考例の一実施形態に係るチップ抵抗器の構成を説明するための模式的な斜視図であり、図39(b)は、チップ抵抗器が実装基板に実装された状態の回路アセンブリをチップ抵抗器の長手方向に沿って切断したときの模式的な断面図である。 図40は、チップ抵抗器の平面図であり、第1電極、第2電極、第3電極および素子の配置関係ならびに素子の平面視の構成を示す図である。 図41Aは、図40に示す素子の一部分を拡大して描いた平面図である。 図41Bは、素子における抵抗体の構成を説明するために描いた図41AのB-Bに沿う長さ方向の縦断面図である。 図41Cは、素子における抵抗体の構成を説明するために描いた図41AのC-Cに沿う幅方向の縦断面図である。 図42は、抵抗体膜ラインおよび配線膜の電気的特徴を回路記号および電気回路図で示した図である。 図43(a)は、図40に示すチップ抵抗器の平面図の一部分を拡大して描いたヒューズを含む領域の部分拡大平面図であり、図43(b)は、図43(a)のB-Bに沿う断面構造を示す図である。 図44は、第2参考例の実施形態に係る素子の電気回路図である。 図45は、第2参考例の他の実施形態に係る素子の電気回路図である。 図46は、第2参考例のさらに他の実施形態に係る素子の電気回路図である。 図47は、チップ抵抗器の模式的な断面図である。 図48Aは、図47に示すチップ抵抗器の製造方法を示す図解的な断面図である。 図48Bは、図48Aの次の工程を示す図解的な断面図である。 図48Cは、図48Bの次の工程を示す図解的な断面図である。 図48Dは、図48Cの次の工程を示す図解的な断面図である。 図48Eは、図48Dの次の工程を示す図解的な断面図である。 図48Fは、図48Eの次の工程を示す図解的な断面図である。 図48Gは、図48Fの次の工程を示す図解的な断面図である。 図48Hは、図48Gの次の工程を示す図解的な断面図である。 図48Iは、図48Hの次の工程を示す図解的な断面図である。 図48Jは、図48Iの次の工程を示す図解的な断面図である。 図48Kは、図48Jの次の工程を示す図解的な断面図である。 図48Lは、図48Kの次の工程を示す図解的な断面図である。 図48Mは、図48Lの次の工程を示す図解的な断面図である。 図49は、図48Hの工程において溝を形成するために用いられるレジストパターンの一部の模式的な平面図である。 図50は、トリミング前の素子の電気回路図である。 図51は、トリミング後の素子の電気回路図である。 図52は、第1電極および第2電極の製造工程を説明するための図である。 図53は、第2参考例のチップ抵抗器が用いられる電子機器の一例であるスマートフォンの外観を示す斜視図である。 図54は、スマートフォンの筐体の内部に収容された回路アセンブリの構成を示す図解的な平面図である。 図55(a)は、第3参考例の一実施形態に係るチップ抵抗器の構成を説明するための模式的な斜視図であり、図55(b)は、チップ抵抗器が実装基板に実装された状態の回路アセンブリをチップ抵抗器の長手方向に沿って切断したときの模式的な断面図である。 図56は、チップ抵抗器の平面図であり、第1接続電極、第2接続電極および素子の配置関係ならびに素子の平面視の構成を示す図である。 図57Aは、図56に示す素子の一部分を拡大して描いた平面図である。 図57Bは、素子における抵抗体の構成を説明するために描いた図57AのB-Bに沿う長さ方向の縦断面図である。 図57Cは、素子における抵抗体の構成を説明するために描いた図57AのC-Cに沿う幅方向の縦断面図である。 図58は、抵抗体膜ラインおよび配線膜の電気的特徴を回路記号および電気回路図で示した図である。 図59(a)は、図56に示すチップ抵抗器の平面図の一部分を拡大して描いたヒューズを含む領域の部分拡大平面図であり、図59(b)は、図59(a)のB-Bに沿う断面構造を示す図である。 図60は、第3参考例の実施形態に係る素子の電気回路図である。 図61は、第3参考例の他の実施形態に係る素子の電気回路図である。 図62は、第3参考例のさらに他の実施形態に係る素子の電気回路図である。 図63は、チップ抵抗器の模式的な断面図である。 図64Aは、図63に示すチップ抵抗器の製造方法を示す図解的な断面図である。 図64Bは、図64Aの次の工程を示す図解的な断面図である。 図64Cは、図64Bの次の工程を示す図解的な断面図である。 図64Dは、図64Cの次の工程を示す図解的な断面図である。 図64Eは、図64Dの次の工程を示す図解的な断面図である。 図64Fは、図64Eの次の工程を示す図解的な断面図である。 図64Gは、図64Fの次の工程を示す図解的な断面図である。 図65は、素子の製造工程を説明するための図である。 図66は、素子の製造工程におけるスパッタリングでの酸素流量と完成した抵抗体膜の抵抗温度係数との関係を示すグラフである。 図67は、図64Bの工程において溝を形成するために用いられるレジストパターンの一部の模式的な平面図である。 図68は、第1接続電極および第2接続電極の製造工程を説明するための図である。 図69は、第3参考例のチップ抵抗器が用いられる電子機器の一例であるスマートフォンの外観を示す斜視図である。 図70は、スマートフォンの筐体の内部に収容された回路アセンブリの構成を示す図解的な平面図である。
以下には、この発明の実施の形態を、添付図面を参照して詳細に説明する。以下の実施形態では、チップ部品の一例としてのチップ抵抗器を用いて具体的に説明する。
図1(A)は、この発明の一実施形態に係るチップ抵抗器10の外観構成を示す図解的な斜視図であり、図1(B)は、チップ抵抗器10が基板上に実装された状態を示す側面図である。
図1(A)を参照して、この発明の一実施形態に係るチップ抵抗器10は、基板11上に形成された第1接続電極12と、第2接続電極13と、抵抗回路網14とを備えている。基板11は、平面視略長方形状の直方体形状で、一例として、長辺方向の長さL=0.3mm、短辺方向の幅W=0.15mm、厚みT=0.1mm程度の大きさの微少なチップである。基板11は、平面視で角が面取りされた角ラウンド形状であってもよい。基板は、たとえばシリコン、ガラス、セラミック等で形成することができる。以下の実施形態では、基板11がシリコン基板の場合を例にとって説明する。
チップ抵抗器10は、図18に示すように、半導体ウエハ(シリコンウエハ)上に格子状に多数個のチップ抵抗器10が形成され、半導体ウエハ(シリコンウエハ)が切断されて個々のチップ抵抗器10に分離されることにより得られる。
シリコン基板11上において、第1接続電極12はシリコン基板11の一方短辺111に沿って設けられた短辺111方向に長手の矩形電極である。第2接続電極13は、シリコン基板11上の他方短辺112に沿って設けられた短辺112方向に長手の矩形電極である。抵抗回路網14は、シリコン基板11上の第1接続電極12と第2接続電極13とで挟まれた中央領域(回路形成面または素子形成面)に設けられている。そして、抵抗回路網14の一端側は第1接続電極12に電気的に接続されており、抵抗回路網14の他端側は第2接続電極13に電気的に接続されている。これら第1接続電極12、第2接続電極13および抵抗回路網14は、たとえば一例として、シリコン基板11上に半導体製造プロセスを用いて設けることができる。換言すれば、半導体装置を製造するための装置、設備を使用してディスクリートなチップ抵抗器10を製造することができる。特に、後述するフォトリソグラフィプロセスを用いることにより、微細で正確なレイアウトパターンの抵抗回路網14を形成することができる。
第1接続電極12および第2接続電極13は、それぞれ、外部接続電極として機能する。チップ抵抗器10が回路基板15に実装された状態においては、図1(B)に示すように、第1接続電極12および第2接続電極13が、それぞれ、回路基板15の回路(図示せず)と半田により電気的かつ機械的に接続される。なお、外部接続電極として機能する第1接続電極12および第2接続電極13は、半田濡れ性の向上および信頼性の向上のために、金(Au)で形成するか、または表面に金メッキを施すことが望ましい。
図2は、チップ抵抗器10の平面図であり、第1接続電極12、第2接続電極13および抵抗回路網14の配置関係ならびに抵抗回路網14の平面視の構成(レイアウトパターン)が示されている。
図2を参照して、チップ抵抗器10は、シリコン基板上面の一方短辺111に長辺が沿うように配置された平面視略矩形をした第1接続電極12と、シリコン基板上面の他方短辺112に長辺が沿うように配置された平面視略矩形をした第2接続電極13と、第1接続電極12および第2接続電極13間の平面視矩形の領域に設けられた抵抗回路網14とを含んでいる。
抵抗回路網14には、シリコン基板11上にマトリックス状に配列された等しい抵抗値を有する多数個の単位抵抗体R(図2の例では、行方向(シリコン基板の長手方向)に沿って8個の単位抵抗体Rが配列され、列方向(シリコン基板の幅方向)に沿って44個の単位抵抗体Rが配列され、合計352個の単位抵抗体Rを含む構成)を有している。そして、これら多数個の単位抵抗体Rの1~64個の所定の個数が(Al、AlSi、AlSiCu、またはAlCuなどのアルミニウム系金属で形成された配線膜で)電気的に接続されて、接続された単位抵抗体Rの数に応じた複数種類の抵抗回路が形成されている。形成された複数種類の抵抗回路は導体膜C(Al、AlSi、AlSiCu、またはAlCuなどのアルミニウム系金属膜で形成された配線膜)で所定の態様に接続されている。
さらに、抵抗回路を抵抗回路網14に電気的に組み込んだり、または、抵抗回路網14から電気的に分離するために溶断可能な複数のヒューズ膜F(Al、AlSi、AlSiCu、またはAlCuなどのアルミニウム系金属膜で形成された配線膜であり、以下、「ヒューズ」ともいう)が設けられている。複数のヒューズ膜Fは、第2接続電極13の内側辺沿いに、配置領域が直線状になるように配列されている。より具体的には、複数のヒューズ膜Fおよび接続用導体膜Cが隣接するように配列され、その配列方向が直線状になるように配置されている。
図3Aは、図2に示す抵抗回路網14の一部分を拡大して描いた平面図であり、図3Bおよび図3Cは、それぞれ、抵抗回路網14における単位抵抗体Rの構造を説明するために描いた長さ方向の縦断面図および幅方向の縦断面図である。
図3A、図3Bおよび図3Cを参照して、単位抵抗体Rの構成について説明をする。 基板としてのシリコン基板11の上面には絶縁層(SiO)19が形成され、絶縁層19上に抵抗体膜20が配置されている。抵抗体膜20は、TiN、TiONまたはTiSiONにより形成される。この抵抗体膜20は、第1接続電極12と第2接続電極13との間を平行に直線状に延びる複数本の抵抗体膜(以下「抵抗体膜ライン」という)とされており、抵抗体膜ライン20は、ライン方向に所定の位置で切断されている場合がある。抵抗体膜ライン20上には、導体膜片21としてのたとえばアルミニウム膜が積層されている。各導体膜片21は、抵抗体膜ライン20上に、ライン方向に一定間隔Rを開けて積層されている。
この構成の抵抗体膜ライン20および導体膜片21の電気的特徴を回路記号で示すと、図4の通りである。すなわち、図4(A)に示すように、所定間隔Rの領域の抵抗体膜ライン20部分が、それぞれ、一定の抵抗値rの単位抵抗体Rを形成している。導体膜片21が積層された領域は、当該導体膜片21で抵抗体膜ライン20が短絡されている。よって、図4(B)に示す抵抗rの単位抵抗体Rの直列接続からなる抵抗回路が形成されている。
また、隣接する抵抗体膜ライン20同士は抵抗体膜ライン20および導体膜片21で接続されているから、図3Aに示す抵抗回路網は、図4(C)に示す抵抗回路を構成している。
図3Bおよび図3Cに示す図解的な断面図において、参照番号11はシリコン基板、19は絶縁層としての二酸化シリコンSiO層、20は絶縁層19上に形成されたTiN、TiONまたはTiSiONの抵抗体膜、21はアルミニウム(Al)の配線膜、22は保護膜としてのSiN膜、23は保護層としてのポリイミド層を示している。配線膜21は、Alに換え、AlSi、AlSiCu、またはAlCuなどのアルミニウム系金属膜で形成されてもよい。配線膜21(ヒューズ膜Fを含む)をこのようにアルミニウム系金属膜で形成することにより、プロセス加工精度の向上を図れる。
なお、かかる構成の抵抗回路網14の製造プロセスについては、後に詳述する。
この実施形態では、シリコン基板上11に形成された抵抗回路網14に含まれる単位抵抗体Rは、抵抗体膜ライン20と、抵抗体膜ライン20上に、ライン方向に一定間隔をあけて積層された複数の導体膜片21とを含み、導体膜片21が積層されていない一定間隔R部分の抵抗体膜ライン20が、1個の単位抵抗体Rを構成している。単位抵抗体Rを構成している抵抗体膜ライン20は、その形状および大きさが全て等しい。よって、基板上に作り込んだ同形同大の抵抗体膜は、ほぼ同値になるという特性に基づき、シリコン基板11上にマトリックス状に配列された多数個の単位抵抗体Rは、等しい抵抗値を有している。
抵抗体膜ライン20上に積層された導体膜片21は、単位抵抗体Rを形成するとともに、複数個の単位抵抗体Rを接続して抵抗回路を構成するための接続用配線膜の役目も果たしている。
図5(A)は、図2に示すチップ抵抗器10の平面図の一部分を拡大して描いたヒューズ膜Fを含む領域の部分拡大平面図であり、図5(B)は、図5(A)のB-Bに沿う断面構造を示す図である。
図5(A)(B)に示すように、ヒューズ膜Fも、抵抗体膜20上に積層された配線膜21により形成されている。すなわち、単位抵抗体Rを形成する抵抗体膜ライン20上に積層された導体膜片21と同じレイヤーに、導体膜片21と同じ金属材料であるアルミニウム(Al)により形成されている。なお、導体膜片21は、前述したように、抵抗回路を形成するために、複数個の単位抵抗体Rを電気的に接続する接続用導体膜Cとしても用いられている。
つまり、抵抗体膜20上に積層された同一レイヤーにおいて、単位抵抗体R形成用の配線膜、抵抗回路を形成するための接続用配線膜、抵抗回路網14を構成するための接続用配線膜、ヒューズ膜、ならびに抵抗回路網14を第1接続電極12および第2接続電極13に接続するための配線膜が、同一のアルミニウム系金属材料(たとえばアルミニウム)を用いて、同じ製造プロセス(たとえばスパッタリングおよびフォトリソグラフィプロセス)によって形成されている。これにより、このチップ抵抗器10の製造プロセスが簡略化され、また、各種配線膜を共通のマスクを利用して同時に形成できる。さらに、抵抗体膜20とのアライメント性も向上する。
図6は、図2に示す抵抗回路網14における複数種類の抵抗回路を接続する接続用導体膜Cおよびヒューズ膜Fの配列関係と、その接続用導体膜Cおよびヒューズ膜Fに接続された複数種類の抵抗回路との接続関係を図解的に示す図である。
図6を参照して、第1接続電極12には、抵抗回路網14に含まれる基準抵抗回路R8の一端が接続されている。基準抵抗回路R8は、8個の単位抵抗体Rの直列接続からなり、その他端はヒューズ膜F1に接続されている。
ヒューズ膜F1と接続用導体膜C2とには、64個の単位抵抗体Rの直列接続からなる抵抗回路R64の一端および他端が接続されている。
接続用導体膜C2とヒューズ膜F4とには、32個の単位抵抗体Rの直列接続からなる抵抗回路R32の一端および他端が接続されている。
ヒューズ膜F4と接続用導体膜C5とには、32個の単位抵抗体Rの直列接続からなる抵抗回路体R32の一端および他端が接続されている。
接続用導体膜C5とヒューズ膜F6とには、16個の単位抵抗体Rの直列接続からなる抵抗回路R16の一端および他端が接続されている。
ヒューズ膜F7および接続用導体膜C9には、8個の単位抵抗体Rの直列接続からなる抵抗回路R8の一端および他端が接続されている。
接続用導体膜C9およびヒューズ膜F10には、4個の単位抵抗体Rの直列接続からなる抵抗回路R4の一端および他端が接続されている。
ヒューズ膜F11および接続用導体膜C12には、2個の単位抵抗体Rの直列接続からなる抵抗回路R2の一端および他端が接続されている。
接続用導体膜C12およびヒューズ膜F13には、1個の単位抵抗体Rからなる抵抗回路体R1の一端および他端が接続されている。
ヒューズ膜F13および接続用導体膜C15には、2個の単位抵抗体Rの並列接続からなる抵抗回路R/2の一端および他端が接続されている。
接続用導体膜C15およびヒューズ膜F16には、4個の単位抵抗体Rの並列接続からなる抵抗回路R/4の一端および他端が接続されている。
ヒューズ膜F16および接続用導体膜C18には、8個の単位抵抗体Rの並列接続からなる抵抗回路R/8の一端および他端が接続されている。
接続用導体膜C18およびヒューズ膜F19には、16個の単位抵抗体Rの並列接続からなる抵抗回路R/16の一端および他端が接続されている。
ヒューズ膜F19および接続用導体膜C22には、32個の単位抵抗体Rの並列接続からなる抵抗回路R/32が接続されている。
複数のヒューズ膜Fおよび接続用導体膜Cは、それぞれ、ヒューズ膜F1、接続用導体膜C2、ヒューズ膜F3、ヒューズ膜F4、接続用導体膜C5、ヒューズ膜F6、ヒューズ膜F7、接続用導体膜C8、接続用導体膜C9、ヒューズ膜F10、ヒューズ膜F11、接続用導体膜C12、ヒューズ膜F13、ヒューズ膜F14、接続用導体膜C15、ヒューズ膜F16、ヒューズ膜F17、接続用導体膜C18、ヒューズ膜F19、ヒューズ膜F20、接続用導体膜C21、接続用導体膜C22が、直線状に配置されて直列に接続されている。各ヒューズ膜Fが溶断されると、ヒューズ膜Fに隣接接続された接続用導体膜Cとの間の電気的接続が遮断される構成である。
この構成を、電気回路図で示すと図7の通りである。すなわち、全てのヒューズ膜Fが溶断されていない状態では、抵抗回路網14は、第1接続電極12および第2接続電極13間に設けられた8個の単位抵抗体Rの直列接続からなる基準抵抗回路R8(抵抗値8r)の抵抗回路を構成している。たとえば、1個の単位抵抗体Rの抵抗値rをr=80Ωとすれば、8r=640Ωの抵抗回路により、第1接続電極12および第2接続電極13が接続されたチップ抵抗器10が構成されている。
そして、基準抵抗回路R8以外の複数種類の抵抗回路には、それぞれ、ヒューズ膜Fが並列的に接続され、各ヒューズ膜Fによりこれら複数種類の抵抗回路は短絡された状態となっている。つまり、基準抵抗回路R8には、12種類13個の抵抗回路R64~R/32が直列に接続されているが、各抵抗回路は、それぞれ並列に接続されたヒューズ膜Fにより短絡されているので、電気的にみると、各抵抗回路は抵抗回路網14に組み込まれてはいない。
この実施形態に係るチップ抵抗器10は、要求される抵抗値に応じて、ヒューズ膜Fを選択的に、たとえばレーザー光で溶断する。それにより、並列的に接続されたヒューズ膜Fが溶断された抵抗回路は、抵抗回路網14に組み込まれることになる。よって、抵抗回路網14の全体の抵抗値を、溶断されたヒューズ膜Fに対応する抵抗回路が直列に接続されて組み込まれた抵抗値を有する抵抗回路網とすることができる。
換言すれば、この実施形態に係るチップ抵抗器10は、複数種類の抵抗回路に対応して設けられたヒューズ膜を選択的に溶断することにより、複数種類の抵抗回路(たとえば、F1、F4、F13が溶断されると、抵抗回路R64、R32、R1の直列接続)を抵抗回路網に組み込むことができる。そして、複数種類の抵抗回路は、それぞれ、その抵抗値が決まっているので、いわばデジタル的に抵抗回路網14の抵抗値を調整して、要求される抵抗値を有するチップ抵抗器10とすることができる。
また、複数種類の抵抗回路は、等しい抵抗値を有する単位抵抗体Rが、直列に1個、2個、4個、8個、16個、32個、および64個と、等比数列的に単位抵抗体Rの個数が増加されて接続された複数種類の直列抵抗回路ならびに等しい抵抗値の単位抵抗体Rが並列に2個、4個、8個、16個、および32個と、等比数列的に単位抵抗体Rの個数が増加されて接続された複数種類の並列抵抗回路を備えている。そして、これらがヒューズ膜Fで短絡された状態で直列に接続されている。よって、ヒューズ膜Fを選択的に溶断することにより、抵抗回路網14全体の抵抗値を、小さな抵抗値から大きな抵抗値まで、広範囲の間で、任意の抵抗値に設定することができる。
図8は、この発明の他の実施形態に係るチップ抵抗器30の平面図であり、第1接続電極12、第2接続電極13および抵抗回路網4の配置関係ならびに抵抗回路網14の平面視の構成が示されている。
チップ抵抗器30が、前述したチップ抵抗器10と異なるところは、抵抗回路網14における単位抵抗体Rの接続態様である。
すなわち、チップ抵抗器30の抵抗回路網14には、シリコン基板上にマトリックス状に配列された等しい抵抗値を有する多数個の単位抵抗体R(図8の構成では、行方向(シリコン基板の長手方向)に沿って8個の単位抵抗体Rが配列され、列方向(シリコン基板の幅方向)に沿って44個の単位抵抗体Rが配列され、合計352個の単位抵抗体Rを含む構成)を有している。そして、これら多数個の単位抵抗体Rの1~128個の所定個数が電気的に接続されて、複数種類の抵抗回路が形成されている。形成された複数種類の抵抗回路は、回路網接続手段としての導体膜およびヒューズ膜Fにより並列態様で接続されている。複数のヒューズ膜Fは、第2接続電極13の内側辺沿いに、配置領域が直線状になるように配列されており、ヒューズ膜Fが溶断されると、ヒューズ膜に接続された抵抗回路が抵抗回路網14から電気的に分離される構成である。
なお、抵抗回路網14を構成する多数個の単位抵抗体Rの構造や、接続用導体膜、ヒューズ膜Fの構造は、先に説明したチップ抵抗器10における対応する部位の構造と同様であるから、ここでの説明については省略する。
図9は、図8に示す抵抗回路網における複数種類の抵抗回路の接続態様と、それらを接続するヒューズ膜Fの配列関係ならびにヒューズ膜Fに接続された複数種類の抵抗回路の接続関係を図解的に示す図である。
図9を参照して、第1接続電極12には、抵抗回路網14に含まれる基準抵抗回路R/16の一端が接続されている。基準抵抗回路R/16は、16個の単位抵抗体Rの並列接続からなり、その他端は残りの抵抗回路が接続される接続用導体膜Cに接続されている。 ヒューズ膜F1と接続用導体膜Cとには、128個の単位抵抗体Rの直列接続からなる抵抗回路R128の一端および他端が接続されている。
ヒューズ膜F5と接続用導体膜Cとには、64個の単位抵抗体Rの直列接続からなる抵抗回路R64の一端および他端が接続されている。
抵抗膜F6と接続用導体膜Cとには、32個の単位抵抗体Rの直列接続からなる抵抗回路R32の一端および他端が接続されている。
ヒューズ膜F7と接続用導体膜Cとには、16個の単位抵抗体Rの直列接続からなる抵抗回路R16の一端および他端が接続されている。
ヒューズ膜F8と接続用導体膜Cとには、8個の単位抵抗体Rの直列接続からなる抵抗回路R8の一端および他端が接続されている。
ヒューズ膜F9と接続用導体膜Cとには、4個の単位抵抗体Rの直列接続からなる抵抗回路R4の一端および他端が接続されている。
ヒューズ膜F10と接続用導体膜Cとには、2個の単位抵抗体Rの直列接続からなる抵抗回路R2の一端および他端が接続されている。
ヒューズ膜F11と接続用導体膜Cとには、1個の単位抵抗体Rの直列接続からなる抵抗回路R1の一端および他端が接続されている。
ヒューズ膜F12と接続用導体膜Cとには、2個の単位抵抗体Rの並列接続からなる抵抗回路R/2の一端および他端が接続されている。
ヒューズ膜F13と接続用導体膜Cとには、4個の単位抵抗体Rの並列接続からなる抵抗回路R/4の一端および他端が接続されている。
ヒューズ膜F14、F15、F16は電気的に接続されており、これらヒューズ膜F14、F15、F16と接続用導体Cとには、8個の単位抵抗体Rの並列接続からなる抵抗回路R/8の一端および他端が接続されている。
ヒューズ膜F17、F18、F19、F20、F21は電気的に接続されており、これらヒューズ膜F17~F21と接続用導体膜Cとには、16個の単位抵抗体Rの並列接続からなる抵抗回路R/16の一端および他端が接続されている。
ヒューズ膜Fは、ヒューズ膜F1~F21の21個備えられていて、これらは全て第2接続電極13に接続されている。
かかる構成であるから、抵抗回路の一端が接続されたいずれかのヒューズ膜Fが溶断されると、そのヒューズ膜Fに一端が接続された抵抗回路は、抵抗回路網14から電気的に切り離される。
図9の構成、すなわちチップ抵抗器30に備えられた抵抗回路網14の構成を、電気回路図で示すと図10の通りである。全てのヒューズ膜Fが溶断されていない状態では、抵抗回路網14は、第1接続電極14および第2接続電極13間に、基準抵抗回路R/16と、12種類の抵抗回路R/16、R/8、R/4、R/2、R1、R2、R4、R8、R16、R32、R64、R128の並列接続回路との直列接続回路を構成している。
そして、基準抵抗回路R/16以外の12種類の抵抗回路には、それぞれ、ヒューズ膜Fが直列に接続されている。よって、この抵抗回路網14を有するチップ抵抗器30では、要求される抵抗値に応じて、ヒューズ膜Fを選択的に、たとえばレーザー光で溶断すれば、溶断されたヒューズ膜Fに対応する抵抗回路(ヒューズ膜Fが直列に接続された抵抗回路)は、抵抗回路網14から電気的に分離され、チップ抵抗器10の抵抗値を調整することができる。
換言すれば、この実施形態に係るチップ抵抗器30も、複数種類の抵抗回路に対応して設けられたヒューズ膜を選択的に溶断することにより、複数種類の抵抗回路を抵抗回路網から電気的に分離することができる。そして、複数種類の抵抗回路は、それぞれ、その抵抗値が決まっているので、いわばデジタル的に抵抗回路網14の抵抗値を調整して、要求される抵抗値を有するチップ抵抗器30とすることができる。
また、複数種類の抵抗回路は、等しい抵抗値を有する単位抵抗体Rが、直列に1個、2個、4個、8個、16個、32個、64個および128個と、等比数列的に単位抵抗体Rの個数が増加されて接続された複数種類の直列抵抗回路ならびに等しい抵抗値の単位抵抗体Rが並列に2個、4個、8個、16個と、等比数列的に単位抵抗体Rの個数が増加されて接続された複数種類の並列抵抗回路を備えている。よって、ヒューズ膜Fを選択的に溶断することにより、抵抗回路網14全体の抵抗値を、細かく、かつデジタル的に、任意の抵抗値に設定することができる。
なお、図10に示す電気回路においては、基準抵抗回路R/16および、並列接続された抵抗回路のうち、抵抗値の小さな抵抗回路には、過電流が流れる傾向があり、抵抗設定時に、抵抗に流せる定格電流を大きく設計しなければならない。
そこで、電流を分散させるために、図10に示す電気回路を、図11(A)に示す電気回路構成となるように、抵抗回路網の接続構造を変更してもよい。すなわち、基準抵抗回路R/16を無くし、かつ、並列接続される抵抗回路は、最小の抵抗値をrとし、抵抗値rの抵抗単位体R1を複数組並列に接続した構成140を含む回路に変えるのである。
図11(B)は、具体的な抵抗値を示した電気回路図であり、80Ωの単位抵抗体とヒューズ膜Fとの直列接続を複数組並列に接続した構成140を含む回路とされている。これにより、流れる電流の分散を図ることができる。
図12は、この発明のさらに他の実施形態に係るチップ抵抗器に備えられる抵抗回路網14の回路構成を電気回路図で示した図である。図12に示す抵抗回路網14の特徴は、複数種類の抵抗回路の直列接続と、複数種類の抵抗回路の並列接続とが直列に接続された回路構成となっていることである。
直列接続される複数種類の抵抗回路には、先の実施形態と同様、各抵抗回路毎に、並列にヒューズ膜Fが接続されていて、直列接続された複数種類の抵抗回路は、全てヒューズ膜Fで短絡状態とされている。従って、ヒューズ膜Fを溶断すると、そのヒューズ膜Fで短絡されていた抵抗回路が、抵抗回路網14に電気的に組み込まれることになる。
一方、並列接続された複数種類の抵抗回路には、それぞれ、直列にヒューズ膜Fが接続されている。従って、ヒューズ膜Fを溶断することにより、ヒューズ膜Fが直列に接続されている抵抗回路を、抵抗回路の並列接続から電気的に切り離すことができる。
かかる構成とすれば、たとえば、1kΩ以下の小抵抗は並列接続側で作り、1kΩ以上の抵抗回路を直列接続側で作ることができる。よって、数Ωの小抵抗から数MΩの大抵抗までの広範な範囲の抵抗回路を、等しい基本設計で構成した抵抗回路網14を用いて作ることができる。
また、より精度良く抵抗値を設定する場合は、要求抵抗値に近い直列接続側抵抗回路のヒューズ膜を予めカットしておけば、細かな抵抗値の調整を並列接続側の抵抗回路のヒューズ膜を溶断することにより行うことができ、所望の抵抗値への合わせ込みの精度が上がる。
図13は、10Ω~1MΩの抵抗値を有するチップ抵抗器における抵抗回路網14の具体的な構成例を示す電気回路図である。
図13に示す抵抗回路網14も、ヒューズ膜Fで短絡された複数種類の抵抗回路の直列接続と、ヒューズ膜Fが直列接続された複数種類の抵抗回路の並列接続とが直列に接続された回路構成となっている。
図13の抵抗回路によれば、並列接続側において、10~1kΩの任意の抵抗値を精度1%以内で設定できる。また、直列接続側の回路で、1k~1MΩの任意の抵抗値を、精度1%以内で設定できる。直列接続側の回路を使用する場合は、所望の抵抗値に近い抵抗回路のヒューズ膜Fを予め溶断し、所望の抵抗値に合わせ込んでおくことで、より精度良く抵抗値を設定できるという利点がある。
なお、ヒューズ膜Fは、接続用導体膜Cと同一のレイヤーを用いる場合のみを説明したが、接続用導電膜C部分は、その上に更に別の導体膜を積層するようにし、導体膜の抵抗値を下げるようにしてもよい。また、抵抗体膜をなくして、接続用導体膜Cのみとしても良い。なお、この場合であっても、ヒューズ膜Fの上に導体膜を積層しなければ、ヒューズ膜Fの溶断性が悪くなることはない。
図14は、この発明のさらに他の実施形態に係るチップ抵抗器90の要部構造を説明するための図解的な平面図である。
たとえば、前述したチップ抵抗器10(図1、図2参照)や、チップ抵抗器30(図8参照)では、抵抗回路を構成する抵抗体膜ライン20と導体膜片21の関係を平面視で表わすと、図14(A)に示す構成になっている。すなわち、図14(A)に示すように、所定間隔Rの領域の抵抗体膜ライン20部分が、一定の抵抗値rの単位抵抗体Rを形成している。そして単位抵抗体Rの両側には導体膜片21が積層され、当該導体膜片21で抵抗体膜ライン20が短絡されている。
ここで、前述したチップ抵抗器10およびチップ抵抗器30では、単位抵抗体Rを形成している抵抗体膜ライン20部分の長さは、たとえば12μmであり、抵抗体膜ライン20の幅は、たとえば1.5μmであり、単位抵抗(シート抵抗)は10Ω/□である。このため、単位抵抗体Rの抵抗値rは、r=80Ωである。
ところで、たとえば図1、図2に示すチップ抵抗器10において、抵抗回路網14の配置領域を拡げることなく、抵抗回路網14の抵抗値を高めて、チップ抵抗器10の高抵抗化を図りたいといった要望がある。
そこで、この実施形態に係るチップ抵抗器90では、抵抗回路網14のレイアウトを変更するとともに、抵抗回路網に含まれる抵抗回路を構成する単位抵抗体を、平面視において、図14(B)に示す形状および大きさとした。
図14(B)を参照して、抵抗体膜ライン20は、幅1.5μmで直線状に延びるライン状の抵抗体膜ライン20を含む。そして、抵抗体膜ライン20において、所定間隔R′の抵抗体膜ライン20部分が、一定の抵抗値r′の単位抵抗体R′を形成している。単位抵抗体R′の長さは、たとえば17μmにする。こうすれば、単位抵抗体R′の抵抗値r′は、図14(A)に示す単位抵抗体Rに比べて、ほぼ2倍のr′=160Ωの単位抵抗体とすることができる。
また、抵抗体膜ライン20上に積層される導体膜片21の長さは、図14(A)に示すものにおいても、(B)に示すものにおいても、同じ長さで構成することができる。それゆえ、抵抗回路網14に含まれる抵抗回路を構成する各単位抵抗体R′のレイアウトパターンを変更し、単位抵抗体R′が直列状に接続できるレイアウトパターンとすることにより、チップ抵抗器90は高抵抗化が実現されたものとなる。
図15は、図1~7を参照して説明したチップ抵抗器10の製造工程の一例を示すフロー図である。次に、このフロー図の製造工程に従って、かつ、必要に応じて図1~7を参照しつつ、チップ抵抗器10の製造方法について詳細に説明をする。
ステップS1:まず、基板11(実際には個々のチップ抵抗器10に切り分けられる前のシリコンウエハ(図17参照))が所定の処理室に配置され、その表面に、たとえば熱酸化法によって、絶縁層19としての二酸化シリコン(SiO2)層が形成される。
ステップS2:次に、たとえばスパッタ法によって、TiN、TiONまたはTiSiONの抵抗体膜20が絶縁層19の表面全域に形成される。
ステップS3:次に、たとえばスパッタ法によって、抵抗体膜20の表面全域にたとえばアルミニウム(Al)の配線膜21が積層形成される。積層された抵抗体膜20および配線膜21の2層の膜の合計膜厚は8000Å程度とされてもよい。配線膜21は、Alに換え、AlSi、AlSiCu、またはAlCuなどのアルミニウム系金属膜で形成されてもよい。配線膜21を、Al、AlSi、AlSiCu、またはAlCuなどのアルミニウム系金属膜で形成することにより、プロセス加工精度の向上を図れる。
ステップS4:次に、フォトリソグラフィプロセスを用い、配線膜21の表面に、抵抗回路網14の平面視の構成(導体膜Cおよびヒューズ膜Fを含むレイアウトパターン)に対応したレジストパターンが形成される(第1レジストパターンの形成)。
ステップS5:そして、第1エッチング工程が行われる。すなわち、ステップS4で形成された第1レジストパターンをマスクとして、抵抗体膜20および配線膜21という積層された2層膜が、たとえば反応性イオンエッチング(RIE)によりエッチングされる。そして、エッチング後に第1レジストパターンは剥離される。
ステップS6:再び、フォトリソグラフィプロセスを用いて、第2レジストパターンが形成される。ステップS6で形成される第2レジストパターンは、抵抗体膜20上に積層された配線膜21を選択的に除去して、単位抵抗体R(図2で細いドットを付して示す領域)を形成するためのパターンである。
ステップS7:ステップS6で形成された第2レジストパターンをマスクとして、たとえばウェットエッチングにより、配線膜21のみが選択的にエッチングされる(第2エッチング工程)。エッチング後、第2レジストパターンが剥離される。これにより、図2に示した抵抗回路網14のレイアウトパターンが得られる。
ステップS8:この段階で、基板表面に形成された抵抗回路網14の抵抗値(回路網14全体の抵抗値)が測定される。この測定は、たとえばマルチプローブピンを図2に示す第1接続電極12とつながる側の抵抗回路網14の端部と、第2接続電極13につながる側のヒューズ膜および抵抗回路網14の端部とに接触させて測定する。この測定により、製造された抵抗回路網14の初期状態における良否が判定できる。
ステップS9:次いで、基板11の上に形成された抵抗回路網14の全面を覆うように、たとえば窒化膜からなるカバー膜22aが形成される。カバー膜22aは、窒化膜(SiN膜)に換え、酸化膜(SiO膜)であってもよい。このカバー膜22aの形成は、プラズマCVD法によって行われてもよく、たとえば膜厚3000Å程度の窒化シリコン膜(SiN膜)が形成されてもよい。カバー膜22aは、パターニングされた配線膜21、抵抗体膜20およびヒューズ膜Fを覆う。
ステップS10:この状態から、ヒューズ膜Fを選択的に溶断して、チップ抵抗器10を所望の抵抗値に合わせ込むためのレーザートリミングが行われる。すなわち、図16(A)に示すように、ステップS8で行われた全抵抗値測定の測定結果に応じて選択されたヒューズ膜Fにレーザー光を当てて、そのヒューズ膜Fおよびその下に位置する抵抗体膜20が溶断される。これにより、ヒューズ膜Fで短絡されていた対応する抵抗回路が抵抗回路網14中に組み込まれ、抵抗回路網14の抵抗値を所望の抵抗値に合わせ込むことができる。ヒューズ膜Fにレーザー光を当てるとき、カバー膜22aの働きによって、ヒューズ膜Fの近傍にレーザー光のエネルギーが蓄積され、それによって、ヒューズ膜Fおよびその下層の抵抗体膜20が溶断する。
ステップS11:次に、図16(B)に示すように、たとえばプラズマCVD法によって、カバー膜22a上に窒化シリコン膜が堆積され、パッシベーション膜22が形成される。前述のカバー膜22aは、最終形態において、パッシベーション膜22と一体化し、このパッシベーション膜22の一部を構成する。ヒューズ膜Fおよびその下層の抵抗体膜20の切断後に形成されたパッシベーション膜22は、ヒューズ膜Fおよびその下層の抵抗体膜20の溶断の際に同時に破壊されたカバー膜22aの開口22b内に入り込み、ヒューズ膜Fおよびその下層の抵抗体膜20の切断面を保護する。従って、パッシベーション膜22は、ヒューズ膜Fの切断箇所に異物が入り込んだり水分が進入したりすることを防ぐ。パッシベーション膜22は、全体で、たとえば1000~20000Å程度の厚みであればよく、たとえば8000Å程度の膜厚を有するように形成されてもよい。また、上述のように、パッシベーション膜22はシリコン酸化膜であってもよい。
ステップS12:次いで、図16(C)に示すように、全面に樹脂膜23が塗布される。樹脂膜23としては、たとえば感光性のポリイミドの塗布膜23が用いられる。
ステップS13:この樹脂膜23に対して、前記第1接続電極12、第2接続電極13の開口に対応した領域に対する露光工程、およびその後の現像工程を行うことによって、フォトリソグラフィによる樹脂膜のパターニングを行うことができる。これにより、樹脂膜23に第1接続電極12および第2接続電極13のためのパッド開口が形成される。
ステップS14:その後、樹脂膜23を硬化するための熱処理(ポリイミドキュア)が行われ、熱処理によりポリイミド膜23が安定化される。熱処理は、例えば170℃~700℃程度の温度で行ってもよい。その結果、抵抗体(抵抗体膜20およびパターニングされた配線膜21)の特性が安定するというメリットもある。
ステップS15:次に、第1接続電極12および第2接続電極13を形成すべき位置に貫通孔を有するポリイミド膜23をマスクとしてパッシベーション膜22のエッチングが行われる。それによって、配線膜21を第1接続電極12の領域および第2接続電極13の領域において露出させるパッド開口が形成される。パッシベーション膜22のエッチングは、反応性イオンエッチング(RIE)によって行われてもよい。
ステップS16:2つのパッド開口から露出した配線膜21にマルチプローブピンが接触され、チップ抵抗器の抵抗値が所望の抵抗値になっていることを確認するための抵抗値測定(アフター測定)が行われる。このように、アフター測定を行うこと、換言すれば、最初の測定(イニシャル測定)→ヒューズ膜Fの溶断(レーザーリペア)→アフター測定という一連の処理を行うことで、チップ抵抗器10に対するトリミング処理能力が大幅に向上する。
ステップS17:2つのパッド開口内に、たとえば無電解めっき法によって、外部接続電極としての第1接続電極12および第2接続電極13を成長させる。
ステップS18:その後、ウエハ表面に配列形成された多数個(たとえば50万個)の各チップ抵抗器を個々のチップ抵抗器10に分離するために、フォトリソグラフィによって第3のレジストパターンが形成される。レジスト膜はウエハの表面において、たとえば図18における各チップ抵抗器10を保護すべく設けられ、各チップ抵抗器10間がエッチングされるように形成される。
ステップS19:そしてプラズマダイシングが実行される。プラズマダイシングは、第3レジストパターンをマスクとしたエッチングであり、基板であるシリコンウエハの表面から所定深さの溝が、各チップ抵抗器10の間に形成される。その後レジスト膜が剥離される。
ステップS20:そして、たとえば図17(A)に示すように、表面に保護テープ100が貼着される。
ステップS21:次いで、シリコンウエハの裏面研削が行われて、チップ抵抗器は個々のチップ抵抗器10に分離される(図17(A)(B))。
ステップS22:そして、図17(C)に示すように、裏面側にキャリアテープ(熱発泡シート)200が貼られて、個々のチップ抵抗器に分離された多数個のチップ抵抗器10は、キャリアテープ200上に配列された状態で保持される。一方で、表面に貼着された保護テープは取り除かれる(図17(D))。
ステップS23:熱発泡シート200は、加熱されることによりその内部に含まれる熱発泡粒子201が膨らみ、それによりキャリアテープ200表面に接着されている各チップ抵抗器10はキャリアテープ200から剥離されて個々に分離される(図17(E)(F))。
以上、この発明の実施形態として、チップ抵抗器を用いて説明したが、この発明は、チップ抵抗器以外のチップ部品に対しても適用することが可能である。
たとえば、他のチップ部品の例としてチップコンデンサを例示できる。チップコンデンサは、基板と、基板上に配置された第1外部電極と、同じく基板上に配置された第2外部電極とを備えている。基板のたとえば長手方向両端部に第1外部電極および第2外部電極がそれぞれ配置され、第1外部電極および第2外部電極の間にキャパシタ配置領域が設けられ、機能素子としての複数のキャパシタ要素が配置されている。複数のキャパシタ要素は、複数のヒューズを介してそれぞれ第1外部電極に電気的に接続されている。
かかるチップコンデンサにおいても、本発明を適用し、アルミニウム系配線膜により配線およびヒューズを一体的に形成することにより、表記の課題を解決できる。
さらに、他のチップ部品の例として、チップインダクタを例示することができる。チップインダクタは、たとえば基板上に多層配線構造を有し、多層配線構造内にインダクタ(コイル)およびそれに関連する配線を有する部品で、多層配線構造内の任意のインダクタがヒューズにより回路に組み込まれたり、回路から切り離されたりできる構成のものである。かかるチップインダクタにおいても、この発明によるアルミニウム系配線膜により配線およびヒューズを一体的に形成することにより、小型で高性能のチップインダクタ(チップ部品)とすることができる。
さらに他のチップ部品の例として、チップダイオードを例示することもできる。チップダイオードは、たとえば基板上に多層配線構造を有し、多層配線構造内に複数のダイオードおよびそれに関連する配線を有する部品で、多層配線構造内の任意のダイオードがヒューズにより回路に組み込まれたり、回路から切り離されたりできる構成のものである。回路に組み込むダイオードを選択することにより、チップダイオードの整流特性を変更したり、調整することができる。また、チップダイオードの電圧降下特性(抵抗値)を設定できる。さらに、ダイオードがLED(ライトエミッティングダイオード)であるチップLEDの場合、回路に組み込むLEDを選択し、発光色を選べるチップLEDとすることができる。このようなチップダイオード、チップLEDに対しても、この発明のアルミニウム系配線膜により配線およびヒューズを一体的に形成することができ、それによって、小型で高性能の、取り扱い易いチップダイオード、チップLDEといったチップ部品とすることができる。
この発明は、以上説明した実施形態の製造方法に限定されるものではなく、特許請求の範囲に記載された事項の範囲内で種々の設計変更を施すことが可能である。たとえば、請求項で特定されていない製造の工程を変更したり、割愛したり、追加したものも、この発明の範囲に含まれる。
<第1参考例に係る発明>
(1)第1参考例に係る発明の特徴
たとえば、第1参考例に係る発明の特徴は、以下のA1~A11である。
(A1)基板と、前記基板上に形成された抵抗体膜、および前記抵抗体膜に接するように積層された配線膜をそれぞれ有する複数の抵抗体と、前記基板上に設けられた電極と、前記複数の抵抗体を前記電極にそれぞれ接続する切断可能な複数のヒューズとを含み、前記抵抗体膜が、NiCr、NiCrAl、NiCrSi、NiCrSiAl、TaN、TaSiO、TiN、TiNO、およびTiSiONからなる群から選択した1種以上を含む材料からなることを特徴とする、チップ抵抗器。
この構成によれば、抵抗体膜を、NiCr、NiCrAl、NiCrSi、NiCrSiAl、TaN、TaSiO、TiN、TiNO、およびTiSiONからなる群から選択した1種以上を含む材料で形成することにより、微細加工に適し、かつ、温度特性の影響を受けにくく、正確な抵抗値のチップ抵抗器とすることができる。
(A2)前記抵抗体膜の温度係数が、1000ppm/℃未満であることを特徴とする、A1に記載のチップ抵抗器。
この構成によれば、抵抗体膜の温度係数が1000ppm/℃未満であるから、温度特性は抵抗値に実質的に影響を与えない。
(A3)前記抵抗体膜の温度係数が、50ppm/℃~200ppm/℃であることを特徴とする、A2に記載のチップ抵抗器。
この構成によれば、温度特性の影響を受けにくく、より正確な抵抗値のチップ抵抗器とすることができる。
(A4)前記抵抗体膜の膜厚が、300Å~1μmであることを特徴とする、A1~A3のいずれか一項に記載のチップ抵抗器。
この膜厚範囲で、50ppm/℃~200ppm/℃を実現することができる。
(A5)前記抵抗体が、1μm~1.5μmの線幅を有する線状要素を含むことを特徴とする、A1~A4のいずれか一項に記載のチップ抵抗器。
この構成によれば、微細加工されたチップ抵抗器とすることができる。
(A6)前記抵抗体は、抵抗体膜上に、前記線状方向に一定間隔を開けて積層された導体膜を備え、前記導体膜が積層されていない前記一定間隔部分の抵抗体膜が1個の単位抵抗体を構成していることを特徴とする、A5記載のチップ抵抗器。
この構成によれば、単位抵抗体の直列接続により抵抗値を正確に設定できるチップ抵抗器とすることができる。
(A7)前記抵抗体膜上に積層された前記導体膜と、前記ヒューズとは同一レイヤーに形成された同一材料の金属膜を含むことを特徴とする、A1~A6のいずれか一項に記載のチップ抵抗器。
この構成によれば、製造が容易で、比較的少ないプロセスにより簡単に複数の用途の金属膜(導体膜)を一度に形成することができる。
(A8)前記単位抵抗体が複数個直列に接続され、抵抗回路が形成されていることを特徴とする、A6またはA7に記載のチップ抵抗器。
この構成によれば、抵抗値の調整がしやすい高抵抗化されたチップ抵抗器とすることができる。
(A9)前記抵抗回路は、複数種類形成されており、複数種類の抵抗回路は、等しい抵抗値を有する単位抵抗体が直列に等比数列的に増加されて接続された複数種類の直列抵抗回路を含むことを特徴とする、A8に記載のチップ抵抗器。
この構成によれば、高抵抗で、抵抗値の調整がしやすいチップ抵抗器とすることができる。
(A10)前記抵抗回路は、複数種類形成されており、複数種類の抵抗回路は、等しい抵抗値を有する単位抵抗体が並列に等比数列的に増加されて接続された複数種類の並列抵抗回路を含むことを特徴とする、A8に記載のチップ抵抗器。
この構成によれば、低抵抗で、抵抗値の調整がしやすいチップ抵抗器とすることができる。
(A11)前記抵抗回路は、複数種類形成されており、複数種類の抵抗回路は、等しい抵抗値を有する単位抵抗体が直列に等比数列的に増加されて接続された複数種類の直列抵抗回路、および、等しい抵抗値を有する単位抵抗体が並列に等比数列的に増加されて接続された複数種類の並列抵抗回路を含むことを特徴とする、A8に記載のチップ抵抗器。
この構成によれば、抵抗値が調整しやすく、種々の抵抗値に合わせ込めるチップ抵抗器とすることができる。
(2)第1参考例に係る発明の実施形態
以下には、第1参考例の実施の形態を、添付図面を参照して詳細に説明する。なお、図19~図38で示した符号は、これらの図面でのみ有効であり、他の実施形態に使用されていても、当該他の実施形態の符号と同じ要素を示すものではない。
図19(A)は、第1参考例の一実施形態に係るチップ抵抗器a10の外観構成を示す図解的な斜視図であり、図19(B)は、チップ抵抗器a10が基板上に実装された状態を示す側面図である。
図19(A)を参照して、第1参考例の一実施形態に係るチップ抵抗器a10は、基板a11上に形成された第1接続電極a12と、第2接続電極a13と、抵抗回路網a14とを備えている。基板a11は、平面視略長方形状の直方体形状で、一例として、長辺方向の長さL=0.3mm、短辺方向の幅W=0.15mm、厚みT=0.1mm程度の大きさの微少なチップである。基板a11は、平面視で角が面取りされた角ラウンド形状であってもよい。基板は、たとえばシリコン、ガラス、セラミック等で形成することができる。以下の実施形態では、基板a11がシリコン基板の場合を例にとって説明する。
チップ抵抗器a10は、図36に示すように、基板上に格子状に多数個のチップ抵抗器a10が形成され、基板が切断されて個々のチップ抵抗器a10に分離されることにより得られる。
基板a11上において、第1接続電極a12は基板a11の一方短辺a111に沿って設けられた短辺a111方向に長手の矩形電極である。第2接続電極a13は、基板a11上の他方短辺a112に沿って設けられた短辺a112方向に長手の矩形電極である。抵抗回路網a14は、基板a11上の第1接続電極a12と第2接続電極a13とで挟まれた中央領域(回路形成面または素子形成面)に設けられている。そして、抵抗回路網a14の一端側は第1接続電極a12に電気的に接続されており、抵抗回路網a14の他端側は第2接続電極a13に電気的に接続されている。これら第1接続電極a12、第2接続電極a13および抵抗回路網a14は、たとえば一例として、基板a11上に微細加工プロセスを用いて設けることができる。特に、後述するフォトリソグラフィプロセスを用いることにより、微細で正確なレイアウトパターンの抵抗回路網a14を形成することができる。
第1接続電極a12および第2接続電極a13は、それぞれ、外部接続電極として機能する。チップ抵抗器a10が回路基板a15に実装された状態においては、図19(B)に示すように、第1接続電極a12および第2接続電極a13が、それぞれ、回路基板a15の回路(図示せず)と半田により電気的かつ機械的に接続される。なお、外部接続電極として機能する第1接続電極a12および第2接続電極a13は、半田濡れ性の向上および信頼性の向上のために、少なくとも表面領域を金(Au)で形成するか、または表面に金メッキを施すことが望ましい。
図20は、チップ抵抗器a10の平面図であり、第1接続電極a12、第2接続電極a13および抵抗回路網a14の配置関係ならびに抵抗回路網a14の平面視の構成(レイアウトパターン)が示されている。
図20を参照して、チップ抵抗器a10は、基板a11上面の一方短辺a111に長辺が沿うように配置された平面視略矩形をした第1接続電極a12と、基板a11上面の他方短辺a112に長辺が沿うように配置された平面視略矩形をした第2接続電極a13と、第1接続電極a12および第2接続電極a13間の平面視矩形の領域に設けられた抵抗回路網a14とを含んでいる。
抵抗回路網a14には、基板a11上にマトリックス状に配列された等しい抵抗値を有する多数個の単位抵抗体R(図20の例では、行方向(基板a11の長手方向)に沿って8個の単位抵抗体Rが配列され、列方向(基板a11の幅方向)に沿って44個の単位抵抗体Rが配列され、合計352個の単位抵抗体Rを含む構成)を有している。そして、これら多数個の単位抵抗体Rの1~64個の所定の個数が導体膜C(導体膜Cは、好ましくはAl、AlSi、AlSiCu、またはAlCuなどのアルミニウム系金属で形成された配線膜)電気的に接続されて、接続された単位抵抗体Rの数に応じた複数種類の抵抗回路が形成されている。
さらに、抵抗回路を抵抗回路網a14に電気的に組み込んだり、または、抵抗回路網a14から電気的に分離するために溶断可能な複数のヒューズ膜F(好ましくは、導体膜Cと同じ材料であるAl、AlSi、AlSiCu、またはAlCuなどのアルミニウム系金属膜で形成された配線膜であり、以下、「ヒューズ」ともいう)が設けられている。複数のヒューズ膜Fは、第2接続電極a13の内側辺沿いに、配置領域が直線状になるように配列されている。より具体的には、複数のヒューズ膜Fおよび接続用導体膜Cが隣接するように配列され、その配列方向が直線状になるように配置されている。
図21Aは、図20に示す抵抗回路網a14の一部分を拡大して描いた平面図であり、図21Bおよび図21Cは、それぞれ、抵抗回路網a14における単位抵抗体Rの構造を説明するために描いた長さ方向の縦断面図および幅方向の縦断面図である。
図21A、図21Bおよび図21Cを参照して、単位抵抗体Rの構成について説明をする。
基板a11の上面には絶縁層(SiO)a19が形成され、絶縁層a19上に抵抗体膜a20が配置されている。抵抗体膜a20は、抵抗体膜a20は、NiCr、NiCrAl、NiCrSi、NiCrSiAl、TaN、TaSiO、TiN、TiNO、およびTiSiONからなる群から選択した1種以上を含む材料からなる。抵抗体膜a20をこのような材料で形成することにより、フォトリソグラフィによる微細加工が可能になる。また、温度特性の影響により抵抗値が変化しにくい、正確な抵抗値のチップ抵抗器を作ることができる。この抵抗体膜a20は、第1接続電極a12と第2接続電極a13との間を平行に直線状に延びる複数本の抵抗体膜(以下「抵抗体膜ライン」という)とされており、抵抗体膜ラインa20は、ライン方向に所定の位置で切断されている場合がある。抵抗体膜ラインa20上には、導体膜片a21としてのたとえばアルミニウム膜が積層されている。各導体膜片a21は、抵抗体膜ラインa20上に、ライン方向に一定間隔Rを開けて積層されている。
この構成の抵抗体膜ラインa20および導体膜片a21の電気的特徴を回路記号で示すと、図22の通りである。すなわち、図22(A)に示すように、所定間隔Rの領域の抵抗体膜ラインa20部分が、それぞれ、一定の抵抗値rの単位抵抗体Rを形成している。導体膜片a21が積層された領域は、当該導体膜片a21で抵抗体膜ラインa20が短絡されている。よって、図22(B)に示す抵抗rの単位抵抗体Rの直列接続からなる抵抗回路が形成されている。
また、隣接する抵抗体膜ラインa20同士は抵抗体膜ラインa20および導体膜片a21で接続されているから、図21Aに示す抵抗回路網は、図22(C)に示す抵抗回路を構成している。
図21Bおよび図21Cに示す図解的な断面図において、参照番号a11は基板、a19は絶縁層としての二酸化シリコンSiO層、a20は絶縁層a19上に形成された抵抗体膜a21はアルミニウム(Al)の配線膜、a22は保護膜としてのSiN膜、a23は保護層としてのポリイミド層を示している。
抵抗体膜a20の材質は、上記のとおり、NiCr、NiCrAl、NiCrSi、NiCrSiAl、TaN、TaSiO、TiN、TiNO、およびTiSiONからなる群から選択した1種以上を含む材料からなる。また、抵抗体膜a20 の膜厚は、300Å~1μmであることが望ましい。抵抗体膜a20の膜厚をこの範囲とすれば、抵抗体膜a20の温度係数を50ppm/℃~200ppm/℃に実現でき、温度特性の影響を受けにく
いチップ抵抗器となるからである。
なお、抵抗体膜a20の温度係数は、1000ppm/℃未満であれば、実用上良好なチップ抵抗器を得られる。
さらに、抵抗体膜a20は、1μm~1.5μmの線幅を有する線状要素を含む構造であることが望ましい。抵抗回路の微細化と良好な温度特性とを両立できるからである。
配線膜a21は、Alに換え、AlSi、AlSiCu、またはAlCuなどのアルミニウム系金属膜で形成されてもよい。配線膜a21(ヒューズ膜Fを含む)をこのようにアルミニウム系金属膜で形成することにより、プロセス加工精度の向上を図れる。
なお、かかる構成の抵抗回路網a14の製造プロセスについては、後に詳述する。
この実施形態では、基板上11に形成された抵抗回路網a14に含まれる単位抵抗体Rは、抵抗体膜ラインa20と、抵抗体膜ラインa20上に、ライン方向に一定間隔をあけて積層された複数の導体膜片a21とを含み、導体膜片a21が積層されていない一定間隔R部分の抵抗体膜ラインa20が、1個の単位抵抗体Rを構成している。単位抵抗体Rを構成している抵抗体膜ラインa20は、その形状および大きさが全て等しい。よって、基板上に作り込んだ同形同大の抵抗体膜は、ほぼ同値になるという特性に基づき、基板a11上にマトリックス状に配列された多数個の単位抵抗体Rは、等しい抵抗値を有している。
抵抗体膜ラインa20上に積層された導体膜片a21は、単位抵抗体Rを形成するとともに、複数個の単位抵抗体Rを接続して抵抗回路を構成するための接続用配線膜の役目も果たしている。
図23(A)は、図20に示すチップ抵抗器a10の平面図の一部分を拡大して描いたヒューズ膜Fを含む領域の部分拡大平面図であり、図23(B)は、図23(A)のB-Bに沿う断面構造を示す図である。
図23(A)(B)に示すように、ヒューズ膜Fも、抵抗体膜a20上に積層された配線膜a21により形成されている。すなわち、単位抵抗体Rを形成する抵抗体膜ラインa20上に積層された導体膜片a21と同じレイヤーに、導体膜片a21と同じ金属材料であるアルミニウム(Al)により形成されている。なお、導体膜片a21は、前述したように、抵抗回路を形成するために、複数個の単位抵抗体Rを電気的に接続する接続用導体膜Cとしても用いられている。
つまり、抵抗体膜a20上に積層された同一レイヤーにおいて、単位抵抗体R形成用の配線膜、抵抗回路を形成するための接続用配線膜、抵抗回路網a14を構成するための接続用配線膜、ヒューズ膜、ならびに抵抗回路網a14を第1接続電極a12および第2接続電極a13に接続するための配線膜が、同一のアルミニウム系金属材料(たとえばアルミニウム)を用いて、同じ製造プロセス(たとえばスパッタリングおよびフォトリソグラフィプロセス)によって形成されている。これにより、このチップ抵抗器a10の製造プロセスが簡略化され、また、各種配線膜を共通のマスクを利用して同時に形成できる。さらに、抵抗体膜a20とのアライメント性も向上する。
図24は、図20に示す抵抗回路網a14における複数種類の抵抗回路を接続する接続用導体膜Cおよびヒューズ膜Fの配列関係と、その接続用導体膜Cおよびヒューズ膜Fに接続された複数種類の抵抗回路との接続関係を図解的に示す図である。
図24を参照して、第1接続電極a12には、抵抗回路網a14に含まれる基準抵抗回路R8の一端が接続されている。基準抵抗回路R8は、8個の単位抵抗体Rの直列接続からなり、その他端はヒューズ膜F1に接続されている。
ヒューズ膜F1と接続用導体膜C2とには、64個の単位抵抗体Rの直列接続からなる抵抗回路R64の一端および他端が接続されている。
接続用導体膜C2とヒューズ膜F4とには、32個の単位抵抗体Rの直列接続からなる抵抗回路R32の一端および他端が接続されている。
ヒューズ膜F4と接続用導体膜C5とには、32個の単位抵抗体Rの直列接続からなる抵抗回路体R32の一端および他端が接続されている。
接続用導体膜C5とヒューズ膜F6とには、16個の単位抵抗体Rの直列接続からなる抵抗回路R16の一端および他端が接続されている。
ヒューズ膜F7および接続用導体膜C9には、8個の単位抵抗体Rの直列接続からなる抵抗回路R8の一端および他端が接続されている。
接続用導体膜C9およびヒューズ膜F10には、4個の単位抵抗体Rの直列接続からなる抵抗回路R4の一端および他端が接続されている。
ヒューズ膜F11および接続用導体膜C12には、2個の単位抵抗体Rの直列接続からなる抵抗回路R2の一端および他端が接続されている。
接続用導体膜C12およびヒューズ膜F13には、1個の単位抵抗体Rからなる抵抗回路体R1の一端および他端が接続されている。
ヒューズ膜F13および接続用導体膜C15には、2個の単位抵抗体Rの並列接続からなる抵抗回路R/2の一端および他端が接続されている。
接続用導体膜C15およびヒューズ膜F16には、4個の単位抵抗体Rの並列接続からなる抵抗回路R/4の一端および他端が接続されている。
ヒューズ膜F16および接続用導体膜C18には、8個の単位抵抗体Rの並列接続からなる抵抗回路R/8の一端および他端が接続されている。
接続用導体膜C18およびヒューズ膜F19には、16個の単位抵抗体Rの並列接続からなる抵抗回路R/16の一端および他端が接続されている。
ヒューズ膜F19および接続用導体膜Ca22には、32個の単位抵抗体Rの並列接続からなる抵抗回路R/32が接続されている。
複数のヒューズ膜Fおよび接続用導体膜Cは、それぞれ、ヒューズ膜F1、接続用導体膜C2、ヒューズ膜F3、ヒューズ膜F4、接続用導体膜C5、ヒューズ膜F6、ヒューズ膜F7、接続用導体膜C8、接続用導体膜C9、ヒューズ膜F10、ヒューズ膜F11、接続用導体膜C12、ヒューズ膜F13、ヒューズ膜F14、接続用導体膜C15、ヒューズ膜F16、ヒューズ膜F17、接続用導体膜C18、ヒューズ膜F19、ヒューズ膜F20、接続用導体膜Ca21、接続用導体膜Ca22が、直線状に配置されて直列に接続されている。各ヒューズ膜Fが溶断されると、ヒューズ膜Fに隣接接続された接続用導体膜Cとの間の電気的接続が遮断される構成である。
この構成を、電気回路図で示すと図25の通りである。すなわち、全てのヒューズ膜Fが溶断されていない状態では、抵抗回路網a14は、第1接続電極a12および第2接続電極a13間に設けられた8個の単位抵抗体Rの直列接続からなる基準抵抗回路R8(抵抗値8r)の抵抗回路を構成している。たとえば、1個の単位抵抗体Rの抵抗値rをr=80Ωとすれば、8r=640Ωの抵抗回路により、第1接続電極a12および第2接続電極a13が接続されたチップ抵抗器a10が構成されている。
そして、基準抵抗回路R8以外の複数種類の抵抗回路には、それぞれ、ヒューズ膜Fが並列的に接続され、各ヒューズ膜Fによりこれら複数種類の抵抗回路は短絡された状態となっている。つまり、基準抵抗回路R8には、12種類13個の抵抗回路R64~R/32が直列に接続されているが、各抵抗回路は、それぞれ並列に接続されたヒューズ膜Fにより短絡されているので、電気的にみると、各抵抗回路は抵抗回路網a14に組み込まれてはいない。
この実施形態に係るチップ抵抗器a10は、要求される抵抗値に応じて、ヒューズ膜Fを選択的に、たとえばレーザー光で溶断する。それにより、並列的に接続されたヒューズ膜Fが溶断された抵抗回路は、抵抗回路網a14に組み込まれることになる。よって、抵抗回路網a14の全体の抵抗値を、溶断されたヒューズ膜Fに対応する抵抗回路が直列に接続されて組み込まれた抵抗値を有する抵抗回路網とすることができる。
換言すれば、この実施形態に係るチップ抵抗器a10は、複数種類の抵抗回路に対応して設けられたヒューズ膜を選択的に溶断することにより、複数種類の抵抗回路(たとえば、F1、F4、F13が溶断されると、抵抗回路R64、R32、R1の直列接続)を抵抗回路網に組み込むことができる。そして、複数種類の抵抗回路は、それぞれ、その抵抗値が決まっているので、いわばデジタル的に抵抗回路網a14の抵抗値を調整して、要求される抵抗値を有するチップ抵抗器a10とすることができる。
また、複数種類の抵抗回路は、等しい抵抗値を有する単位抵抗体Rが、直列に1個、2個、4個、8個、16個、32個、および64個と、等比数列的に単位抵抗体Rの個数が増加されて接続された複数種類の直列抵抗回路ならびに等しい抵抗値の単位抵抗体Rが並列に2個、4個、8個、16個、および32個と、等比数列的に単位抵抗体Rの個数が増加されて接続された複数種類の並列抵抗回路を備えている。そして、これらがヒューズ膜Fで短絡された状態で直列に接続されている。よって、ヒューズ膜Fを選択的に溶断することにより、抵抗回路網a14全体の抵抗値を、小さな抵抗値から大きな抵抗値まで、広範囲の間で、任意の抵抗値に設定することができる。
図26は、第1参考例の他の実施形態に係るチップ抵抗器a30の平面図であり、第1接続電極a12、第2接続電極a13および抵抗回路網4の配置関係ならびに抵抗回路網a14の平面視の構成が示されている。
チップ抵抗器a30が、前述したチップ抵抗器a10と異なるところは、抵抗回路網a14における単位抵抗体Rの接続態様である。
すなわち、チップ抵抗器a30の抵抗回路網a14には、基板a11上にマトリックス状に配列された等しい抵抗値を有する多数個の単位抵抗体R(図26の構成では、行方向(基板a11の長手方向)に沿って8個の単位抵抗体Rが配列され、列方向(基板a11の幅方向)に沿って44個の単位抵抗体Rが配列され、合計352個の単位抵抗体Rを含む構成)を有している。そして、これら多数個の単位抵抗体Rの1~128個の所定個数が電気的に接続されて、複数種類の抵抗回路が形成されている。形成された複数種類の抵抗回路は、回路網接続手段としての導体膜およびヒューズ膜Fにより並列態様で接続されている。複数のヒューズ膜Fは、第2接続電極a13の内側辺沿いに、配置領域が直線状になるように配列されており、ヒューズ膜Fが溶断されると、ヒューズ膜に接続された抵抗回路が抵抗回路網a14から電気的に分離される構成である。
なお、抵抗回路網a14を構成する多数個の単位抵抗体Rの材質および構造や、接続用導体膜、ヒューズ膜Fの材質および構造は、先に説明したチップ抵抗器a10における対応する部位の構造と同様であるから、ここでの説明については省略する。
図27は、図26に示す抵抗回路網における複数種類の抵抗回路の接続態様と、それらを接続するヒューズ膜Fの配列関係ならびにヒューズ膜Fに接続された複数種類の抵抗回路の接続関係を図解的に示す図である。
図27を参照して、第1接続電極a12には、抵抗回路網a14に含まれる基準抵抗回路R/16の一端が接続されている。基準抵抗回路R/16は、16個の単位抵抗体Rの並列接続からなり、その他端は残りの抵抗回路が接続される接続用導体膜Cに接続されている。 ヒューズ膜F1と接続用導体膜Cとには、128個の単位抵抗体Rの直列接続からなる抵抗回路R128の一端および他端が接続されている。
ヒューズ膜F5と接続用導体膜Cとには、64個の単位抵抗体Rの直列接続からなる抵抗回路R64の一端および他端が接続されている。
抵抗膜F6と接続用導体膜Cとには、32個の単位抵抗体Rの直列接続からなる抵抗回路R32の一端および他端が接続されている。
ヒューズ膜F7と接続用導体膜Cとには、16個の単位抵抗体Rの直列接続からなる抵抗回路R16の一端および他端が接続されている。
ヒューズ膜F8と接続用導体膜Cとには、8個の単位抵抗体Rの直列接続からなる抵抗回路R8の一端および他端が接続されている。
ヒューズ膜F9と接続用導体膜Cとには、4個の単位抵抗体Rの直列接続からなる抵抗回路R4の一端および他端が接続されている。
ヒューズ膜F10と接続用導体膜Cとには、2個の単位抵抗体Rの直列接続からなる抵抗回路R2の一端および他端が接続されている。
ヒューズ膜F11と接続用導体膜Cとには、1個の単位抵抗体Rの直列接続からなる抵抗回路R1の一端および他端が接続されている。
ヒューズ膜F12と接続用導体膜Cとには、2個の単位抵抗体Rの並列接続からなる抵抗回路R/2の一端および他端が接続されている。
ヒューズ膜F13と接続用導体膜Cとには、4個の単位抵抗体Rの並列接続からなる抵抗回路R/4の一端および他端が接続されている。
ヒューズ膜F14、F15、F16は電気的に接続されており、これらヒューズ膜F14、F15、F16と接続用導体Cとには、8個の単位抵抗体Rの並列接続からなる抵抗回路R/8の一端および他端が接続されている。
ヒューズ膜F17、F18、F19、F20、F21は電気的に接続されており、これらヒューズ膜F17~F21と接続用導体膜Cとには、16個の単位抵抗体Rの並列接続からなる抵抗回路R/16の一端および他端が接続されている。
ヒューズ膜Fは、ヒューズ膜F1~F21の21個備えられていて、これらは全て第2接続電極a13に接続されている。
かかる構成であるから、抵抗回路の一端が接続されたいずれかのヒューズ膜Fが溶断されると、そのヒューズ膜Fに一端が接続された抵抗回路は、抵抗回路網a14から電気的に切り離される。
図27の構成、すなわちチップ抵抗器a30に備えられた抵抗回路網a14の構成を、電気回路図で示すと図28の通りである。全てのヒューズ膜Fが溶断されていない状態では、抵抗回路網a14は、第1接続電極14および第2接続電極a13間に、基準抵抗回路R/16と、12種類の抵抗回路R/16、R/8、R/4、R/2、R1、R2、R4、R8、R16、R32、R64、R128の並列接続回路との直列接続回路を構成している。
そして、基準抵抗回路R/16以外の12種類の抵抗回路には、それぞれ、ヒューズ膜Fが直列に接続されている。よって、この抵抗回路網a14を有するチップ抵抗器a30では、要求される抵抗値に応じて、ヒューズ膜Fを選択的に、たとえばレーザー光で溶断すれば、溶断されたヒューズ膜Fに対応する抵抗回路(ヒューズ膜Fが直列に接続された抵抗回路)は、抵抗回路網a14から電気的に分離され、チップ抵抗器a10の抵抗値を調整することができる。
換言すれば、この実施形態に係るチップ抵抗器a30も、複数種類の抵抗回路に対応して設けられたヒューズ膜を選択的に溶断することにより、複数種類の抵抗回路を抵抗回路網から電気的に分離することができる。そして、複数種類の抵抗回路は、それぞれ、その抵抗値が決まっているので、いわばデジタル的に抵抗回路網a14の抵抗値を調整して、要求される抵抗値を有するチップ抵抗器a30とすることができる。
また、複数種類の抵抗回路は、等しい抵抗値を有する単位抵抗体Rが、直列に1個、2個、4個、8個、16個、32個、64個および128個と、等比数列的に単位抵抗体Rの個数が増加されて接続された複数種類の直列抵抗回路ならびに等しい抵抗値の単位抵抗体Rが並列に2個、4個、8個、16個と、等比数列的に単位抵抗体Rの個数が増加されて接続された複数種類の並列抵抗回路を備えている。よって、ヒューズ膜Fを選択的に溶断することにより、抵抗回路網a14全体の抵抗値を、細かく、かつデジタル的に、任意の抵抗値に設定することができる。
なお、図28に示す電気回路においては、基準抵抗回路R/16および、並列接続された抵抗回路のうち、抵抗値の小さな抵抗回路には、過電流が流れる傾向があり、抵抗設定時に、抵抗に流せる定格電流を大きく設計しなければならない。
そこで、電流を分散させるために、図28に示す電気回路を、図29(A)に示す電気回路構成となるように、抵抗回路網の接続構造を変更してもよい。すなわち、基準抵抗回路R/16を無くし、かつ、並列接続される抵抗回路は、最小の抵抗値をrとし、抵抗値rの抵抗単位体R1を複数組並列に接続した構成a140を含む回路に変えるのである。
図29(B)は、具体的な抵抗値を示した電気回路図であり、80Ωの単位抵抗体とヒューズ膜Fとの直列接続を複数組並列に接続した構成a140を含む回路とされている。これにより、流れる電流の分散を図ることができる。
図30は、第1参考例のさらに他の実施形態に係るチップ抵抗器に備えられる抵抗回路網a14の回路構成を電気回路図で示した図である。図30に示す抵抗回路網a14の特徴は、複数種類の抵抗回路の直列接続と、複数種類の抵抗回路の並列接続とが直列に接続された回路構成となっていることである。
直列接続される複数種類の抵抗回路には、先の実施形態と同様、各抵抗回路毎に、並列にヒューズ膜Fが接続されていて、直列接続された複数種類の抵抗回路は、全てヒューズ膜Fで短絡状態とされている。従って、ヒューズ膜Fを溶断すると、そのヒューズ膜Fで短絡されていた抵抗回路が、抵抗回路網a14に電気的に組み込まれることになる。
一方、並列接続された複数種類の抵抗回路には、それぞれ、直列にヒューズ膜Fが接続されている。従って、ヒューズ膜Fを溶断することにより、ヒューズ膜Fが直列に接続されている抵抗回路を、抵抗回路の並列接続から電気的に切り離すことができる。
かかる構成とすれば、たとえば、1kΩ以下の小抵抗は並列接続側で作り、1kΩ以上の抵抗回路を直列接続側で作ることができる。よって、数Ωの小抵抗から数MΩの大抵抗までの広範な範囲の抵抗回路を、等しい基本設計で構成した抵抗回路網a14を用いて作ることができる。
また、より精度良く抵抗値を設定する場合は、要求抵抗値に近い直列接続側抵抗回路のヒューズ膜を予めカットしておけば、細かな抵抗値の調整を並列接続側の抵抗回路のヒューズ膜を溶断することにより行うことができ、所望の抵抗値への合わせ込みの精度が上がる。
図31は、10Ω~1MΩの抵抗値を有するチップ抵抗器における抵抗回路網a14の具体的な構成例を示す電気回路図である。
図31に示す抵抗回路網a14も、ヒューズ膜Fで短絡された複数種類の抵抗回路の直列接続と、ヒューズ膜Fが直列接続された複数種類の抵抗回路の並列接続とが直列に接続された回路構成となっている。
図31の抵抗回路によれば、並列接続側において、10~1kΩの任意の抵抗値を、精度1%以内で設定できる。また、直列接続側の回路で、1k~1MΩの任意の抵抗値を、精度1%以内で設定できる。直列接続側の回路を使用する場合は、所望の抵抗値に近い抵抗回路のヒューズ膜Fを予め溶断し、所望の抵抗値に合わせ込んでおくことで、より精度良く抵抗値を設定できるという利点がある。
なお、ヒューズ膜Fは、接続用導体膜Cと同一のレイヤーを用いる場合のみを説明したが、接続用導電膜C部分は、その上に更に別の導体膜を積層するようにし、導体膜の抵抗値を下げるようにしてもよい。また、抵抗体膜をなくして、接続用導体膜Cのみとしても良い。なお、この場合であっても、ヒューズ膜Fの上に導体膜を積層しなければ、ヒューズ膜Fの溶断性が悪くなることはない。
図32は、第1参考例のさらに他の実施形態に係るチップ抵抗器a90の要部構造を説明するための図解的な平面図である。
たとえば、前述したチップ抵抗器a10(図19、図20参照)や、チップ抵抗器a30(図26参照)では、抵抗回路を構成する抵抗体膜ラインa20と導体膜片a21の関係を平面視で表わすと、図32(A)に示す構成になっている。すなわち、図32(A)に示すように、所定間隔Rの領域の抵抗体膜ラインa20部分が、一定の抵抗値rの単位抵抗体Rを形成している。そして単位抵抗体Rの両側には導体膜片a21が積層され、当該導体膜片a21で抵抗体膜ラインa20が短絡されている。
ここで、前述したチップ抵抗器a10およびチップ抵抗器a30では、単位抵抗体Rを形成している抵抗体膜ラインa20部分の長さは、たとえば12μmであり、抵抗体膜ラインa20の幅は、たとえば1.5μmであり、単位抵抗(シート抵抗)は10Ω/□である。このため、単位抵抗体Rの抵抗値rは、r=80Ωである。
ところで、たとえば図19、図20に示すチップ抵抗器a10において、抵抗回路網a14の配置領域を拡げることなく、抵抗回路網a14の抵抗値を高めて、チップ抵抗器a10の高抵抗化を図りたいといった要望がある。
そこで、この実施形態に係るチップ抵抗器a90では、抵抗回路網a14のレイアウトを変更するとともに、抵抗回路網に含まれる抵抗回路を構成する単位抵抗体を、平面視において、図32(B)に示す形状および大きさとした。
図32(B)を参照して、抵抗体膜ラインa20は、幅1.5μmで直線状に延びるライン状の抵抗体膜ラインa20を含む。そして、抵抗体膜ラインa20において、所定間隔R′の抵抗体膜ラインa20部分が、一定の抵抗値r′の単位抵抗体R′を形成している。単位抵抗体R′の長さは、たとえば17μmにする。こうすれば、単位抵抗体R′の抵抗値r′は、図32(A)に示す単位抵抗体Rに比べて、ほぼ2倍のr′=160Ωの単位抵抗体とすることができる。
また、抵抗体膜ラインa20上に積層される導体膜片a21の長さは、図32(A)に示すものにおいても、(B)に示すものにおいても、同じ長さで構成することができる。それゆえ、抵抗回路網a14に含まれる抵抗回路を構成する各単位抵抗体R′のレイアウトパターンを変更し、単位抵抗体R′が直列状に接続できるレイアウトパターンとすることにより、チップ抵抗器a90は高抵抗化が実現されたものとなる。
図33は、図19~25を参照して説明したチップ抵抗器a10の製造工程の一例を示すフロー図である。次に、このフロー図の製造工程に従って、かつ、必要に応じて図19~25を参照しつつ、チップ抵抗器a10の製造方法について詳細に説明をする。
ステップS1:まず、基板a11(実際には個々のチップ抵抗器a10に切り分けられる前のシリコンウエハ(図35参照))が所定の処理室に配置され、その表面に、たとえば熱酸化法によって、絶縁層a19としての二酸化シリコン(SiO)層が形成される。
ステップS2:次に、たとえばスパッタ法によって、NiCr、NiCrAl、NiCrSi、NiCrSiAl、TaN、TaSiO、TiN、TiNO、およびTiSiONからなる群から選択した1種以上を含む材料、たとえばTiN、TiONまたはTiSiONの抵抗体膜a20が絶縁層a19の表面全域に形成される。
ステップS3:次に、たとえばスパッタ法によって、抵抗体膜a20の表面全域にたとえばアルミニウム(Al)の配線膜a21が積層形成される。積層された抵抗体膜a20および配線膜a21の2層の膜の合計膜厚は8000Å程度とされてもよい。配線膜a21は、Alに換え、AlSi、AlSiCu、またはAlCuなどのアルミニウム系金属膜で形成されてもよい。配線膜a21を、Al、AlSi、AlSiCu、またはAlCuなどのアルミニウム系金属膜で形成することにより、プロセス加工精度の向上を図れる。
ステップS4:次に、フォトリソグラフィプロセスを用い、配線膜a21の表面に、抵抗回路網a14の平面視の構成(導体膜Cおよびヒューズ膜Fを含むレイアウトパターン)に対応したレジストパターンが形成される(第1レジストパターンの形成)。
ステップS5:そして、第1エッチング工程が行われる。すなわち、ステップS4で形成された第1レジストパターンをマスクとして、抵抗体膜a20および配線膜a21という積層された2層膜が、たとえば反応性イオンエッチング(RIE)によりエッチングされる。そして、エッチング後に第1レジストパターンは剥離される。
ステップS6:再び、フォトリソグラフィプロセスを用いて、第2レジストパターンが形成される。ステップS6で形成される第2レジストパターンは、抵抗体膜a20上に積層された配線膜a21を選択的に除去して、単位抵抗体R(図20で細いドットを付して示す領域)を形成するためのパターンである。
ステップS7:ステップS6で形成された第2レジストパターンをマスクとして、たとえばウェットエッチングにより、配線膜a21のみが選択的にエッチングされる(第2エッチング工程)。エッチング後、第2レジストパターンが剥離される。これにより、図20に示した抵抗回路網a14のレイアウトパターンが得られる。
ステップS8:この段階で、基板表面に形成された抵抗回路網a14の抵抗値(回路網a14全体の抵抗値)が測定される。この測定は、たとえばマルチプローブピンを図20に示す第1接続電極a12とつながる側の抵抗回路網a14の端部と、第2接続電極a13につながる側のヒューズ膜および抵抗回路網a14の端部とに接触させて測定する。この測定により、製造された抵抗回路網a14の初期状態における良否が判定できる。
ステップS9:次いで、基板a11の上に形成された抵抗回路網a14の全面を覆うように、たとえば窒化膜からなるカバー膜a22aが形成される。カバー膜a22aは、窒化膜(SiN膜)に換え、酸化膜(SiO膜)であってもよい。このカバー膜a22aの形成は、プラズマCVD法によって行われてもよく、たとえば膜厚3000Å程度の窒化シリコン膜(SiN膜)が形成されてもよい。カバー膜a22aは、パターニングされた配線膜a21、抵抗体膜a20およびヒューズ膜Fを覆う。
ステップS10:この状態から、ヒューズ膜Fを選択的に溶断して、チップ抵抗器a10を所望の抵抗値に合わせ込むためのレーザートリミングが行われる。すなわち、図34(A)に示すように、ステップS8で行われた全抵抗値測定の測定結果に応じて選択されたヒューズ膜Fにレーザー光を当てて、そのヒューズ膜Fおよびその下に位置する抵抗体膜a20が溶断される。これにより、ヒューズ膜Fで短絡されていた対応する抵抗回路が抵抗回路網a14中に組み込まれ、抵抗回路網a14の抵抗値を所望の抵抗値に合わせ込むことができる。ヒューズ膜Fにレーザー光を当てるとき、カバー膜a22aの働きによって、ヒューズ膜Fの近傍にレーザー光のエネルギーが蓄積され、それによって、ヒューズ膜Fおよびその下層の抵抗体膜a20が溶断する。
ステップS11:次に、図34(B)に示すように、たとえばプラズマCVD法によって、カバー膜a22a上に窒化シリコン膜が堆積され、パッシベーション膜a22が形成される。前述のカバー膜a22aは、最終形態において、パッシベーション膜a22と一体化し、このパッシベーション膜a22の一部を構成する。ヒューズ膜Fおよびその下層の抵抗体膜a20の切断後に形成されたパッシベーション膜a22は、ヒューズ膜Fおよびその下層の抵抗体膜a20の溶断の際に同時に破壊されたカバー膜a22aの開口a22b内に入り込み、ヒューズ膜Fおよびその下層の抵抗体膜a20の切断面を保護する。従って、パッシベーション膜a22は、ヒューズ膜Fの切断箇所に異物が入り込んだり水分が進入したりすることを防ぐ。パッシベーション膜a22は、全体で、たとえば1000~20000Å程度の厚みであればよく、たとえば8000Å程度の膜厚を有するように形成されてもよい。また、上述のように、パッシベーション膜a22はシリコン酸化膜であってもよい。
ステップS12:次いで、図34(C)に示すように、全面に樹脂膜a23が塗布される。樹脂膜a23としては、たとえば感光性のポリイミドの塗布膜a23が用いられる。
ステップS13:この樹脂膜a23に対して、前記第1接続電極a12、第2接続電極a13の開口に対応した領域に対する露光工程、およびその後の現像工程を行うことによって、フォトリソグラフィによる樹脂膜のパターニングを行うことができる。これにより、樹脂膜a23に第1接続電極a12および第2接続電極a13のためのパッド開口が形成される。
ステップS14:その後、樹脂膜a23を硬化するための熱処理(ポリイミドキュア)が行われ、熱処理によりポリイミド膜a23が安定化される。熱処理は、例えば170℃~700℃程度の温度で行ってもよい。その結果、抵抗体(抵抗体膜a20およびパターニングされた配線膜a21)の特性が安定するというメリットもある。
ステップS15:次に、第1接続電極a12および第2接続電極a13を形成すべき位置に貫通孔を有するポリイミド膜a23をマスクとしてパッシベーション膜a22のエッチングが行われる。それによって、配線膜a21を第1接続電極a12の領域および第2接続電極a13の領域において露出させるパッド開口が形成される。パッシベーション膜a22のエッチングは、反応性イオンエッチング(RIE)によって行われてもよい。
ステップS16:2つのパッド開口から露出した配線膜a21にマルチプローブピンが接触され、チップ抵抗器の抵抗値が所望の抵抗値になっていることを確認するための抵抗値測定(アフター測定)が行われる。このように、アフター測定を行うこと、換言すれば、最初の測定(イニシャル測定)→ヒューズ膜Fの溶断(レーザーリペア)→アフター測定という一連の処理を行うことで、チップ抵抗器a10に対するトリミング処理能力が大幅に向上する。
ステップS17:2つのパッド開口内に、たとえば無電解めっき法によって、外部接続電極としての第1接続電極a12および第2接続電極a13を成長させる。
ステップS18:その後、ウエハ表面に配列形成された多数個(たとえば50万個)の各チップ抵抗器を個々のチップ抵抗器a10に分離するために、フォトリソグラフィによって第3のレジストパターンが形成される。レジスト膜はウエハの表面において、たとえば図36における各チップ抵抗器a10を保護すべく設けられ、各チップ抵抗器a10間がエッチングされるように形成される。
ステップS19:そしてプラズマダイシングが実行される。プラズマダイシングは、第3レジストパターンをマスクとしたエッチングであり、基板a11の表面から所定深さの溝が、各チップ抵抗器a10の間に形成される。その後レジスト膜が剥離される。
ステップS20:そして、たとえば図35(A)に示すように、表面に保護テープa100が貼着される。
ステップS21:次いで、シリコンウエハの裏面研削が行われて、チップ抵抗器は個々のチップ抵抗器a10に分離される(図35(A)(B))。
ステップS22:そして、図35(C)に示すように、裏面側にキャリアテープ(熱発泡シート)a200が貼られて、個々のチップ抵抗器に分離された多数個のチップ抵抗器a10は、キャリアテープa200上に配列された状態で保持される。一方で、表面に貼着された保護テープは取り除かれる(図35(D))。
ステップS23:熱発泡シートa200は、加熱されることによりその内部に含まれる熱発泡粒子201が膨らみ、それによりキャリアテープa200表面に接着されている各チップ抵抗器a10はキャリアテープa200から剥離されて個々に分離される(図35(E)(F))。
図37は、第1参考例のチップ抵抗器が用いられる電子機器の一例であるスマートフォンの外観を示す斜視図である。スマートフォンa201は、扁平な直方体形状の筐体a202の内部に電子部品を収納して構成されている。筐体a202は表側および裏側に長方形状の一対の主面を有しており、その一対の主面が4つの側面で結合されている。筐体a202の一つの主面には、液晶パネルや有機ELパネル等で構成された表示パネルa203の表示面が露出している。表示パネルa203の表示面は、タッチパネルを構成しており、使用者に対する入力インターフェースを提供している。
表示パネルa203は、筐体a202の一つの主面の大部分を占める長方形形状に形成されている。表示パネルa203の一つの短辺に沿うように、操作ボタンa204が配置されている。この実施形態では、複数(3つ)の操作ボタンa204が表示パネルa203の短辺に沿って配列されている。使用者は、操作ボタンa204およびタッチパネルを操作することによって、スマートフォンa201に対する操作を行い、必要な機能を呼び出して実行させることができる。
表示パネルa203の別の一つの短辺の近傍には、スピーカa205が配置されている。スピーカa205は、電話機能のための受話口を提供するとともに、音楽データ等を再生するための音響化ユニットとしても用いられる。一方、操作ボタンa204の近くには、筐体a202の一つの側面にマイクロフォンa206が配置されている。マイクロフォンa206は、電話機能のための送話口を提供するほか、録音用のマイクロフォンとして用いることもできる。
図38は、筐体a202の内部に収容された電子回路アセンブリa210の構成を示す図解的な平面図である。電子回路アセンブリa210は、配線基板a211と、配線基板a211の実装面に実装された回路部品とを含む。複数の回路部品は、複数の集積回路素子(IC)a212-a220と、複数のチップ部品とを含む。複数のICは、伝送処理ICa212、ワンセグTV受信ICa213、GPS受信ICa214、FMチューナICa215、電源ICa216、フラッシュメモリa217、マイクロコンピュータa218、電源ICa219およびベースバンドICa220を含む。複数のチップ部品は、チップインダクタa221,a225,a235、チップ抵抗器a222,a224,a233、チップキャパシタa227,a230,a234、およびチップダイオードa228,a231を含む。チップ抵抗器a222,a224,a233は、第1参考例に係る構成のものである。
伝送処理ICa212は、表示パネルa203に対する表示制御信号を生成し、かつ表示パネルa203の表面のタッチパネルからの入力信号を受信するための電子回路を内蔵している。表示パネルa203との接続のために、伝送処理ICa212には、フレキシブル配線a209が接続されている。
ワンセグTV受信ICa213は、ワンセグ放送(携帯機器を受信対象とする地上デジタルテレビ放送)の電波を受信するための受信機を構成する電子回路を内蔵している。ワンセグTV受信ICa213の近傍には、複数のチップインダクタa221と、複数のチップ抵抗器a222とが配置されている。ワンセグTV受信ICa213、チップインダクタa221およびチップ抵抗器a222は、ワンセグ放送受信回路a223を構成している。チップインダクタa221およびチップ抵抗器a222は、正確に合わせ込まれたインダクタンスおよび抵抗をそれぞれ有し、ワンセグ放送受信回路a223に高精度な回路定数を与える。
GPS受信ICa214は、GPS衛星からの電波を受信してスマートフォンa201の位置情報を出力する電子回路を内蔵している。
FMチューナICa215は、その近傍において配線基板a211に実装された複数のチップ抵抗器a224および複数のチップインダクタa225とともに、FM放送受信回路a226を構成している。チップ抵抗器a224およびチップインダクタa225は、正確に合わせ込まれた抵抗値およびインダクタンスをそれぞれ有し、FM放送受信回路a226に高精度な回路定数を与える。
電源ICa216の近傍には、複数のチップキャパシタa227および複数のチップダイオードa228が配線基板a211の実装面に実装されている。電源ICa216は、チップキャパシタa227およびチップダイオードa228とともに、電源回路a229を構成している。 フラッシュメモリa217は、オペレーティングシステムプログラム、スマートフォンa201の内部で生成されたデータ、通信機能によって外部から取得したデータおよびプログラムなどを記録するための記憶装置である。
マイクロコンピュータa218は、CPU、ROMおよびRAMを内蔵しており、各種の演算処理を実行することにより、スマートフォンa201の複数の機能を実現する演算処理回路である。より具体的には、マイクロコンピュータa218の働きにより、画像処理や各種アプリケーションプログラムのための演算処理が実現されるようになっている。
電源ICa219の近くには、複数のチップキャパシタa230および複数のチップダイオードa231が配線基板a211の実装面に実装されている。電源ICa219は、チップキャパシタa230およびチップダイオードa231とともに、電源回路a232を構成している。
ベースバンドICa220の近くには、複数のチップ抵抗器a233、複数のチップキャパシタa234、および複数のチップインダクタa235が、配線基板a211の実装面に実装されている。ベースバンドICa220は、チップ抵抗器a233、チップキャパシタa234およびチップインダクタa235とともに、ベースバンド通信回路a236を構成している。ベースバンド通信回路a236は、電話通信およびデータ通信のための通信機能を提供する。
このような構成によって、電源回路a229,a232によって適切に調整された電力が、伝送処理ICa212、GPS受信ICa214、ワンセグ放送受信回路a223、FM放送受信回路a226、ベースバンド通信回路a236、フラッシュメモリa217およびマイクロコンピュータa218に供給される。マイクロコンピュータa218は、伝送処理ICa212を介して入力される入力信号に応答して演算処理を行い、伝送処理ICa212から表示パネルa203に表示制御信号を出力して表示パネルa203に各種の表示を行わせる。
タッチパネルまたは操作ボタンa204の操作によってワンセグ放送の受信が指示されると、ワンセグ放送受信回路a223の働きによってワンセグ放送が受信される。そして、受信された画像を表示パネルa203に出力し、受信された音声をスピーカa205から音響化させるための演算処理が、マイクロコンピュータa218によって実行される。
また、スマートフォンa201の位置情報が必要とされるときには、マイクロコンピュータa218は、GPS受信ICa214が出力する位置情報を取得し、その位置情報を用いた演算処理を実行する。
さらに、タッチパネルまたは操作ボタンa204の操作によってFM放送受信指令が入力されると、マイクロコンピュータa218は、FM放送受信回路a226を起動し、受信された音声をスピーカa205から出力させるための演算処理を実行する。
フラッシュメモリa217は、通信によって取得したデータの記憶や、マイクロコンピュータa218の演算や、タッチパネルからの入力によって作成されたデータを記憶するために用いられる。マイクロコンピュータa218は、必要に応じて、フラッシュメモリa217に対してデータを書き込み、またフラッシュメモリa217からデータを読み出す。
電話通信またはデータ通信の機能は、ベースバンド通信回路a236によって実現される。マイクロコンピュータa218は、ベースバンド通信回路a236を制御して、音声またはデータを送受信するための処理を行う。
<第2参考例に係る発明>
(1)第2参考例に係る発明の特徴
たとえば、第2参考例に係る発明の特徴は、以下のB1~B16である。
(B1)基板と、前記基板上に形成された第1電極および第2電極と、基板上に形成され正の抵抗温度係数を有する第1材料からなる第1抵抗体膜、および前記第1抵抗体膜に接するように積層された第1配線膜を有する複数の第1抵抗体を含む第1抵抗回路網と、基板上に形成され負の抵抗温度係数を有する第2材料からなる第2抵抗体膜、および前記第2抵抗体膜に接するように積層された第2配線膜を有する複数の第2抵抗体を含み、前記第1抵抗回路網に接続された第2抵抗回路網と、前記第1電極に前記複数の第1抵抗体をそれぞれ接続する切断可能な複数の第1ヒューズと、前記第2電極に前記複数の第2抵抗体をそれぞれ接続する切断可能な複数の第2ヒューズとを含む、チップ抵抗器。
この構成によれば、このチップ抵抗器では、一つまたは複数の第1ヒューズを選択して切断することにより、任意の第1抵抗体を第1抵抗回路網から切り離したり、第1抵抗回路網に組み込んだりすることができる。同様に、一つまたは複数の第2ヒューズを選択して切断することにより、任意の第2抵抗体を第2抵抗回路網から切り離したり、第2抵抗回路網に組み込んだりすることができる。このようにすることで、チップ抵抗器全体の抵抗値を任意の値に調整できるので、チップ抵抗器では、複数種類の抵抗値に、容易にかつ速やかに対応することができる。つまり、このチップ抵抗器では、同一設計構造で複数種類の要求抵抗値に容易に対応できる。さらに、正の抵抗温度係数を有する第1抵抗回路網と負の抵抗温度係数を有する第2抵抗回路網とを接続することによって、チップ抵抗器全体の抵抗温度係数の絶対値を小さくすることができる。これにより、チップ抵抗器の精度の向上を図ることができる。
(B2)前記第1抵抗体膜が、抵抗温度係数が正の値となるように酸素の組成比を制御したTiONまたはTiONSiからなり、前記第2抵抗体膜が、抵抗温度係数が負の値となるように酸素の組成比を制御したTiONまたはTiONSiからなる、B1に記載のチップ抵抗器。
この構成によれば、酸素の組成比を制御したTiONまたはTiONSiによって、抵抗温度係数が正の値となる第1抵抗体膜や、抵抗温度係数が負の値となる第2抵抗体膜を形成することができる。
(B3)抵抗温度係数の絶対値が300ppm/℃以下であるB1または2に記載のチップ抵抗器。
この構成によれば、チップ抵抗器全体の抵抗温度係数の絶対値が300ppm/℃以下と小さくなっているので、チップ抵抗器の精度の向上を図ることができる。
(B4)前記第1抵抗回路網および前記第2抵抗回路網を接続する第3電極をさらに含む、B1~B3のいずれか一項に記載のチップ抵抗器。
この構成によれば、第1電極と第3電極との間で第1抵抗回路網全体の抵抗値を測定し、第2電極と第3電極との間で第2抵抗回路網全体の抵抗値を測定することができる。これにより、チップ抵抗器全体の要求抵抗値に基づいて、第1抵抗回路網および第2抵抗回路網のそれぞれでトリミングの対象となる抵抗値を算出し、当該抵抗値を得るために切断すべき第1ヒューズおよび第2ヒューズを選択することができる。
(B5)前記第1電極および前記第2電極を露出させ、前記第1抵抗回路網、前記第2抵抗回路網および前記第3電極を覆う保護膜をさらに含む、B4に記載のチップ抵抗器。
この構成によれば、保護膜によって、第1抵抗回路網、第2抵抗回路網および第3電極を保護することができる。
(B6)前記複数の第1ヒューズおよび前記複数の第2ヒューズの少なくとも一つが切断されており、当該切断されたヒューズの切断面が前記保護膜によって覆われている、B5に記載のチップ抵抗器。
この構成によれば、ヒューズの切断箇所に異物が入り込んだり水分が侵入したりすることが保護膜によって防止されているので、チップ抵抗器の信頼性を向上させることができる。
(B7)前記保護膜が、SiNからなってもよい。
(B8)前記保護膜を覆う樹脂膜をさらに含む、B5~B7のいずれか一項に記載のチップ抵抗器。
この構成によれば、保護膜および樹脂膜によって、第1抵抗回路網、第2抵抗回路網および第3電極を二重に保護することができる。
(B9)前記樹脂膜が、ポリイミドからなってもよい。
(B10)前記樹脂膜が、前記第1電極および前記第2電極を露出させるように形成されている、B8またはB9に記載のチップ抵抗器。
この構成によれば、チップ抵抗器は、実装基板に実装されたときに、樹脂膜から露出された第1電極および第2電極によって、実装基板との電気的接続を達成することができる。
(B11)前記第1配線膜および前記第2配線膜が、Alからなってもよい。
(B12)前記第1ヒューズおよび前記第2ヒューズが、Alからなってもよい。
(B13)前記第1電極および前記第2電極のそれぞれが、Ni層と、Au層とを含み、前記Au層が最表面に露出している、B1~B12のいずれか一項に記載のチップ抵抗器。
この構成によれば、電極では、Ni層の表面がAu層によって覆われているので、Ni層が酸化することを防止できる。
(B14)前記第1電極および前記第2電極のそれぞれが、前記Ni層と前記Au層との間に介装されたPd層をさらに含む、B13に記載のチップ抵抗器。
この構成によれば、電極では、Au層を薄くすることによってAu層に貫通孔(ピンホール)ができてしまっても、Ni層とAu層との間に介装されたPd層が当該貫通孔を塞いでいるので、当該貫通孔からNi層が外部に露出されて酸化することを防止できる。
(B15)回路アセンブリは、以上のようなチップ抵抗器を備えることが好ましい。
(B16)電子機器は、以上のようなチップ抵抗器を備えることが好ましい。
(2)第2参考例に係る発明の実施形態
以下では、第2参考例の実施の形態を、添付図面を参照して詳細に説明する。なお、図39~図54で示した符号は、これらの図面でのみ有効であり、他の実施形態に使用されていても、当該他の実施形態の符号と同じ要素を示すものではない。
図39(a)は、第2参考例の一実施形態に係るチップ抵抗器の構成を説明するための模式的な斜視図である。
このチップ抵抗器b1は、微小なチップ部品であり、図39(a)に示すように、直方体形状をなしている。チップ抵抗器b1の平面形状は、直交する二辺(長辺b81、短辺b82)がそれぞれ0.4mm以下、0.2mm以下の矩形である。好ましくは、チップ抵抗器b1の寸法に関し、長さL(長辺b81の長さ)が約0.3mmであり、幅W(短辺b82の長さ)が約0.15mmであり、厚さTが約0.1mmである。
このチップ抵抗器b1は、基板上に多数個のチップ抵抗器b1を格子状に形成してから当該基板に溝を形成した後、裏面研磨(または当該基板を溝で分断)して個々のチップ抵抗器b1に分離することによって得られる。
チップ抵抗器b1は、チップ抵抗器b1の本体を構成する基板b2と、一対の外部接続電極となる第1電極b3および第2電極b4と、第1電極b3および第2電極b4によって外部接続される素子b5とを主に備えている。
基板b2は、略直方体のチップ形状である。基板b2において図39(a)における上面は、表面b2Aである。表面b2Aは、基板b2において素子b5が形成される表面であり、略長方形状である。基板b2の厚さ方向において表面b2Aとは反対側の面は、裏面b2Bである。表面b2Aと裏面b2Bとは、ほぼ同寸法かつ同形状であり、互いに平行である。表面b2Aにおける一対の長辺b81および短辺b82によって区画された矩形状の縁を、周縁部b85ということにし、裏面b2Bにおける一対の長辺b81および短辺b82によって区画された矩形状の縁を、周縁部b90ということにする。表面b2A(裏面b2B)に直交する法線方向から見ると、周縁部b85と周縁部b90とは、重なっている。
基板b2は、表面b2Aおよび裏面b2B以外に、複数の側面(側面b2C、側面b2D、側面b2Eおよび側面b2F)を有している。当該複数の側面は、表面b2Aおよび裏面b2Bのそれぞれに交差(詳しくは、直交)して延びて、表面b2Aおよび裏面b2Bの間を繋いでいる。
側面b2Cは、表面b2Aおよび裏面b2Bにおける長手方向一方側(図39(a)における左手前側)の短辺b82間に架設されていて、側面b2Dは、表面b2Aおよび裏面b2Bにおける長手方向他方側(図39(a)における右奥側)の短辺b82間に架設されている。側面b2Cおよび側面b2Dは、当該長手方向における基板b2の両端面である。側面b2Eは、表面b2Aおよび裏面b2Bにおける短手方向一方側(図39(a)における左奥側)の長辺b81間に架設されていて、側面b2Fは、表面b2Aおよび裏面b2Bにおける短手方向他方側(図39(a)における右手前側)の長辺b81間に架設されている。側面b2Eおよび側面b2Fは、当該短手方向における基板b2の両端面である。側面b2Cおよび側面b2Dのそれぞれは、側面b2Eおよび側面b2Fのそれぞれと交差(詳しくは、直交)している。そのため、表面b2A~側面b2Fにおいて隣り合うもの同士が直角を成している。
基板b2では、表面b2Aおよび側面b2C~2Fのそれぞれの全域がパッシベーション膜b23(保護膜)で覆われている。そのため、厳密には、図39(a)では、表面b2Aおよび側面b2C~b2Fのそれぞれの全域は、パッシベーション膜b23の内側(裏側)に位置していて、外部に露出されていない。さらに、チップ抵抗器b1は、樹脂膜b24を有している。樹脂膜b24は、表面b2A上のパッシベーション膜b23の全域(周縁部b85およびその内側領域)を覆っている。パッシベーション膜b23および樹脂膜b24については、以降で詳説する。
第1電極b3および第2電極b4は、基板b2の表面b2A上において周縁部b85よりも内側の領域(周縁部b85から間隔を開けた位置)に形成されていて、表面b2A上の樹脂膜b24から突出して部分的に露出されている。換言すれば、樹脂膜b24は、第1電極b3および第2電極b4を露出させた状態で表面b2A(厳密には表面b2A上のパッシベーション膜b23)を覆っている。第1電極b3および第2電極b4のそれぞれは、たとえば、Ni(ニッケル)、Pd(パラジウム)およびAu(金)をこの順番で表面b2A上に積層することによって構成されている。第1電極b3および第2電極b4は、表面b2Aの長手方向に互いに間隔を開けて配置されており、表面b2Aの短手方向において長手の長方形状である。図39(a)では、表面b2Aにおいて、側面b2C寄りの位置に第1電極b3が設けられ、側面b2D寄りの位置に第2電極b4が設けられている。第1電極b3および第2電極b4は、前述した法線方向から見た平面視において、ほぼ同寸法かつ同形状である。
素子b5は、回路素子であって、基板b2の表面b2Aにおける第1電極b3と第2電極b4との間の領域に形成されていて、パッシベーション膜b23および樹脂膜b24によって上から被覆されている。この実施形態の素子b5は、抵抗b56である。抵抗b56は、等しい抵抗値を有する複数個の(単位)抵抗体Rを表面b2A上でマトリックス状に配列した抵抗回路網によって構成されている。抵抗体Rは、TiON(酸化窒化チタン)またはTiONSi(TiSiON)からなる。
チップ抵抗器b1は、第1電極b3および第2電極b4の他に、第3電極b6を含んでいる。第3電極b6は、表面b2A上に形成されていて、表面b2Aの短手方向において長手の長方形状である。図39(a)では、第3電極b6の長手方向寸法は、第1電極b3および第2電極b4のそれぞれの長手方向寸法とほぼ同じであり、第3電極b6の短手方向寸法は、第1電極b3および第2電極b4のそれぞれの短手方向寸法よりも小さく、たとえば、第1電極b3および第2電極b4のそれぞれの短手方向寸法の半分程度である。第3電極b6は、第1電極b3および第2電極b4よりも薄い。
第3電極b6は、表面b2Aにおいて第1電極b3と第2電極b4との間かつ、第1電極b3および第2電極b4のそれぞれから等しい距離を隔てた位置に配置されている。これにより、表面b2A上の素子b5(抵抗b56)は、第3電極b3によって、第1電極b3側の第1抵抗回路網b31と、第2電極b4側の第2抵抗回路網b32とに分割されている。
第1抵抗回路網b31は、後述する配線膜b22に電気的に接続されていて、配線膜b22を介して第1電極b3と第3電極b6とに電気的に接続されている。第2抵抗回路網b32は、配線膜b22に電気的に接続されていて、配線膜b22を介して第2電極b4と第3電極b6とに電気的に接続されている。つまり、第3電極b6は、第1抵抗回路網b31と第2抵抗回路網b32との間に介在されていて、第1抵抗回路網b31および第2抵抗回路網b32を接続している。換言すれば、第1抵抗回路網b31と第2抵抗回路網b32とは、第3電極b6を介して互いに接続されている。
前述したように第1電極b3および第2電極b4が樹脂膜b24から部分的に露出されているのに対して、第1電極b3および第2電極b4よりも薄い第3電極b6は、パッシベーション膜b23および樹脂膜b24によって上から被覆されていて、外部に露出されていない。
図39(b)は、チップ抵抗器が実装基板に実装された状態の回路アセンブリをチップ抵抗器の長手方向に沿って切断したときの模式的な断面図である。なお、図39(b)では、要部のみを断面で示している。
図39(b)に示すように、チップ抵抗器b1は、実装基板b9に実装される。この状態におけるチップ抵抗器b1および実装基板b9は、回路アセンブリb100を構成している。図39(b)における実装基板b9の上面は、実装面b9Aである。実装面b9Aには、実装基板b9の内部回路(図示せず)に接続された一対(2つ)のランドb88が形成されている。各ランドb88は、たとえば、Cuからなる。各ランドb88の表面には、半田b13が当該表面から突出するように設けられている。
チップ抵抗器b1を実装基板b9に実装する場合、自動実装機(図示せず)の吸着ノズルb91をチップ抵抗器b1の裏面b2Bに吸着してから吸着ノズルb91を動かすことによって、チップ抵抗器b1を搬送する。このとき、吸着ノズルb91は、裏面b2Bの長手方向における略中央部分に吸着する。
そして、チップ抵抗器b1を吸着した吸着ノズルb91を実装基板b9まで移動させる。このとき、チップ抵抗器b1の表面b2Aと実装基板b9の実装面b9Aとが互いに対向する。この状態で、吸着ノズルb91を移動させて実装基板b9に押し付け、チップ抵抗器b1において、第1電極b3を一方のランドb88の半田b13に接触させ、第2電極b4を他方のランドb88の半田b13に接触させる。次いで、半田b13を加熱すると、半田b13が溶融する。その後、半田b13が冷却されて固まると、第1電極b3と当該一方のランドb88とが半田b13を介して接合し、第2電極b4と当該他方のランドb88とが半田b13を介して接合する。つまり、2つのランドb88のそれぞれが、第1電極b3および第2電極b4において対応する電極に半田接合される。これにより、実装基板b9へのチップ抵抗器b1の実装(フリップチップ接続)が完了して、回路アセンブリb100が完成する。なお、外部接続電極として機能する第1電極b3および第2電極b4は、半田濡れ性の向上および信頼性の向上のために、金(Au)で形成するか、または、後述するように表面に金メッキを施すことが望ましい。
次に、チップ抵抗器b1の構成をさらに詳しく説明する。
図40は、チップ抵抗器の平面図であり、第1電極、第2電極、第3電極および素子の配置関係ならびに素子の平面視の構成(レイアウトパターン)を示す図である。なお、説明の便宜上、図40では、チップ抵抗器b1の長さLと幅Wとの比率が、図39の場合と異なっている。
図40を参照して、素子b5における第1抵抗回路網b31および第2抵抗回路網b32のそれぞれは、一例として、行方向(基板b2の長手方向)に沿って配列された8個の抵抗体Rと、列方向(基板b2の幅方向)に沿って配列された44個の抵抗体Rとで構成された合計352個の抵抗体Rを有している。これらの抵抗体Rは、第1抵抗回路網b31および第2抵抗回路網b32のそれぞれを構成する複数の素子要素である。ここで、抵抗体Rの特性(後述する抵抗温度係数)は、第1抵抗回路網b31および第2抵抗回路網b32のそれぞれにおいて異なっている。そのため、以下では、第1抵抗回路網b31を構成する複数の抵抗体Rのそれぞれを第1抵抗体R1といい、第2抵抗回路網b32を構成する複数の抵抗体Rのそれぞれを第2抵抗体R2ということがある。
第1抵抗回路網b31および第2抵抗回路網b32のそれぞれでは、これら多数個の抵抗体Rが1個~64個の所定個数毎にまとめられて電気的に接続されることによって、複数種類の抵抗回路が形成されている。形成された複数種類の抵抗回路は、導体膜D(導体で形成された配線膜)で所定の態様に接続されている。さらに、基板b2の表面b2Aには、抵抗回路を素子b5(第1抵抗回路網b31および第2抵抗回路網b32のどちらか対応する方)に対して電気的に組み込んだり、または、素子b5から電気的に分離したりするために切断(溶断)可能な複数のヒューズFが設けられている。複数のヒューズFおよび導体膜Dは、第1電極b3および第2電極b4のそれぞれの内側辺沿いに、配置領域が直線状になるように配列されている。より具体的には、第1電極b3および第2電極b4のそれぞれの内側辺沿いにおいて、複数のヒューズFおよび導体膜Dが隣接するように配置され、その配列方向が直線状になっている。第1電極b3の内側辺沿いの複数のヒューズF(「第1ヒューズF1」ということがある)は、複数種類の抵抗回路(抵抗回路毎の複数の第1抵抗体R1)を第1電極b3(第1電極b3と第3電極b6との間)に対してそれぞれ切断可能(切り離し可能)に接続している。第2電極b4の内側辺沿いの複数のヒューズF(「第2ヒューズF2」ということがある)は、複数種類の抵抗回路(抵抗回路毎の複数の第2抵抗体R2)を第2電極b4(第2電極b4と第3電極b6との間)に対してそれぞれ切断可能(切り離し可能)に接続している。
図41Aは、図40に示す素子の一部分を拡大して描いた平面図である。図41Bは、素子における抵抗体の構成を説明するために描いた図41AのB-Bに沿う長さ方向の縦断面図である。図41Cは、素子における抵抗体の構成を説明するために描いた図41AのC-Cに沿う幅方向の縦断面図である。
図41A、図41Bおよび図41Cを参照して、抵抗体Rの構成について説明をする。
チップ抵抗器b1は、前述した配線膜b22、パッシベーション膜b23および樹脂膜b24の他に、絶縁層b20と抵抗体膜b21とをさらに備えている(図41Bおよび図41C参照)。絶縁層b20、抵抗体膜b21、配線膜b22、パッシベーション膜b23および樹脂膜b24は、基板b2(表面b2A)上に形成されている。
絶縁層b20は、SiO(酸化シリコン)からなる。絶縁層b20は、基板b2の表面b2Aの全域を覆っている。絶縁層b20の厚さは、約10000Åである。
抵抗体膜b21は、絶縁層b20上に形成されている。抵抗体膜b21が抵抗体Rを構成することから、抵抗体膜b21についても、抵抗体Rと同様に、第1抵抗回路網b31の抵抗体膜b21を第1抵抗体膜b21Aといい、第2抵抗回路網b32の抵抗体膜b21を第2抵抗体膜b21Bということがある(後述する図43参照)。
抵抗体膜b21は、TiN、TiONまたはTiONSiにより形成されている。抵抗体膜b21の厚さは、約2000Åである。抵抗体膜b21は、第1電極b3と第3電極b6との間や第2電極b4と第3電極b6との間を平行に直線状に延びる複数本の抵抗体膜(以下「抵抗体膜ラインb21L」という)を構成していて、抵抗体膜ラインb21Lは、ライン方向に所定の位置で切断されている場合がある(図41A参照)。
抵抗体膜ラインb21L上には、配線膜b22が積層されている。配線膜b22は、Al(アルミニウム)またはアルミニウムとCu(銅)との合金(AlCu合金)からなる。配線膜b22の厚さは、約8000Åである。配線膜b22は、抵抗体膜ラインb21L上に、ライン方向に一定間隔Rを開けて積層されていて、抵抗体膜ラインb21Lに接している。配線膜b22についても、抵抗体膜b21と同様に、第1抵抗回路網b31の配線膜b22を第1配線膜b22Aといい、第2抵抗回路網b32の配線膜b22を第2配線膜b22Bということがある。そのため、第1抵抗回路網b31では、第1配線膜b22Aが第1抵抗体膜b21Aの抵抗体膜ラインb21Lに接するように積層されていて、第2抵抗回路網b32では、第2配線膜b22Bが第2抵抗体膜b21Bの抵抗体膜ラインb21Lに接するように積層されている(図43参照)。ただし、この実施形態では、第1配線膜b22Aと第2配線膜b22Bとは同じ材料(Al)で形成されていて、第1配線膜b22Aおよび第2配線膜b22Bに特性上の違いはない。
この構成の抵抗体膜ラインb21Lおよび配線膜b22の電気的特徴を回路記号で示すと、図42の通りである。すなわち、図42(a)に示すように、所定間隔Rの領域の抵抗体膜ラインb21L部分が、それぞれ、一定の抵抗値rを有する1つの抵抗体Rを形成している。
そして、配線膜b22が積層された領域では、配線膜b22が隣り合う抵抗体R同士を電気的に接続することによって、当該配線膜b22で抵抗体膜ラインb21Lが短絡されている。よって、図42(b)に示す抵抗rの抵抗体Rの直列接続からなる抵抗回路が形成されている。
また、隣接する抵抗体膜ラインb21L同士は抵抗体膜b21および配線膜b22で接続されているから、図41Aに示す素子b5における第1抵抗回路網b31および第2抵抗回路網b32のそれぞれは、図42(c)に示す(前述した抵抗体Rの単位抵抗からなる)抵抗回路を構成している。このように、抵抗体膜b21および配線膜b22は、抵抗体Rや抵抗回路(つまり素子b5における第1抵抗回路網b31および第2抵抗回路網b32のそれぞれ)を構成している。そして、各抵抗体Rは、抵抗体膜ラインb21L(抵抗体膜b21)と、抵抗体膜ラインb21L上にライン方向に一定間隔をあけて積層された複数の配線膜b22とを有している。特に、第1抵抗回路網b31では、第1抵抗体R1が、第1抵抗体膜b21Aおよび第1配線膜b22Aを有していて、第2抵抗回路網b32では、第2抵抗体R2が、第2抵抗体膜b21Bおよび第2配線膜b22Bを有している(図43参照)。そして、第1抵抗回路網b31および第2抵抗回路網b32のそれぞれでは、配線膜b22が積層されていない一定間隔R部分の抵抗体膜ラインb21Lが、1個の抵抗体Rを構成している。抵抗体Rを構成している部分における抵抗体膜ラインb21Lは、その形状および大きさが全て等しい。よって、基板b2上にマトリックス状に配列された多数個の抵抗体Rは、等しい抵抗値を有している。
また、抵抗体膜ラインb21L上に積層された配線膜b22は、抵抗体Rを形成するとともに、複数個の抵抗体Rを接続して抵抗回路を構成するための導体膜Dの役目も果たしている(図40参照)。
図43(a)は、図40に示すチップ抵抗器の平面図の一部分を拡大して描いたヒューズを含む領域の部分拡大平面図であり、図43(b)は、図43(a)のB-Bに沿う断面構造を示す図である。
図43(a)および(b)に示すように、第1抵抗回路網b31および第2抵抗回路網b32のそれぞれでは、前述したヒューズFおよび導体膜Dも、抵抗体Rを形成する抵抗体膜b21上に積層された配線膜b22により形成されている。すなわち、抵抗体Rを形成する抵抗体膜ラインb21L上に積層された配線膜b22と同じレイヤーに、配線膜b22と同じ金属材料であるAlまたはAlCu合金によってヒューズFおよび導体膜Dが形成されている。なお、配線膜b22は、前述したように、抵抗回路を形成するために、複数個の抵抗体Rを電気的に接続する導体膜Dとしても用いられている。
つまり、抵抗体膜b21上に積層された同一レイヤーにおいて、抵抗体Rを形成するための配線膜や、ヒューズF(第1ヒューズF1および第2ヒューズF2)や、導体膜Dや、さらには、素子b5(第1抵抗回路網b31および第2抵抗回路網b32)を第1電極b3および第2電極b4に接続するための配線膜が、配線膜b22として、同一の金属材料(AlまたはAlCu合金)を用いて形成されている。なお、ヒューズFを配線膜b22と異ならせている(区別している)のは、ヒューズFが切断しやすいように細く形成されていること、および、ヒューズFの周囲に他の回路要素が存在しないように配置されていることによるからである。
ここで、配線膜b22において、ヒューズF(第1フューズF1および第2フューズF2)が配置された領域を、トリミング対象領域Xということにする(図40および図43(a)参照)。トリミング対象領域Xは、第1電極b3および第2電極b4のそれぞれの内側辺沿いの直線状領域であって、トリミング対象領域Xには、ヒューズFだけでなく、導体膜Dも配置されている。また、トリミング対象領域Xの配線膜b22の下方にも抵抗体膜b21が形成されている(図43(b)参照)。そして、ヒューズFは、配線膜b22において、トリミング対象領域X以外の部分よりも配線間距離が大きい(周囲から離された)配線である。
なお、ヒューズFは、配線膜b22の一部だけでなく、抵抗体R(抵抗体膜b21)の一部と抵抗体膜b21上の配線膜b22の一部とのまとまり(ヒューズ素子)を指していてもよい。
また、ヒューズFは、導体膜Dと同一のレイヤーを用いる場合のみを説明したが、導体膜Dでは、その上に更に別の導体膜を積層するようにし、導体膜D全体の抵抗値を下げるようにしてもよい。なお、この場合であっても、ヒューズFの上に導体膜を積層しなければ、ヒューズFの溶断性が悪くなることはない。
また、図43(b)を参照して、前述した抵抗体膜b21は、第1抵抗回路網b31と第2抵抗回路網b32との境界において途切れていて、配線膜b22は、当該境界を塞ぐように絶縁層b20上に直接積層され、基板b2の短手方向へ直線状に延びている。配線膜b22において当該境界を塞いでいる部分は、前述した第3電極b6である。
また、図43では、一例として、図43(a)のB-B上に位置する第2ヒューズF2が切断された状態を示している。図43(b)に示すように、切断された第2ヒューズF2の切断箇所には、パッシベーション膜b23が入り込んでいて、第2ヒューズF2の切断面FMは、パッシベーション膜b23によって覆われている。
図44は、第2参考例の実施形態に係る素子の電気回路図である。
図44を参照して、素子b5における第1抵抗回路網b31および第2抵抗回路網b32のそれぞれは、基準抵抗回路R8と、抵抗回路R64、2つの抵抗回路R32、抵抗回路R16、抵抗回路R8、抵抗回路R4、抵抗回路R2、抵抗回路R1、抵抗回路R/2、抵抗回路R/4、抵抗回路R/8、抵抗回路R/16、抵抗回路R/32とを第1電極b3または第2電極b4からこの順番で直列接続することによって構成されている。基準抵抗回路R8および抵抗回路R64~R2のそれぞれは、自身の末尾の数(R64の場合には「64」)と同数の抵抗体Rを直列接続することで構成されている。抵抗回路R1は、1つの抵抗体Rで構成されている。抵抗回路R/2~R/32のそれぞれは、自身の末尾の数(R/32の場合には「32」)と同数の抵抗体Rを並列接続することで構成されている。抵抗回路の末尾の数の意味については、後述する図45および図46においても同じである。
そして、基準抵抗回路R8以外の抵抗回路R64~抵抗回路R/32のそれぞれに対して、ヒューズFが1つずつ並列的に接続されている。ヒューズF同士は、直接または導体膜D(図43(a)参照)を介して直列に接続されている。
図44に示すように全てのヒューズFが溶断されていない状態では、第1抵抗回路網b31および第2抵抗回路網b32は、第1電極b3および第3電極b6間に設けられた基準抵抗回路R8(8個の抵抗体Rの直列接続からなる)と第2電極b4および第3電極b6間に設けられた別の基準抵抗回路R8とを直列接続した抵抗回路を構成している。たとえば、1個の抵抗体Rの抵抗値rをr=8Ωとすれば、8r=64Ωの抵抗回路(基準抵抗回路R8)を2つ直列接続したものにより第1電極b3および第2電極b4が接続されたチップ抵抗器b1が構成されている。
また、第1抵抗回路網b31および第2抵抗回路網b32のそれぞれでは、全てのヒューズFが溶断されていない状態では、基準抵抗回路R8以外の複数種類の抵抗回路は、短絡された状態となっている。つまり、第1抵抗回路網b31および第2抵抗回路網b32のそれぞれでは、基準抵抗回路R8には、12種類13個の抵抗回路R64~R/32が直列に接続されているが、各抵抗回路は、それぞれ並列に接続されたヒューズFにより短絡されているので、電気的に見ると、各抵抗回路は素子b5(第1抵抗回路網b31および第2抵抗回路網b32)に組み込まれてはいない。
この実施形態に係るチップ抵抗器b1では、要求される抵抗値に応じて、ヒューズFを選択的に、たとえばレーザ光で溶断する。それにより、並列的に接続されたヒューズFが溶断された抵抗回路は、素子b5(第1抵抗回路網b31および第2抵抗回路網b32において対応する方)に組み込まれることになる。よって、素子b5の全体の抵抗値を、溶断されたヒューズFに対応する抵抗回路が直列に接続されて組み込まれた抵抗値とすることができる。
特に、複数種類の抵抗回路は、等しい抵抗値を有する抵抗体Rが、直列に1個、2個、4個、8個、16個、32個…と、公比が2となる等比数列的に抵抗体Rの個数が増加されて接続された複数種類の直列抵抗回路ならびに等しい抵抗値の抵抗体Rが並列に2個、4個、8個、16個…と、公比が2となる等比数列的に抵抗体Rの個数が増加されて接続された複数種類の並列抵抗回路を備えている。そのため、ヒューズF(前述したヒューズ素子も含む)を選択的に溶断することにより、素子b5(抵抗b56)全体の抵抗値を、細かく、かつデジタル的に、任意の抵抗値となるように調整して、チップ抵抗器b1において所望の値の抵抗を発生させることができる。
図45は、第2参考例の他の実施形態に係る素子の電気回路図である。
図44に示すように基準抵抗回路R8および抵抗回路R64~抵抗回路R/32を直列接続して第1抵抗回路網b31および第2抵抗回路網b32のそれぞれを構成する代わりに、図45に示すように第1抵抗回路網b31および第2抵抗回路網b32のそれぞれを構成しても構わない。詳しくは、第1電極b3または第2電極b4と第3電極b6との間で、基準抵抗回路R/16と、12種類の抵抗回路R/16、R/8、R/4、R/2、R1、R2、R4、R8、R16、R32、R64、R128の並列接続回路との直列接続回路によって第1抵抗回路網b31および第2抵抗回路網b32のそれぞれを構成してもよい。
この場合、第1抵抗回路網b31および第2抵抗回路網b32のそれぞれにおいて、基準抵抗回路R/16以外の12種類の抵抗回路には、それぞれ、ヒューズFが直列に接続されている。全てのヒューズFが溶断されていない状態では、各抵抗回路は素子b5(第1抵抗回路網b31および第2抵抗回路網b32)に対して電気的に組み込まれている。要求される抵抗値に応じて、ヒューズFを選択的に、たとえばレーザ光で溶断すれば、溶断されたヒューズFに対応する抵抗回路(ヒューズFが直列に接続された抵抗回路)は、素子b5(第1抵抗回路網b31および第2抵抗回路網b32において対応する方)から電気的に分離されるので、チップ抵抗器b1全体の抵抗値を調整することができる。
図46は、第2参考例のさらに他の実施形態に係る素子の電気回路図である。
図46に示す素子b5の特徴は、複数種類の抵抗回路の直列接続と、複数種類の抵抗回路の並列接続とを直列に接続することで第1抵抗回路網b31および第2抵抗回路網b32のそれぞれが構成されていることである。第1抵抗回路網b31および第2抵抗回路網b32のそれぞれにおいて、直列接続される複数種類の抵抗回路には、先の実施形態と同様、抵抗回路毎に、並列にヒューズFが接続されていて、直列接続された複数種類の抵抗回路は、全てヒューズFで短絡状態とされている。従って、ヒューズFを溶断すると、その溶断されるヒューズFで短絡されていた抵抗回路が、素子b5に電気的に組み込まれることになる。
一方、第1抵抗回路網b31および第2抵抗回路網b32のそれぞれにおいて、並列接続された複数種類の抵抗回路には、それぞれ、直列にヒューズFが接続されている。従って、ヒューズFを溶断することにより、溶断されたヒューズFが直列に接続されている抵抗回路を、抵抗回路の並列接続から電気的に切り離すことができる。
かかる構成とすれば、たとえば、1kΩ以下の小抵抗は並列接続側で作り、1kΩ以上の抵抗回路を直列接続側で作れば、数Ωの小抵抗から数MΩの大抵抗までの広範な範囲の抵抗回路を、等しい基本設計で構成した抵抗の回路網(第1抵抗回路網b31および第2抵抗回路網b32)を用いて作ることができる。つまりチップ抵抗器b1では、一つまたは複数のヒューズFを選択して切断することにより、複数種類の抵抗値に、容易にかつ速やかに対応することができる。換言すれば、抵抗値の異なる複数の抵抗体Rを組み合わせることによって、様々な抵抗値のチップ抵抗器b1を共通の設計で実現することができる。
以上のように、このチップ抵抗器b1では、トリミング対象領域Xにおいて、複数の抵抗体R(抵抗回路)の接続状態が変更可能である。
図47は、チップ抵抗器の模式的な断面図である。
次に、図47を参照して、チップ抵抗器b1についてさらに詳しく説明する。なお、説明の便宜上、図47では、前述した素子b5については簡略化して示しているとともに、基板b2以外の各要素にはハッチングを付している。
ここでは、前述したパッシベーション膜b23および樹脂膜b24について説明する。
パッシベーション膜b23は、たとえばSiN(窒化シリコン)からなり、その厚さは、1000Å~5000Å(ここでは、約3000Å)である。パッシベーション膜b23は、表面b2Aおよび側面b2C~b2Fのそれぞれにおける全域に亘って設けられている。表面b2A上のパッシベーション膜b23は、抵抗体膜b21および抵抗体膜b21上の各配線膜b22(つまり、素子b5であって第1抵抗回路網b31および第2抵抗回路網b32の両方)を表面(図47の上側)から被覆していて、素子b5における各抵抗体Rの上面を覆っている。そのため、パッシベーション膜b23は、前述したトリミング対象領域Xにおける配線膜b22(ヒューズF)も覆っている(図43(b)参照)。また、パッシベーション膜b23は、素子b5(配線膜b22および抵抗体膜b21)に接しており、抵抗体膜b21以外の領域では絶縁層b20にも接している。これにより、表面b2A上のパッシベーション膜b23は、素子b5(第1抵抗回路網b31および第2抵抗回路網b32)、ヒューズF、第3電極b6および絶縁層b20の上から表面b2A全域を覆っている。そのため、パッシベーション膜b23によって、第1抵抗回路網b31、第2抵抗回路網b32および第3電極b6を保護することができる。また、表面b2Aでは、パッシベーション膜b23によって、抵抗体R間における配線膜b22以外での短絡(隣り合う抵抗体膜ラインb21L間における短絡)が防止されている。
一方、側面b2C~b2Fのそれぞれに設けられたパッシベーション膜b23は、側面b2C~b2Fのそれぞれを保護する保護層として機能している。側面b2C~b2Fのそれぞれと表面b2Aとの境界は、前述した周縁部b85であるが、パッシベーション膜b23は、当該境界(周縁部b85)も覆っている。パッシベーション膜b23において、周縁部b85を覆っている部分(周縁部b85に重なっている部分)を端部b23Aということにする。なお、パッシベーション膜b23は極めて薄い膜なので、本実施形態では、側面b2C~b2Fのそれぞれを覆うパッシベーション膜b23を、基板b2の一部とみなすことにする。そのため、側面b2C~b2Fのそれぞれを覆うパッシベーション膜b23を、側面b2C~b2Fそのものとみなすことにしている。
樹脂膜b24は、パッシベーション膜b23とともにチップ抵抗器b1の表面b2Aを保護するものであり、ポリイミド等の樹脂からなる。樹脂膜b24の厚みは、約5μmである。
樹脂膜b24は、表面b2A上のパッシベーション膜b23上に形成されていて、パッシベーション膜b23の表面(パッシベーション膜b23に被覆された抵抗体膜b21および配線膜b22も含む)の全域を被覆している。そのため、パッシベーション膜b23および樹脂膜b24によって、第1抵抗回路網b31、第2抵抗回路網b32および第3電極b6を二重に保護することができる。樹脂膜b24の周縁部は、平面視において、パッシベーション膜b23の端部b23A(表面b2Aの周縁部b85)と一致している。
樹脂膜b24において、平面視で離れた2つの位置には、開口b25が1つずつ形成されている。各開口b25は、樹脂膜b24およびパッシベーション膜b23を、それぞれの厚さ方向において連続して貫通する貫通孔である。そのため、開口b25は、樹脂膜b24だけでなくパッシベーション膜b23にも形成されている。各開口b25からは、配線膜b22の一部が露出されている。配線膜b22において各開口b25から露出された部分は、外部接続用のパッド領域b22Pとなっている。
2つの開口b25のうち、一方の開口b25は、第1電極b3によって埋め尽くされ、他方の開口b25は、第2電極b4によって埋め尽くされている。
ここで、第1電極b3および第2電極b4のそれぞれは、Ni層b33、Pd層b34およびAu層b35を表面b2A側からこの順で有している。そのため、第1電極b3および第2電極b4のそれぞれにおいて、Ni層b33とAu層b35との間にPd層b34が介装されている。第1電極b3および第2電極b4のそれぞれにおいて、Ni層b33は各接続電極の大部分を占めており、Pd層b34およびAu層b35は、Ni層b33に比べて格段に薄く形成されている。Ni層b33は、チップ抵抗器b1が実装基板b9に実装された際に(図39(b)参照)、各開口b25のパッド領域b22Pにおける配線膜b22のAlと、前述した半田b13とを中継する役割を有している。
このように、第1電極b3および第2電極b4では、Ni層b33の表面がAu層b35によって覆われているので、Ni層b33が酸化することを防止できる。また、第1電極b3および第2電極b4では、Au層b35を薄くすることによってAu層b35に貫通孔(ピンホール)ができてしまっても、Ni層b33とAu層b35との間に介装されたPd層b34が当該貫通孔を塞いでいるので、当該貫通孔からNi層b33が外部に露出されて酸化することを防止できる。
そして、第1電極b3および第2電極b4のそれぞれでは、Au層b35が、最表面に露出しており、樹脂膜b24の開口b25から外部を臨んでいる。第1電極b3は、一方の開口b25を介して、この開口b25におけるパッド領域b22Pに接触し、当該パッド領域b22Pにおいて配線膜b22に対して電気的に接続されている。また、第2電極b4は、他方の開口b25を介して、この開口b25におけるパッド領域b22Pに接触し、当該パッド領域b22Pにおいて配線膜b22に対して電気的に接続されている。第1電極b3および第2電極b4のそれぞれでは、Ni層b33がパッド領域b22Pに対して接続されている。これにより、第1電極b3および第2電極b4のそれぞれは、素子b5に対して電気的に接続されている。ここで、ここで、第1電極b3に接触しているパッド領域b22Pを第1電極b3の一部とみなすことにし、第2電極b4に接触しているパッド領域b22Pを第2電極b4の一部とみなすことにする。また、配線膜b22は、抵抗体Rのまとまり(抵抗b56)、第1電極b3、第2電極b4および第3電極b6のそれぞれに接続された配線を形成している。
このように、開口b25が形成された樹脂膜b24およびパッシベーション膜b23は、開口b25から第1電極b3および第2電極b4を露出させた状態で表面b2Aを覆っている。そのため、チップ抵抗器b1は、実装基板b9に実装されたときに、樹脂膜b24から露出された第1電極b3および第2電極b4によって、実装基板b9との電気的接続を達成することができる(図39(b)参照)。
そして、第1抵抗回路網b31および第2抵抗回路網b32の間に位置する配線膜b22(前述した第3電極b6)は、パッシベーション膜b23および樹脂膜b24によって覆われている。
図48A~図48Mは、図47に示すチップ抵抗器の製造方法を示す図解的な断面図である。
まず、図48Aに示すように、基板b2の元となる基層b30を用意する。この場合、基板b30の表面b30Aは、基板b2の表面b2Aであり、基板b30の裏面b30Bは、基板b2の裏面b2Bである。
そして、基板b30の表面b30Aを熱酸化して、表面b30AにSiO等からなる絶縁層b20を形成する。
次いで、絶縁層b20上に、レジストパターンb36を形成する。レジストパターンb36は、絶縁層b20において、前述した第2抵抗回路網b32および第3電極b6が形成される予定の領域を覆っていて、それ以外の領域(第1抵抗回路網b31が形成される予定の領域)は覆っていない。
次いで、スパッタリングにより、TiONまたはTiONSiの第1抵抗体膜b21Aを形成する。第1抵抗体膜b21Aは、レジストパターンb36が形成されている領域では、レジストパターンb36上に形成され、レジストパターンb36が形成されていない領域では、絶縁層b20上に形成される。ここでのスパッタリングは、酸素および窒素を流しながら行われる。この際、Tiのターゲットに対して窒素や酸素が衝突することで、Tiの原子がターゲットから弾き飛ばされる。Tiの原子と窒素原子や酸素原子が結合することによって、TiONが生成され、第1抵抗体膜b21Aとなって絶縁層b20上やレジストパターンb36上に付着する。この際、絶縁層b20に付着したTiONと、絶縁層b20下の基板b30(ここでは、Siからなるシリコン基板)のSiとが結合すると、絶縁層b20上には、TiONSiからなる第1抵抗体膜b21Aが形成される。
ここで、スパッタリング中に流す酸素の流量は、目標とする抵抗温度係数に応じて調整される。抵抗温度係数とは、抵抗体膜b21の温度特性の1つであり、抵抗体膜b21を構成する物質に専ら依存するものである。そのため、抵抗体膜b21が完成した後に、当該抵抗体膜b21の抵抗温度係数を調整することは困難である。そこで、抵抗体膜b21の形成中であるスパッタリング中において、酸素流量を調整することによって、抵抗体膜b21を構成するTiONまたはTiONSiの組成を調整して抵抗温度係数を所望の値となるように制御する。
具体的には、スパッタリング中での酸素流量を増やすと、その分、Ti原子と酸素原子との結合が促進されるので、完成した抵抗体膜b21のTiONまたはTiONSiにおける酸素の組成比が増加する。酸素の組成比(換言すれば、酸素流量)が増加するのに応じて、抵抗体膜b21では抵抗温度係数が低下する。つまり、酸素流量を調整することによって抵抗体Rの温度特性(抵抗温度係数)の制御が可能である。
ここでのスパッタリングの際、完成した第1抵抗体膜b21Aの抵抗温度係数が正の値(好ましくは、300ppm/℃以下の正の値)となるように、酸素流量が(少なくなるように)調整される。これにより、完成した第1抵抗体膜b21Aは、抵抗温度係数が正の値となるよう酸素の組成比が制御されたTiONまたはTiONSi(第1材料)からなる。
このように第1抵抗体膜b21Aを形成した後、別のスパッタリングによって、第1抵抗体膜b21Aに接するように第1抵抗体膜b21Aの上にアルミニウム(Al)の第1配線膜b22Aを積層する。
その後、レジストパターンb36とともに、レジストパターンb36上の第1抵抗体膜b21Aおよび第1配線膜b22Aをリフトオフ(除去)する。これにより、第1抵抗回路網b31が形成される予定の領域だけに、第1抵抗体膜b21Aおよび第1配線膜b22Aが残る。
その後、フォトリソグラフィプロセスを用い、たとえばRIE(Reactive Ion Etching:反応性イオンエッチング)等のドライエッチングによって、図48Bに示すように、第1抵抗体膜b21Aおよび第1配線膜b22Aを選択的に除去してパターニングする。これにより、平面視で、第1抵抗回路網b31が形成される予定の領域において、第1抵抗体膜b21Aが積層された一定幅の抵抗体膜ラインb21L(図41A参照)が一定間隔をあけて列方向に配列される構成を得る。このとき、部分的に抵抗体膜ラインb21Lおよび配線膜b22が切断された領域も形成されるとともに、前述したトリミング対象領域XにおいてヒューズFおよび導体膜Dが形成される(図40参照)。ここで、ドライエッチングによって、抵抗体膜ラインb21L(換言すれば、複数の抵抗体Rとなる部分)およびヒューズFを高精度に形成することができる。
続いて、たとえばウェットエッチングにより、第1抵抗体膜b21Aの抵抗体膜ラインb21Lの上に積層された第1配線膜b22Aを、図48Cに示すように選択的に除去する。この結果、第1抵抗体膜b21Aの抵抗体膜ラインb21L上に一定間隔Rをあけて配線膜b22が積層された構成の第1抵抗回路網b31が得られる。この際、第1抵抗体膜b21Aおよび第1配線膜b22Aが目標寸法で形成されたか否かを確かめるために、第1抵抗回路網b31全体の抵抗値を測定してもよい。
次いで、絶縁層b20および第1抵抗回路網b31上に、レジストパターンb37を形成する。レジストパターンb37は、絶縁層b20において、第1抵抗回路網b31が形成された領域と第3電極b6が形成される予定の領域とを覆っていて、それ以外の領域(第2抵抗回路網b32が形成される予定の領域)は覆っていない。
次いで、スパッタリングにより、TiONまたはTiONSiの第2抵抗体膜b21Bを形成する。第2抵抗体膜b21Bは、レジストパターンb37が形成されている領域では、レジストパターンb37上に形成され、レジストパターンb37が形成されていない領域では、絶縁層b20上に形成される。ここでのスパッタリングは、第1抵抗体膜b21Aを形成する場合のスパッタリングと同様である。そして、ここでのスパッタリングでは、第1抵抗体膜b21Aを形成する場合のスパッタリングと同様に、酸素流量が調整される。ただし、ここでのスパッタリングの際、第1抵抗体膜b21Aを形成する場合のスパッタリングとは異なり、完成した第2抵抗体膜b21Bの抵抗温度係数が負の値(好ましくは-300ppm/℃以上の負の値)となるように、酸素流量が(増えるように)調整される。これにより、完成した第2抵抗体膜b21Bは、抵抗温度係数が負の値となるよう酸素の組成比が制御されたTiONまたはTiONSi(第2材料)からなる。
以上のように、酸素の組成比を制御したTiONまたはTiONSiによって、抵抗温度係数が正の値となる第1抵抗体膜b21Aや、抵抗温度係数が負の値となる第2抵抗体膜b21Bを形成することができる。
そして、このように第2抵抗体膜b21Bを形成した後、別のスパッタリングによって、第2抵抗体膜b21Bに接するように第2抵抗体膜b21Bの上にアルミニウム(Al)の第2配線膜b22Bを積層する。
その後、レジストパターンb37とともに、レジストパターンb37上の第2抵抗体膜b21Bおよび第2配線膜b22Bをリフトオフ(除去)する。これにより、第2抵抗回路網b32が形成される予定の領域だけに、第2抵抗体膜b21Bおよび第2配線膜b22Bが残る。
その後、フォトリソグラフィプロセスを用い、たとえばRIE等のドライエッチングによって、図48Dに示すように、第2抵抗体膜b21Bおよび第2配線膜b22Bを選択的に除去してパターニングする。これにより、平面視で、第2抵抗回路網b32が形成される予定の領域だけに、第2抵抗体膜b21Bが積層された一定幅の抵抗体膜ラインb21L(図41A参照)が一定間隔をあけて列方向に配列される構成を得る。このとき、部分的に抵抗体膜ラインb21Lおよび配線膜b22が切断された領域も形成されるとともに、前述したトリミング対象領域XにおいてヒューズFおよび導体膜Dが形成される(図40参照)。
続いて、たとえばウェットエッチングにより、第2抵抗体膜b21Bの抵抗体膜ラインb21Lの上に積層された第2配線膜b22Bを、図48Eに示すように選択的に除去する。この結果、第2配線膜b22Bの抵抗体膜ラインb21L上に一定間隔Rをあけて配線膜b22が積層された構成の第2抵抗回路網b32が得られる。この際、第2抵抗体膜b21Bおよび第2配線膜b22Bが目標寸法で形成されたか否かを確かめるために、第2抵抗回路網b32全体の抵抗値を測定してもよい。
次いで、図48Fに示すように、絶縁層b20において第1抵抗回路網b31と第2抵抗回路網b32との境界に、アルミニウム(Al)の配線膜b22を積層する。この際、基板b30上において、当該領域以外の部分をレジストパターン(図示せず)で覆った状態でのAlのスパッタリングによって、当該境界に配線膜b22が積層される。当該境界に積層された配線膜b22は、第3電極b6となる。
第3電極b6が完成すると、第1抵抗回路網b31と第2抵抗回路網b32とが第3電極b6によって電気的に直列接続され、素子b5全体が完成したことになる。抵抗温度係数が正の値である第1抵抗回路網b31と、抵抗温度係数が負の値である第2抵抗回路網b32とが接続されていることによって、第1抵抗回路網b31の抵抗温度係数と第2抵抗回路網b32の抵抗温度係数とが差し引きされる。これにより、素子b5全体の抵抗温度係数の絶対値は、300ppm/℃以下と極めて小さくなっている。前述した酸素流量の調整によって抵抗温度係数の制御が可能ではあるが、酸素流量の調整(つまり抵抗体膜b21の成膜条件)だけで抵抗温度係数の絶対値を小さくすることには限界がある。そこで、本実施形態のように、第1抵抗回路網b31の正の抵抗温度係数と第2抵抗回路網b32の負の抵抗温度係数とを打ち消し合うようにすることで、素子b5全体の抵抗温度係数の絶対値を小さくすることが可能になる。
なお、この実施形態では、第1配線膜b22Aと、第2配線膜b22Bと、第3電極b6の配線膜b22とは、同じ材料で形成されているので、先に、第1抵抗体膜b21Aおよび第2抵抗体膜b21Bの形成(エッチングも含む)を済ませておいてから、第1配線膜b22Aと、第2配線膜b22Bと、第3電極b6の配線膜b22とを一括形成してもよい。
図48Fを参照して、素子b5(接続状態の第1抵抗回路網b31および第2抵抗回路網b32のまとまり)は、1枚の基板b30に形成するチップ抵抗器b1の数に応じて、基板b30の表面b30A上における多数の箇所に形成される。基板b30において素子b5が形成された1つの領域をチップ部品領域Yというと、基板b30の表面b30Aには、複数のチップ部品領域Y(つまり、素子b5)が形成(設定)される。1つのチップ部品領域Yは、完成した1つのチップ抵抗器b1(図47参照)を平面視したものと一致する。そして、基板b30の表面b30Aにおいて、隣り合うチップ部品領域Yの間の領域を、境界領域Zということにする。境界領域Zは、帯状をなしていて、平面視で格子状に延びている。境界領域Zによって区画された1つの格子の中にチップ部品領域Yが1つ配置されている。境界領域Zの幅は、1μm~60μm(たとえば20μm)と極めて狭いので、基板b30では多くのチップ部品領域Yを確保でき、結果としてチップ抵抗器b1の大量生産が可能になる。
次いで、図48Gに示すように、CVD(Chemical Vapor Deposition:化学的気相成長)法によって、SiNからなる絶縁膜b45を、基板b30の表面b30Aの全域に亘って形成する。絶縁膜b45は、絶縁層b20および絶縁層b20上の素子b5(抵抗体膜b21や配線膜b22)を全て覆っていて、これらに接している。そのため、絶縁膜b45は、前述したトリミング対象領域X(図40参照)における配線膜b22も覆っている。また、絶縁膜b45は、基板b30の表面b30Aにおいて全域に亘って形成されることから、表面b30Aにおいて、トリミング対象領域X以外の領域にまで延びて形成される。これにより、絶縁膜b45は、表面b30A(表面b30A上の素子b5も含む)全域を保護する保護膜となる。
次いで、図48Hに示すように、絶縁膜b45を全て覆うように、基板b30の表面b30Aの全域に亘ってレジストパターンb41を形成する。レジストパターンb41には、開口b42が形成されている。
図49は、図48Hの工程において溝を形成するために用いられるレジストパターンの一部の模式的な平面図である。
図49を参照して、レジストパターンb41の開口b42は、多数のチップ抵抗器b1(換言すれば、前述したチップ部品領域Y)を行列状(格子状でもある)に配置した場合において平面視で隣り合うチップ抵抗器b1の輪郭の間の領域(図49においてハッチングを付した部分であり、換言すれば、境界領域Z)に一致(対応)している。そのため、開口b42の全体形状は、互いに直交する直線部分b42Aおよびb42Bを複数有する格子状になっている。
レジストパターンb41では、開口b42において互いに直交する直線部分b42Aおよびb42Bは、互いに直交した状態を保ちながら(湾曲することなく)つながっている。そのため、直線部分b42Aおよびb42Bの交差部分b43は、平面視で略90°をなすように尖っている。
図48Hを参照して、レジストパターンb41をマスクとするプラズマエッチングにより、絶縁膜b45、絶縁層b20および基板b30のそれぞれを選択的に除去する。これにより、隣り合う素子b5(チップ部品領域Y)の間の境界領域Zにおいて基板b30の材料が除去される。その結果、平面視においてレジストパターンb41の開口b42と一致する位置(境界領域Z)には、絶縁膜b45および絶縁層b20を貫通して基板b30の表面b30Aから基板b30の厚さ途中まで到達する所定深さの溝b44が形成される。溝b44は、互いに対向する1対の側壁b44Aと、当該1対の側壁b44Aの下端(基板b30の裏面b30B側の端)の間を結ぶ底壁b44Bとによって区画されている。基板b30の表面b30Aを基準とした溝b44の深さは約100μmであり、溝b44の幅(対向する側壁b44Aの間隔)は約20μmであって、深さ方向全域に渡って一定である。
基板b30における溝b44の全体形状は、平面視でレジストパターンb41の開口b42(図49参照)と一致する格子状になっている。そして、基板b30の表面b30Aでは、各素子b5が形成されたチップ部品領域Yのまわりを溝b44における矩形枠体部分(境界領域Z)が取り囲んでいる。基板b30において素子b5が形成された部分は、チップ抵抗器b1の半製品b50である。基板b30の表面b30Aでは、溝b44に取り囲まれたチップ部品領域Yに半製品b50が1つずつ位置していて、これらの半製品b50は、行列状に整列配置されている。このように溝b44を形成することによって、基板b30を複数のチップ部品領域Y毎の基板b2に分離する。
図48Hに示すように溝b44が形成された後、レジストパターンb41を除去し、図48Iに示すようにマスクb65を用いたエッチングによって、絶縁膜b45を選択的に除去する。マスクb65では、絶縁膜b45において平面視で各パッド領域b22P(図47参照)と第3電極b6とに一致する部分に、開口b66が形成されている。これにより、エッチングによって、絶縁膜b45において開口b66と一致する部分が除去され、当該部分には、開口b25が形成される。これにより、絶縁膜b45は、開口b25において各パッド領域b22Pと第3電極b6とを露出させるように形成されたことになる。1つの半製品b50につき、開口b25は3つ形成される。
各半製品b50において、絶縁膜b45に3つの開口b25を形成した後に、抵抗測定装置(図示せず)のプローブb70を各開口b25のパッド領域b22Pおよび第3電極b6に接触させて、第1抵抗回路網b31の抵抗値、第2抵抗回路網b32の抵抗値、および素子b5全体の抵抗値を測定する。ここでの測定結果に基づいて、複数のヒューズFのなかから切断すべきヒューズF(複数の第1ヒューズF1および複数の第2ヒューズF2の少なくとも一つ)を選択する。
そして、絶縁膜b45越しにレーザ光(図示せず)を(先程選択された)ヒューズF(図40参照)に照射することによって、前述したトリミング対象領域Xの配線膜b22をレーザ光でトリミングして、当該ヒューズFを切断(溶断)する。このようにして、必要な抵抗値となるようにヒューズFを溶断(トリミング)することによって、前述したように、半製品b50(換言すれば、チップ抵抗器b1)全体の抵抗値を調整できる。
図50は、トリミング前の素子の電気回路図である。図51は、トリミング後の素子の電気回路図である。
次に、図50および図51を参照して、トリミングの手順の詳細について説明する。図50および図51のそれぞれにおいて、Rは、第1抵抗回路網b31全体の当初(トリミング前)の抵抗値であり、Rは、第2抵抗回路網b32全体の当初(トリミング前)の抵抗値である。Rは、チップ抵抗器b1全体の要求抵抗値Rに基づいて第1抵抗回路網b31においてトリミングによって変化(詳しくは、増加)させるべき抵抗値(第1抵抗回路網b31においてトリミングの対象とすべき第1抵抗体R1の合計抵抗値)である。Rは、前記要求抵抗値Rに基づいて第2抵抗回路網b32おいてトリミングによって変化(詳しくは、増加)させるべき抵抗値(第2抵抗回路網b32においてトリミングの対象とすべき第2抵抗体R2の合計抵抗値)である。また、TCRは、第1抵抗回路網b31を構成する第1抵抗体膜b21Aに固有の抵抗温度係数であり、TCRは、第2抵抗回路網b32を構成する第2抵抗体膜b21Bに固有の抵抗温度係数である。
ここで、要求抵抗値Rは、Rと、Rと、Rと、Rとの合計値(当初のRおよびRの合計に対してRおよびRの合計だけ変化した値)であるから、以下の式(1)で表される。
要求抵抗値R=R+R+R+R…式(1)
一例として、チップ抵抗器b1全体の要求抵抗値Rをいずれの温度においても2000Ωとし、チップ抵抗器b1全体の抵抗温度係数TCRを0ppm/℃に合わせ込む場合を考える。抵抗温度係数TCRを0ppm/℃に合わせ込むと、たとえば、常温(25℃)におけるチップ抵抗器b1全体の抵抗値R25と、125℃におけるチップ抵抗器b1全体の抵抗値R125とは、いずれも2000Ωとなる。よって、TCR=0ppm/℃となり、R25=R125=2000ΩとなるようにRおよびRを算出して、算出後のRおよびRが発生するようにトリミングすればよい。
この場合、まず、図50を参照して、25℃および125℃のそれぞれにおけるRおよびRを測定する。具体的には、それぞれの温度において、前述したプローブb70(図48I参照)を第1電極b3(第1電極b3が接続される予定のパッド領域b22P)および第3電極b6のそれぞれに接触させて、第1電極b3と第3電極b6との間(つまり第1抵抗回路網b31)における抵抗値Rを測定する。また、それぞれの温度において、プローブb70を第2電極b4(第2電極b4が接続される予定のパッド領域b22P)および第3電極b6のそれぞれに接触させて、第2電極b4と第3電極b6との間(つまり第2抵抗回路網b32)における抵抗値Rを測定する。25℃におけるRを、RA25といい(後述するRa25においても同様)、125℃におけるRを、RA125ということにする(後述するRa125においても同様)。同様に、25℃におけるRを、RB25といい(後述するRb25においても同様)、125℃におけるRを、RB125ということにする(後述するRb125においても同様)。ここでは、測定の結果、RA25が800.0Ωであって、RA125が840.0Ωであって、RB25が700.0Ωであって、RB125が672.0Ωであったとする。
次いで、先程測定した25℃および125℃のそれぞれにおけるRを次の式(2)に代入してTCRを算出し、先程測定した25℃および125℃のそれぞれにおけるRを次の式(3)に代入してTCRを算出する。
TCR=(RA125-RA25)/(RA25・Δtemp)
=(Ra125-Ra25)/(Ra25・Δtemp)…式(2)
TCR=(RB125-RB25)/(RB25・Δtemp)
=(Rb125-Rb25)/(Rb25・Δtemp)…式(3)
ここで、上記式(2)および式(3)において、Δtemp=100℃(=125℃-25℃)である。
そして、先程のRA25およびRA125の測定結果より、式(2)から、TCRが500ppm/℃であることが算出される。また、先程のRB25およびRB125の測定結果より、式(3)から、TCRが-400ppm/℃であることが算出される。
次に、RおよびRを式(1)~式(3)に基づいて算出する。
ここで、25℃の温度条件を加味して、25℃における要求抵抗値RをR25と表すと、式(1)は、次の式(4)として表すことができる。
25=RA25+Ra25+RB25+Rb25…式(4)
また、125℃の温度条件を加味して、125℃における要求抵抗値RをR125と表すと、式(1)は、次の式(5)として表すことができる。
125=RA125+Ra125+RB125+Rb125…式(5)
ここで、式(2)より、以下の式(6)および式(7)が得られ、式(6)および式(7)を合わせると、式(8)が得られる。また、式(3)より、以下の式(9)および式(10)が得られ、式(9)および式(10)を合わせると、式(11)が得られる。
A125=RA25・Δtemp・TCR+RA25…式(6)
a125=Ra25・Δtemp・TCR+Ra25…式(7)
A125+Ra125=TCR・(RA25+Ra25)・Δtemp+(RA25+Ra25
…式(8)
B125=RB25・Δtemp・TCR+RB25…式(9)
b125=Rb25・Δtemp・TCR+Rb25…式(10)
B125+Rb125=TCR・(RB25+Rb25)・Δtemp+(RB25+Rb25
…式(11)
また、式(5)に式(8)および式(11)を代入すると、次の式(12)が得られる。
125=RA125+Ra125+RB125+Rb125
=TCR・(RA25+Ra25)・Δtemp+(RA25+Ra25
+TCR・(RB25+Rb25)・Δtemp+(RB25+Rb25)…式(12)
そして、式(4)および式(12)からなる連立方程式に、先程得られたTCR(=500ppm/℃)、TCR(=-400ppm/℃)、RA25(=800.0Ω)、RB25(=700.0Ω)およびΔtemp(=100℃)を代入して、Ra25およびRb25を算出する。ここで、前提として、R25=R125(=2000Ω)である。
算出の結果、Ra25が88.9Ωとなり、Rb25が411.1Ωとなる。
そして、常温の第1抵抗回路網b31において88.9ΩのRa25が発生するように、1つまたは複数の第1ヒューズF1(88.9ΩのRa25を発生させるのにトリミングする必要がある第1ヒューズF1)を選択する。同様に、常温の第2抵抗回路網b32において411.1Ω分のRb25が発生するように、1つまたは複数の第2ヒューズF2(411.1ΩのRb25を発生させるのにトリミングする必要がある第2ヒューズF2)を選択する。
このように、第3電極b6が設けられていることから、第1電極b3と第3電極b6との間で第1抵抗回路網b31全体の抵抗値Rを測定し、第2電極b4と第3電極b6との間で第2抵抗回路網b32全体の抵抗値Rを測定することができる。これにより、チップ抵抗器b1全体の要求抵抗値Rに基づいて、第1抵抗回路網b31および第2抵抗回路網b32のそれぞれでトリミングの対象となる抵抗値RおよびRを算出し、当該抵抗値を得るために切断すべき第1ヒューズF1および第2ヒューズF2を選択することができる。
そして、このように選択した第1ヒューズF1および第2ヒューズF2をレーザによって切断(トリミング)する。これにより、要求抵抗値Rが2000Ωであり、かつ抵抗温度係数TCRが0ppm/℃となったチップ抵抗器b1を製造することができる。
図48Iに戻り、ここでのトリミングの際、絶縁膜b45が素子b5を覆うカバー膜となっているので、溶断の際に生じた破片などが素子b5に付着して短絡が生じることを防止できる。また、絶縁膜b45がヒューズF(抵抗体膜b21)を覆っていることから、レーザ光のエネルギーをヒューズFに蓄えてヒューズFを確実に溶断することができる。
その後、CVD法によって絶縁膜b45上にSiNを形成し、絶縁膜b45を厚くする。このとき、図48Jに示すように、溝b44の内周面(前述した側壁b44Aの区画面44Cや底壁b44Bの上面)の全域にも絶縁膜b45が形成される。最終的な絶縁膜b45(図48Jに示された状態)は、1000Å~5000Å(ここでは、約3000Å)の厚さを有している。このとき、絶縁膜b45の一部は、各開口b25に入り込んで開口b25を塞いでいる。
また、ここで形成されたSiN(新しく形成された絶縁膜b45)の一部は、ヒューズ溶断の際に同時に破壊された前記カバー膜(絶縁膜b45)の開口内に入り込み、切断されたヒューズF(複数の第1ヒューズF1および第2ヒューズF2の少なくとも一つのヒューズF)の切断面FM(図43(b)参照)を覆って保護する。したがって、絶縁膜b45(最終的にパッシベーション膜b23となる)によって、ヒューズFの切断箇所に異物が入り込んだり水分が侵入したりすることが防止されているので(図43(b)の切断された第2ヒューズF2を参照)、チップ抵抗器b1の信頼性を向上させることができる。
このように絶縁膜b45が形成された後、ポリイミドからなる感光性樹脂の液体を、基板b30に対して、絶縁膜b45の上からスプレー塗布して、図48Jに示すように感光性樹脂の樹脂膜b46を形成する。この際、当該液体が溝b44内に入り込まないように、平面視で溝b44だけを覆うパターンを有するマスク(図示せず)越しに、当該液体が基板b30に対して塗布される。その結果、当該液状の感光性樹脂は、基板b30上だけに形成され、基板b30上において、樹脂膜b46となる。表面b30A上の樹脂膜b46の表面は、表面b30Aに沿って平坦になっている。
なお、当該液体が溝b44内に入り込んでいないので、溝b44内には、樹脂膜b46が形成されていない。また、感光性樹脂の液体をスプレー塗布する以外に、当該液体をスピン塗布したり、感光性樹脂からなるシートを基板b30の表面b30Aに貼り付けたりすることによって、樹脂膜b46を形成してもよい。
次いで、樹脂膜b46に熱処理(キュア処理)を施す。これにより、樹脂膜b46の厚みが熱収縮するとともに、樹脂膜b46が硬化して膜質が安定する。
次いで、図48Kに示すように、樹脂膜b46をパターニングし、表面b30A上の樹脂膜b46において平面視で配線膜b22の各パッド領域b22P(開口b25)と一致する部分を選択的に除去する。具体的には、平面視で各パッド領域b22Pに整合(一致)するパターンの開口61が形成されたマスク62を用いて、樹脂膜b46を、当該パターンで露光して現像する。これにより、各パッド領域b22Pの上方で樹脂膜b46が分離される。次いで、図示しないマスクを用いたRIEによって各パッド領域b22P上の絶縁膜b45が除去されることで、各開口b25が開放されてパッド領域b22Pが露出される。
次いで、無電解めっきによって、Ni、PdおよびAuを積層することで構成されたNi/Pd/Au積層膜を各開口b25におけるパッド領域b22P上に形成することによって、図48Lに示すように、パッド領域b22P上に第1電極b3および第2電極b4を形成する。
図52は、第1電極および第2電極の製造工程を説明するための図である。
詳しくは、図52を参照して、まず、パッド領域b22Pの表面が浄化されることで、当該表面の有機物(炭素のしみ等のスマットや油脂性の汚れも含む)が除去(脱脂)される(ステップS1)。次いで、当該表面の酸化膜が除去される(ステップS2)。次いで、当該表面においてジンケート処理が実施されて、当該表面における(配線膜b22の)AlがZnに置換される(ステップS3)。次いで、当該表面上のZnが硝酸等で剥離されて、パッド領域b22Pでは、新しいAlが露出される(ステップS4)。
次いで、パッド領域b22Pをめっき液に浸けることによって、パッド領域b22Pにおける新しいAlの表面にNiめっきが施される。これにより、めっき液中のNiが化学的に還元析出されて、当該表面にNi層b33が形成される(ステップS5)。
次いで、Ni層b33を別のめっき液に浸けることによって、当該Ni層b33の表面にPdめっきが施される。これにより、めっき液中のPdが化学的に還元析出されて、当該Ni層b33の表面にPd層b34が形成される(ステップS6)。
次いで、Pd層b34をさらに別のめっき液に浸けることによって、当該Pd層b34の表面にAuめっきが施される。これにより、めっき液中のAuが化学的に還元析出されて、当該Pd層b34の表面にAu層b35が形成される(ステップS7)。これによって、第1電極b3および第2電極b4が形成され、形成後の第1電極b3および第2電極b4を乾燥させると(ステップS8)、第1電極b3および第2電極b4の製造工程が完了する。なお、前後するステップの間には、半製品b50を水で洗浄する工程が適宜実施される。また、ジンケート処理は複数回実施されてもよい。
図48Lでは、各半製品b50において第1電極b3および第2電極b4が形成された後の状態を示している。
以上のように、第1電極b3および第2電極b4を無電解めっきによって形成するので、第1電極b3および第2電極b4を電解めっきによって形成する場合に比べて、第1電極b3および第2電極b4についての形成工程の工程数(たとえば、電解めっきで必要となるリソグラフィ工程やレジストマスクの剥離工程等)を削減してチップ抵抗器b1の生産性を向上できる。さらに、無電解めっきの場合には、電解めっきで必要とされるレジストマスクが不要であることから、レジストマスクの位置ずれによる第1電極b3および第2電極b4についての形成位置にずれが生じないので、第1電極b3および第2電極b4の形成位置精度を向上して歩留まりを向上できる。
このように第1電極b3および第2電極b4が形成されてから、第1電極b3および第2電極b4間での通電検査が行われた後に、基板b30が裏面b30Bから研削される。
具体的には、溝b44を形成した後に、図48Mに示すように、PET(ポリエチレンテレフタレート)からなる薄板状であって粘着面b72を有する支持テープb71が、粘着面b72において、各半製品b50における第1電極b3および第2電極b4側(つまり、表面b30A)に貼着される。これにより、各半製品b50が支持テープb71に支持される。ここで、支持テープb71として、たとえば、ラミネートテープを用いることができる。
各半製品b50が支持テープb71に支持された状態で、基板b30を裏面b30B側から研削する。研削によって、溝b44の底壁b44B(図48L参照)の上面に達するまで基板b30が薄型化されると、隣り合う半製品b50を連結するものがなくなるので、溝b44を境界として基板b30が分割され、半製品b50が個別に分離してチップ抵抗器b1の完成品となる。つまり、溝b44(換言すれば、境界領域Z)において基板b30が切断(分断)され、これによって、個々のチップ抵抗器b1が切り出される。なお、基板b30を裏面b30B側から溝b44の底壁b44Bまでエッチングすることによってチップ抵抗器b1を切り出しても構わない。
完成した各チップ抵抗器b1では、溝b44の側壁b44Aの区画面44Cをなしていた部分が、基板b2の側面b2C~b2Fのいずれかとなり、裏面b30Bが裏面b2Bとなる。つまり、前述したようにエッチングによって溝b44を形成する工程(図48H参照)は、側面b2C~b2Fを形成する工程に含まれる。また、絶縁膜b45がパッシベーション膜b23となり、分離した樹脂膜b46が樹脂膜b24となる。
以上のように、溝b44を形成してから基板b30を裏面b30B側から研削すれば、基板b30に形成された複数のチップ部品領域Yを一斉に個々のチップ抵抗器b1(チップ部品)に分割できる(複数のチップ抵抗器b1の個片を一度に得ることができる)。よって、複数のチップ抵抗器b1の製造時間の短縮によってチップ抵抗器b1の生産性の向上を図ることができる。
なお、完成したチップ抵抗器b1における基板b2の裏面b2Bを研磨やエッチングすることによって鏡面化して裏面b2Bを綺麗にしてもよい。
以上のように、このチップ抵抗器b1では、一つまたは複数の第1ヒューズF1を選択して切断することにより、任意の第1抵抗体R1を第1抵抗回路網b31から切り離したり、第1抵抗回路網b31に組み込んだりすることができる。同様に、一つまたは複数の第2ヒューズF2を選択して切断することにより、任意の第2抵抗体R2を第2抵抗回路網b32から切り離したり、第2抵抗回路網b32に組み込んだりすることができる。このようにすることで、チップ抵抗器b1全体の抵抗値を任意の値に調整できるので、チップ抵抗器b1では、複数種類の抵抗値に、容易にかつ速やかに対応することができる。つまり、このチップ抵抗器b1では、同一設計構造で複数種類の要求抵抗値に容易に対応できる。また、チップ抵抗器b1においてこのように調整された抵抗値では、その許容差の絶対値が1%以下になっていて、精度が高くなっている。
さらに、正の抵抗温度係数を有する第1抵抗回路網b31と負の抵抗温度係数を有する第2抵抗回路網b32とを接続することによって、チップ抵抗器b1全体の抵抗温度係数の絶対値を小さくなるように制御することができる。これにより、チップ抵抗器b1の精度の向上を図ることができる。特に、チップ抵抗器b1全体の抵抗温度係数の絶対値が300ppm/℃以下と小さくなっているので、チップ抵抗器b1の精度の向上を図ることができる。
以上、第2参考例のチップ抵抗器b1について説明してきたが、第2参考例はさらに他の形態で実施することもできる。
たとえば、前述の実施形態では、チップ抵抗器b1の場合、複数の抵抗回路が公比r(0<r、r≠1)=2の等比数列をなす抵抗値を有する複数の抵抗回路を有している例を示したが、当該等比数列の公比は2以外の数であってもよい。
また、基板b2の表面に絶縁層b20が形成されているが、基板b2が絶縁性の基板であれば、絶縁層b20を省くこともできる。
また、前述した第1電極b3および第2電極b4において、Ni層b33とAu層b35との間に介装されていたPd層b34を省略することもできる。Ni層b33とAu層b35との接着性が良好なので、Au層b35に前述したピンホールができないのであれば、Pd層b34を省略しても構わない。
図53は、第2参考例のチップ部品が用いられる電子機器の一例であるスマートフォンの外観を示す斜視図である。スマートフォンb201は、扁平な直方体形状の筐体b202の内部に電子部品を収納して構成されている。筐体b202は表側および裏側に長方形状の一対の主面を有しており、その一対の主面が4つの側面で結合されている。筐体b202の一つの主面には、液晶パネルや有機ELパネル等で構成された表示パネルb203の表示面が露出している。表示パネルb203の表示面は、タッチパネルを構成しており、使用者に対する入力インターフェースを提供している。
表示パネルb203は、筐体b202の一つの主面の大部分を占める長方形形状に形成されている。表示パネルb203の一つの短辺に沿うように、操作ボタンb204が配置されている。この実施形態では、複数(3つ)の操作ボタンb204が表示パネルb203の短辺に沿って配列されている。使用者は、操作ボタンb204およびタッチパネルを操作することによって、スマートフォンb201に対する操作を行い、必要な機能を呼び出して実行させることができる。
表示パネルb203の別の一つの短辺の近傍には、スピーカb205が配置されている。スピーカb205は、電話機能のための受話口を提供するとともに、音楽データ等を再生するための音響化ユニットとしても用いられる。一方、操作ボタンb204の近くには、筐体b202の一つの側面にマイクロフォンb206が配置されている。マイクロフォンb206は、電話機能のための送話口を提供するほか、録音用のマイクロフォンとして用いることもできる。
図54は、筐体b202の内部に収容された回路アセンブリb100の構成を示す図解的な平面図である。回路アセンブリb100は、前述した実装基板b9と、実装基板b9の実装面b9Aに実装された回路部品とを含む。複数の回路部品は、複数の集積回路素子(IC)b212-b220と、複数のチップ部品とを含む。複数のICは、伝送処理ICb212、ワンセグTV受信ICb213、GPS受信ICb214、FMチューナICb215、電源ICb216、フラッシュメモリb217、マイクロコンピュータb218、電源ICb219およびベースバンドICb220を含む。複数のチップ部品は、チップインダクタb221,b225,b235、チップ抵抗器(第2参考例のチップ抵抗器に相当する)b222,b224,b233、チップキャパシタb227,b230,b234、およびチップダイオードb228,b231を含む。
伝送処理ICb212は、表示パネルb203に対する表示制御信号を生成し、かつ表示パネルb203の表面のタッチパネルからの入力信号を受信するための電子回路を内蔵している。表示パネルb203との接続のために、伝送処理ICb212には、フレキシブル配線b209が接続されている。
ワンセグTV受信ICb213は、ワンセグ放送(携帯機器を受信対象とする地上デジタルテレビ放送)の電波を受信するための受信機を構成する電子回路を内蔵している。ワンセグTV受信ICb213の近傍には、複数のチップインダクタb221と、複数のチップ抵抗器b222とが配置されている。ワンセグTV受信ICb213、チップインダクタb221およびチップ抵抗器b222は、ワンセグ放送受信回路b223を構成している。チップインダクタb221およびチップ抵抗器b222は、正確に合わせ込まれたインダクタンスおよび抵抗をそれぞれ有し、ワンセグ放送受信回路b223に高精度な回路定数を与える。
GPS受信ICb214は、GPS衛星からの電波を受信してスマートフォンb201の位置情報を出力する電子回路を内蔵している。
FMチューナICb215は、その近傍において実装基板b9に実装された複数のチップ抵抗器b224および複数のチップインダクタb225とともに、FM放送受信回路b226を構成している。チップ抵抗器b224およびチップインダクタb225は、正確に合わせ込まれた抵抗値およびインダクタンスをそれぞれ有し、FM放送受信回路b226に高精度な回路定数を与える。
電源ICb216の近傍には、複数のチップキャパシタb227および複数のチップダイオードb228が実装基板b9の実装面に実装されている。電源ICb216は、チップキャパシタb227およびチップダイオードb228とともに、電源回路b229を構成している。
フラッシュメモリb217は、オペレーティングシステムプログラム、スマートフォンb201の内部で生成されたデータ、通信機能によって外部から取得したデータおよびプログラムなどを記録するための記憶装置である。
マイクロコンピュータb218は、CPU、ROMおよびRAMを内蔵しており、各種の演算処理を実行することにより、スマートフォンb201の複数の機能を実現する演算処理回路である。より具体的には、マイクロコンピュータb218の働きにより、画像処理や各種アプリケーションプログラムのための演算処理が実現されるようになっている。
電源ICb219の近くには、複数のチップキャパシタb230および複数のチップダイオードb231が実装基板b9の実装面に実装されている。電源ICb219は、チップキャパシタb230およびチップダイオードb231とともに、電源回路b232を構成している。
ベースバンドICb220の近くには、複数のチップ抵抗器b233、複数のチップキャパシタb234、および複数のチップインダクタb235が、実装基板b9の実装面b9Aに実装されている。ベースバンドICb220は、チップ抵抗器b233、チップキャパシタb234およびチップインダクタb235とともに、ベースバンド通信回路b236を構成している。ベースバンド通信回路b236は、電話通信およびデータ通信のための通信機能を提供する。
このような構成によって、電源回路b229,b232によって適切に調整された電力が、伝送処理ICb212、GPS受信ICb214、ワンセグ放送受信回路b223、FM放送受信回路b226、ベースバンド通信回路b236、フラッシュメモリb217およびマイクロコンピュータb218に供給される。マイクロコンピュータb218は、伝送処理ICb212を介して入力される入力信号に応答して演算処理を行い、伝送処理ICb212から表示パネルb203に表示制御信号を出力して表示パネルb203に各種の表示を行わせる。
タッチパネルまたは操作ボタンb204の操作によってワンセグ放送の受信が指示されると、ワンセグ放送受信回路b223の働きによってワンセグ放送が受信される。そして、受信された画像を表示パネルb203に出力し、受信された音声をスピーカb205から音響化させるための演算処理が、マイクロコンピュータb218によって実行される。
また、スマートフォンb201の位置情報が必要とされるときには、マイクロコンピュータb218は、GPS受信ICb214が出力する位置情報を取得し、その位置情報を用いた演算処理を実行する。
さらに、タッチパネルまたは操作ボタンb204の操作によってFM放送受信指令が入力されると、マイクロコンピュータb218は、FM放送受信回路b226を起動し、受信された音声をスピーカb205から出力させるための演算処理を実行する。
フラッシュメモリb217は、通信によって取得したデータの記憶や、マイクロコンピュータb218の演算や、タッチパネルからの入力によって作成されたデータを記憶するために用いられる。マイクロコンピュータb218は、必要に応じて、フラッシュメモリb217に対してデータを書き込み、またフラッシュメモリb217からデータを読み出す。
電話通信またはデータ通信の機能は、ベースバンド通信回路b236によって実現される。マイクロコンピュータb218は、ベースバンド通信回路b236を制御して、音声またはデータを送受信するための処理を行う。
<第3参考例に係る発明>
(1)第3参考例に係る発明の特徴
たとえば、第3参考例に係る発明の特徴は、以下のC1~C17である。
(C1)基板と、前記基板上に形成された一対の電極と、基板上に形成され抵抗温度係数の絶対値が200ppm/℃以上の材料からなる抵抗体膜、および前記抵抗体膜に接するように積層された配線膜によって構成され、前記一対の電極の間に形成された複数の抵抗体と、前記一対の電極の間に前記複数の抵抗体をそれぞれ接続する切断可能な複数のヒューズとを含む、チップ抵抗器。
この構成によれば、一つまたは複数のヒューズを選択して切断することにより、一対の電極間から任意の数の抵抗体を切り離したり、一対の電極間に任意の数の抵抗体を組み込んだりすることができる。これにより、チップ抵抗器全体の抵抗値を目標値に正確に合わせ込むことができる。さらに、抵抗体を構成する抵抗体膜は、抵抗温度係数の絶対値が200ppm/℃以上の材料からなることから、チップ抵抗器では、抵抗体の温度に対する感度が向上されている。以上の結果、より正確に抵抗値を合わせ込むことができ、かつ温度の検出に適したチップ抵抗器を提供できる。
(C2)前記チップ抵抗器が、温度センサである、C1に記載のチップ抵抗器。
この構成によれば、チップ抵抗器を温度センサとして用いることができる。
(C3)前記抵抗体膜が、抵抗温度係数の絶対値が200ppm/℃以上となるように酸素の組成比を制御したTiONまたはTiONSiからなる、C1またはC2に記載のチップ抵抗器。
この構成によれば、酸素の組成比を制御したTiONまたはTiONSiによって、抵抗温度係数の絶対値が200ppm/℃以上となる抵抗体膜を構成することができる。
(C4)前記抵抗体膜が、TiON、TiONSi、Pt、Ni、およびCuのうちの1種以上を含むものであってもよい。
(C5)前記ヒューズが、Alからなることが好ましい。
(C6)前記基板上に設けられ、前記抵抗体およびヒューズの上から前記基板の表面を覆うパッシベーション膜をさらに含む、C1~C5のいずれか一項に記載のチップ抵抗器。
この構成によれば、パッシベーション膜によって、基板の表面、抵抗体およびヒューズを保護することができる。
(C7)前記電極を露出させた状態で前記パッシベーション膜上に形成される保護樹脂膜をさらに含む、C6に記載のチップ抵抗器。
この構成によれば、パッシベーション膜および保護樹脂膜によって、基板の表面、抵抗体およびヒューズを二重に保護することができる。
(C8)抵抗温度係数の絶対値が200ppm/℃以上の材料からなる抵抗体膜を基板上に形成する工程と、前記抵抗体膜上に配線膜を形成する工程と、前記配線膜および前記抵抗体膜をエッチングによってパターニングすることにより、複数の抵抗体、および前記複数の抵抗体をそれぞれ切り離し可能な複数のヒューズを形成するエッチング工程と、前記複数の抵抗体の全抵抗値を測定する工程と、前記測定された全抵抗値に基づいて、前記複数のヒューズのなかから切断すべきヒューズを選択する工程と、前記選択されたヒューズを切断する工程とを含む、チップ抵抗器の製造方法。
この方法によれば、一つまたは複数のヒューズを選択して切断することにより、チップ抵抗器全体の抵抗値(前記全抵抗値)を目標値に正確に合わせ込むことができる。さらに、抵抗体を構成する抵抗体膜は、抵抗温度係数の絶対値が200ppm/℃以上の材料からなることから、チップ抵抗器では、抵抗体の温度に対する感度が向上されている。以上の結果、より正確に抵抗値を合わせ込むことができ、かつ温度の検出に適したチップ抵抗器を提供できる。
(C9)前記チップ抵抗器が、温度センサである、C8に記載のチップ抵抗器の製造方法。
この方法によれば、チップ抵抗器を温度センサとして用いることができる。
(C10)前記抵抗体膜を形成する工程が、前記チップ抵抗器の抵抗温度係数の絶対値が200ppm/℃以上となるように酸素の組成比を制御しながらTiONまたはTiONSiからなる抵抗体膜を形成する工程を含む、C8またはC9に記載のチップ抵抗器の製造方法。
この方法によれば、酸素の組成比を制御しながら形成したTiONまたはTiONSiによって、抵抗温度係数の絶対値が200ppm/℃以上となる抵抗体膜を構成することができる。
(C11)前記抵抗体膜を形成する工程が、TiON、TiONSi、Pt、Ni、およびCuのうちの1種以上を含む抵抗体膜を形成する工程を含んでいてもよい。
(C12)前記エッチングが、反応性イオンエッチングを含む、C8~C11のいずれか一項に記載のチップ抵抗器の製造方法。
この方法によれば、複数の抵抗体およびヒューズを高精度に形成することができる。
(C13)前記ヒューズが、Alからなることが好ましい。
(C14)前記抵抗体およびヒューズの上から前記基板の表面を覆うパッシベーション膜を前記基板上に形成する工程をさらに含む、C8~C13のいずれか一項に記載のチップ抵抗器の製造方法。
この方法によれば、パッシベーション膜によって、基板の表面、抵抗体およびヒューズを保護することができる。
(C15)前記電極を露出させるように、前記パッシベーション膜上に保護樹脂膜を形成する工程をさらに含む、C14に記載のチップ抵抗器の製造方法。
この方法によれば、パッシベーション膜および保護樹脂膜によって、基板の表面、抵抗体およびヒューズを二重に保護することができる。
(C16)回路アセンブリは、以上のチップ抵抗器を備えていることが好ましい。
(C17)電子機器は、以上のチップ抵抗器を備えていることが好ましい。
(2)第3参考例に係る発明の実施形態
以下では、第3参考例の実施の形態を、添付図面を参照して詳細に説明する。なお、図55~図70で示した符号は、これらの図面でのみ有効であり、他の実施形態に使用されていても、当該他の実施形態の符号と同じ要素を示すものではない。
図55(a)は、第3参考例の一実施形態に係るチップ抵抗器の構成を説明するための模式的な斜視図である。
このチップ抵抗器c1は、微小なチップ部品であり、図55(a)に示すように、直方体形状をなしている。チップ抵抗器c1の平面形状は、直交する二辺(長辺c81、短辺c82)がそれぞれ0.4mm以下、0.2mm以下の矩形である。好ましくは、チップ抵抗器c1の寸法に関し、長さL(長辺c81の長さ)が約0.3mmであり、幅W(短辺c82の長さ)が約0.15mmであり、厚さTが約0.1mmである。
このチップ抵抗器c1は、基板上に多数個のチップ抵抗器c1を格子状に形成してから当該基板に溝を形成した後、裏面研磨(または当該基板を溝で分断)して個々のチップ抵抗器c1に分離することによって得られる。
チップ抵抗器c1は、チップ抵抗器c1の本体を構成する基板c2と、一対の外部接続電極となる第1接続電極c3および第2接続電極c4と、第1接続電極c3および第2接続電極c4によって外部接続される素子c5とを主に備えている。
基板c2は、略直方体のチップ形状である。基板c2において図55(a)における上面は、表面c2Aである。表面c2Aは、基板c2において素子c5が形成される表面であり、略長方形状である。基板c2の厚さ方向において表面c2Aとは反対側の面は、裏面c2Bである。表面c2Aと裏面c2Bとは、ほぼ同寸法かつ同形状であり、互いに平行である。表面c2Aにおける一対の長辺c81および短辺c82によって区画された矩形状の縁を、周縁部c85ということにし、裏面c2Bにおける一対の長辺c81および短辺c82によって区画された矩形状の縁を、周縁部c90ということにする。表面c2A(裏面c2B)に直交する法線方向から見ると、周縁部c85と周縁部c90とは、重なっている。
基板c2は、表面c2Aおよび裏面c2B以外に、複数の側面(側面c2C、側面c2D、側面c2Eおよび側面c2F)を有している。当該複数の側面は、表面c2Aおよび裏面c2Bのそれぞれに交差(詳しくは、直交)して延びて、表面c2Aおよび裏面c2Bの間を繋いでいる。
側面c2Cは、表面c2Aおよび裏面c2Bにおける長手方向一方側(図55(a)における左手前側)の短辺c82間に架設されていて、側面c2Dは、表面c2Aおよび裏面c2Bにおける長手方向他方側(図55(a)における右奥側)の短辺c82間に架設されている。側面c2Cおよび側面c2Dは、当該長手方向における基板c2の両端面である。側面c2Eは、表面c2Aおよび裏面c2Bにおける短手方向一方側(図55(a)における左奥側)の長辺c81間に架設されていて、側面c2Fは、表面c2Aおよび裏面c2Bにおける短手方向他方側(図55(a)における右手前側)の長辺c81間に架設されている。側面c2Eおよび側面c2Fは、当該短手方向における基板c2の両端面である。側面c2Cおよび側面c2Dのそれぞれは、側面c2Eおよび側面c2Fのそれぞれと交差(詳しくは、直交)している。そのため、表面c2A~側面c2Fにおいて隣り合うもの同士が直角を成している。
基板c2では、表面c2Aおよび側面c2C~2Fのそれぞれの全域がパッシベーション膜c23で覆われている。そのため、厳密には、図55(a)では、表面c2Aおよび側面c2C~c2Fのそれぞれの全域は、パッシベーション膜c23の内側(裏側)に位置していて、外部に露出されていない。さらに、チップ抵抗器c1は、樹脂膜c24(保護樹脂膜)を有している。樹脂膜c24は、表面c2A上のパッシベーション膜c23の全域(周縁部c85およびその内側領域)を覆っている。パッシベーション膜c23および樹脂膜c24については、以降で詳説する。
第1接続電極c3および第2接続電極c4は、基板c2の表面c2A上において周縁部c85よりも内側の領域(周縁部c85から間隔を開けた位置)に形成されていて、表面c2A上の樹脂膜c24から部分的に露出されている。換言すれば、樹脂膜c24は、第1接続電極c3および第2接続電極c4を露出させた状態で表面c2A(厳密には表面c2A上のパッシベーション膜c23)を覆っている。第1接続電極c3および第2接続電極c4のそれぞれは、たとえば、Ni(ニッケル)、Pd(パラジウム)およびAu(金)をこの順番で表面c2A上に積層することによって構成されている。第1接続電極c3および第2接続電極c4は、表面c2Aの長手方向に互いに間隔を開けて配置されており、表面c2Aの短手方向において長手の長方形状である。図55(a)では、表面c2Aにおいて、側面c2C寄りの位置に第1接続電極c3が設けられ、側面c2D寄りの位置に第2接続電極c4が設けられている。第1接続電極c3および第2接続電極c4は、前述した法線方向から見た平面視において、ほぼ同寸法かつ同形状である。
素子c5は、回路素子であって、基板c2の表面c2Aにおける第1接続電極c3と第2接続電極c4との間の領域に形成されていて、パッシベーション膜c23および樹脂膜c24によって上から被覆されている。この実施形態の素子c5は、抵抗c56である。抵抗c56は、等しい抵抗値を有する複数個の(単位)抵抗体Rを表面c2A上でマトリックス状に配列した回路網によって構成されている。抵抗体Rは、TiON(酸化窒化チタン)またはTiONSi(TiSiON)からなる。素子c5は、後述する配線膜c22に電気的に接続されていて、配線膜c22を介して第1接続電極c3と第2接続電極c4とに電気的に接続されている。つまり、素子c5(複数の抵抗体R)は、基板c2上に形成され、第1接続電極c3および第2接続電極c4の間に接続されている。
図55(b)は、チップ抵抗器が実装基板に実装された状態の回路アセンブリをチップ抵抗器の長手方向に沿って切断したときの模式的な断面図である。なお、図55(b)では、要部のみを断面で示している。
図55(b)に示すように、チップ抵抗器c1は、実装基板c9に実装される。この状態におけるチップ抵抗器c1および実装基板c9は、回路アセンブリc100を構成している。図55(b)における実装基板c9の上面は、実装面c9Aである。実装面c9Aには、実装基板c9の内部回路(図示せず)に接続された一対(2つ)のランドc88が形成されている。各ランドc88は、たとえば、Cuからなる。各ランドc88の表面には、半田c13が当該表面から突出するように設けられている。
チップ抵抗器c1を実装基板c9に実装する場合、自動実装機(図示せず)の吸着ノズルc91をチップ抵抗器c1の裏面c2Bに吸着してから吸着ノズルc91を動かすことによって、チップ抵抗器c1を搬送する。このとき、吸着ノズルc91は、裏面c2Bの長手方向における略中央部分に吸着する。
そして、チップ抵抗器c1を吸着した吸着ノズルc91を実装基板c9まで移動させる。このとき、チップ抵抗器c1の表面c2Aと実装基板c9の実装面c9Aとが互いに対向する。この状態で、吸着ノズルc91を移動させて実装基板c9に押し付け、チップ抵抗器c1において、第1接続電極c3を一方のランドc88の半田c13に接触させ、第2接続電極c4を他方のランドc88の半田c13に接触させる。次いで、半田c13を加熱すると、半田c13が溶融する。その後、半田c13が冷却されて固まると、第1接続電極c3と当該一方のランドc88とが半田c13を介して接合し、第2接続電極c4と当該他方のランドc88とが半田c13を介して接合する。つまり、2つのランドc88のそれぞれが、第1接続電極c3および第2接続電極c4において対応する電極に半田接合される。これにより、実装基板c9へのチップ抵抗器c1の実装(フリップチップ接続)が完了して、回路アセンブリc100が完成する。なお、外部接続電極として機能する第1接続電極c3および第2接続電極c4は、半田濡れ性の向上および信頼性の向上のために、金(Au)で形成するか、または、後述するように表面に金メッキを施すことが望ましい。
次に、チップ抵抗器c1における他の構成を主に説明する。
図56は、チップ抵抗器の平面図であり、第1接続電極、第2接続電極および素子の配置関係ならびに素子の平面視の構成(レイアウトパターン)を示す図である。
図56を参照して、素子c5は、抵抗回路網となっている。具体的に、素子c5は、行方向(基板c2の長手方向)に沿って配列された8個の抵抗体Rと、列方向(基板c2の幅方向)に沿って配列された44個の抵抗体Rとで構成された合計352個の抵抗体Rを有している。これらの抵抗体Rは、素子c5の抵抗回路網を構成する複数の素子要素である。
これら多数個の抵抗体Rが1個~64個の所定個数毎にまとめられて電気的に接続されることによって、複数種類の抵抗回路が形成されている。形成された複数種類の抵抗回路は、導体膜D(導体で形成された配線膜)で所定の態様に接続されている。さらに、基板c2の表面c2Aには、抵抗回路を素子c5に対して電気的に組み込んだり、または、素子c5から電気的に分離したりするために切断(溶断)可能な複数のヒューズ(ヒューズ)Fが設けられている。複数のヒューズFおよび導体膜Dは、第1接続電極c3の内側辺沿いに、配置領域が直線状になるように配列されている。より具体的には、複数のヒューズFおよび導体膜Dが隣接するように配置され、その配列方向が直線状になっている。複数のヒューズFは、複数種類の抵抗回路(抵抗回路毎の複数の抵抗体R)を第1接続電極c3および第2接続電極c4の間(厳密には第1接続電極c3)に対してそれぞれ切断可能(切り離し可能)に接続している。
図57Aは、図56に示す素子の一部分を拡大して描いた平面図である。図57Bは、素子における抵抗体の構成を説明するために描いた図57AのB-Bに沿う長さ方向の縦断面図である。図57Cは、素子における抵抗体の構成を説明するために描いた図57AのC-Cに沿う幅方向の縦断面図である。
図57A、図57Bおよび図57Cを参照して、抵抗体Rの構成について説明をする。
チップ抵抗器c1は、前述した配線膜c22、パッシベーション膜c23および樹脂膜c24の他に、絶縁層c20と抵抗体膜c21とをさらに備えている(図57Bおよび図57C参照)。絶縁層c20、抵抗体膜c21、配線膜c22、パッシベーション膜c23および樹脂膜c24は、基板c2(表面c2A)上に形成されている。
絶縁層c20は、SiO(酸化シリコン)からなる。絶縁層c20は、基板c2の表面c2Aの全域を覆っている。絶縁層c20の厚さは、約10000Åである。
抵抗体膜c21は、絶縁層c20上に形成されている。抵抗体膜c21は、TiN、TiONまたはTiONSiにより形成されている。抵抗体膜c21の厚さは、約2000Åである。抵抗体膜c21は、第1接続電極c3と第2接続電極c4との間を平行に直線状に延びる複数本の抵抗体膜(以下「抵抗体膜ラインc21A」という)を構成していて、抵抗体膜ラインc21Aは、ライン方向に所定の位置で切断されている場合がある(図57A参照)。
抵抗体膜ラインc21A上には、配線膜c22が積層されている。配線膜c22は、Al(アルミニウム)またはアルミニウムとCu(銅)との合金(AlCu合金)からなる。配線膜c22の厚さは、約8000Åである。配線膜c22は、抵抗体膜ラインc21A上に、ライン方向に一定間隔Rを開けて積層されていて、抵抗体膜ラインc21Aに接している。
この構成の抵抗体膜ラインc21Aおよび配線膜c22の電気的特徴を回路記号で示すと、図58の通りである。すなわち、図58(a)に示すように、所定間隔Rの領域の抵抗体膜ラインc21A部分が、それぞれ、一定の抵抗値rを有する1つの抵抗体Rを形成している。
そして、配線膜c22が積層された領域では、配線膜c22が隣り合う抵抗体R同士を電気的に接続することによって、当該配線膜c22で抵抗体膜ラインc21Aが短絡されている。よって、図58(b)に示す抵抗rの抵抗体Rの直列接続からなる抵抗回路が形成されている。
また、隣接する抵抗体膜ラインc21A同士は抵抗体膜c21および配線膜c22で接続されているから、図57Aに示す素子c5の抵抗回路網は、図58(c)に示す(前述した抵抗体Rの単位抵抗からなる)抵抗回路を構成している。このように、抵抗体膜c21および配線膜c22は、抵抗体Rや抵抗回路(つまり素子c5)を構成している。そして、各抵抗体Rは、抵抗体膜ラインc21A(抵抗体膜c21)と、抵抗体膜ラインc21A上にライン方向に一定間隔をあけて積層された複数の配線膜c22とを含み、配線膜c22が積層されていない一定間隔R部分の抵抗体膜ラインc21Aが、1個の抵抗体Rを構成している。抵抗体Rを構成している部分における抵抗体膜ラインc21Aは、その形状および大きさが全て等しい。よって、基板c2上にマトリックス状に配列された多数個の抵抗体Rは、等しい抵抗値を有している。
また、抵抗体膜ラインc21A上に積層された配線膜c22は、抵抗体Rを形成するとともに、複数個の抵抗体Rを接続して抵抗回路を構成するための導体膜Dの役目も果たしている(図56参照)。
図59(a)は、図56に示すチップ抵抗器の平面図の一部分を拡大して描いたヒューズを含む領域の部分拡大平面図であり、図59(b)は、図59(a)のB-Bに沿う断面構造を示す図である。
図59(a)および(b)に示すように、前述したヒューズFおよび導体膜Dも、抵抗体Rを形成する抵抗体膜c21上に積層された配線膜c22により形成されている。すなわち、抵抗体Rを形成する抵抗体膜ラインc21A上に積層された配線膜c22と同じレイヤーに、配線膜c22と同じ金属材料であるAlまたはAlCu合金によってヒューズFおよび導体膜Dが形成されている。なお、配線膜c22は、前述したように、抵抗回路を形成するために、複数個の抵抗体Rを電気的に接続する導体膜Dとしても用いられている。
つまり、抵抗体膜c21上に積層された同一レイヤーにおいて、抵抗体Rを形成するための配線膜や、ヒューズFや、導体膜Dや、さらには、素子c5を第1接続電極c3および第2接続電極c4に接続するための配線膜が、配線膜c22として、同一の金属材料(AlまたはAlCu合金)を用いて形成されている。なお、ヒューズFを配線膜c22と異ならせている(区別している)のは、ヒューズFが切断しやすいように細く形成されていること、および、ヒューズFの周囲に他の回路要素が存在しないように配置されていることによるからである。
ここで、配線膜c22において、ヒューズFが配置された領域を、トリミング対象領域Xということにする(図56および図59(a)参照)。トリミング対象領域Xは、第1接続電極c3の内側辺沿いの直線状領域であって、トリミング対象領域Xには、ヒューズFだけでなく、導体膜Dも配置されている。また、トリミング対象領域Xの配線膜c22の下方にも抵抗体膜c21が形成されている(図59(b)参照)。そして、ヒューズFは、配線膜c22において、トリミング対象領域X以外の部分よりも配線間距離が大きい(周囲から離された)配線である。
なお、ヒューズFは、配線膜c22の一部だけでなく、抵抗体R(抵抗体膜c21)の一部と抵抗体膜c21上の配線膜c22の一部とのまとまり(ヒューズ素子)を指していてもよい。
また、ヒューズFは、導体膜Dと同一のレイヤーを用いる場合のみを説明したが、導体膜Dでは、その上に更に別の導体膜を積層するようにし、導体膜D全体の抵抗値を下げるようにしてもよい。なお、この場合であっても、ヒューズFの上に導体膜を積層しなければ、ヒューズFの溶断性が悪くなることはない。
図60は、第3参考例の実施形態に係る素子の電気回路図である。
図60を参照して、素子c5は、基準抵抗回路R8と、抵抗回路R64、2つの抵抗回路R32、抵抗回路R16、抵抗回路R8、抵抗回路R4、抵抗回路R2、抵抗回路R1、抵抗回路R/2、抵抗回路R/4、抵抗回路R/8、抵抗回路R/16、抵抗回路R/32とを第1接続電極c3からこの順番で直列接続することによって構成されている。基準抵抗回路R8および抵抗回路R64~R2のそれぞれは、自身の末尾の数(R64の場合には「64」)と同数の抵抗体Rを直列接続することで構成されている。抵抗回路R1は、1つの抵抗体Rで構成されている。抵抗回路R/2~R/32のそれぞれは、自身の末尾の数(R/32の場合には「32」)と同数の抵抗体Rを並列接続することで構成されている。抵抗回路の末尾の数の意味については、後述する図61および図62においても同じである。
そして、基準抵抗回路R8以外の抵抗回路R64~抵抗回路R/32のそれぞれに対して、ヒューズFが1つずつ並列的に接続されている。ヒューズF同士は、直接または導体膜D(図59(a)参照)を介して直列に接続されている。
図60に示すように全てのヒューズFが溶断されていない状態では、素子c5は、第1接続電極c3および第2接続電極c4間に設けられた8個の抵抗体Rの直列接続からなる基準抵抗回路R8の抵抗回路を構成している。たとえば、1個の抵抗体Rの抵抗値rをr=8Ωとすれば、8r=64Ωの抵抗回路(基準抵抗回路R8)により第1接続電極c3および第2接続電極c4が接続されたチップ抵抗器c1が構成されている。
また、全てのヒューズFが溶断されていない状態では、基準抵抗回路R8以外の複数種類の抵抗回路は、短絡された状態となっている。つまり、基準抵抗回路R8には、12種類13個の抵抗回路R64~R/32が直列に接続されているが、各抵抗回路は、それぞれ並列に接続されたヒューズFにより短絡されているので、電気的に見ると、各抵抗回路は素子c5に組み込まれてはいない。
この実施形態に係るチップ抵抗器c1では、要求される抵抗値に応じて、ヒューズFを選択的に、たとえばレーザ光で溶断する。それにより、並列的に接続されたヒューズFが溶断された抵抗回路は、素子c5に組み込まれることになる。よって、素子c5の全体の抵抗値を、溶断されたヒューズFに対応する抵抗回路が直列に接続されて組み込まれた抵抗値とすることができる。
特に、複数種類の抵抗回路は、等しい抵抗値を有する抵抗体Rが、直列に1個、2個、4個、8個、16個、32個…と、公比が2となる等比数列的に抵抗体Rの個数が増加されて接続された複数種類の直列抵抗回路ならびに等しい抵抗値の抵抗体Rが並列に2個、4個、8個、16個…と、公比が2となる等比数列的に抵抗体Rの個数が増加されて接続された複数種類の並列抵抗回路を備えている。そのため、ヒューズF(前述したヒューズ素子も含む)を選択的に溶断することにより、素子c5(抵抗c56)全体の抵抗値を、細かく、かつデジタル的に、任意の抵抗値となるように調整して、チップ抵抗器c1において所望の値の抵抗を発生させることができる。
図61は、第3参考例の他の実施形態に係る素子の電気回路図である。
図60に示すように基準抵抗回路R8および抵抗回路R64~抵抗回路R/32を直列接続して素子c5を構成する代わりに、図61に示すように素子c5を構成してもかまわない。詳しくは、第1接続電極c3および第2接続電極c4の間で、基準抵抗回路R/16と、12種類の抵抗回路R/16、R/8、R/4、R/2、R1、R2、R4、R8、R16、R32、R64、R128の並列接続回路との直列接続回路によって素子c5を構成してもよい。
この場合、基準抵抗回路R/16以外の12種類の抵抗回路には、それぞれ、ヒューズFが直列に接続されている。全てのヒューズFが溶断されていない状態では、各抵抗回路は素子c5に対して電気的に組み込まれている。要求される抵抗値に応じて、ヒューズFを選択的に、たとえばレーザ光で溶断すれば、溶断されたヒューズFに対応する抵抗回路(ヒューズFが直列に接続された抵抗回路)は、素子c5から電気的に分離されるので、チップ抵抗器c1全体の抵抗値を調整することができる。
図62は、第3参考例のさらに他の実施形態に係る素子の電気回路図である。
図62に示す素子c5の特徴は、複数種類の抵抗回路の直列接続と、複数種類の抵抗回路の並列接続とが直列に接続された回路構成となっていることである。直列接続される複数種類の抵抗回路には、先の実施形態と同様、抵抗回路毎に、並列にヒューズFが接続されていて、直列接続された複数種類の抵抗回路は、全てヒューズFで短絡状態とされている。従って、ヒューズFを溶断すると、その溶断されるヒューズFで短絡されていた抵抗回路が、素子c5に電気的に組み込まれることになる。
一方、並列接続された複数種類の抵抗回路には、それぞれ、直列にヒューズFが接続されている。従って、ヒューズFを溶断することにより、溶断されたヒューズFが直列に接続されている抵抗回路を、抵抗回路の並列接続から電気的に切り離すことができる。
かかる構成とすれば、たとえば、1kΩ以下の小抵抗は並列接続側で作り、1kΩ以上の抵抗回路を直列接続側で作れば、数Ωの小抵抗から数MΩの大抵抗までの広範な範囲の抵抗回路を、等しい基本設計で構成した抵抗の回路網を用いて作ることができる。つまりチップ抵抗器c1では、一つまたは複数のヒューズFを選択して切断することにより、複数種類の抵抗値に、容易にかつ速やかに対応することができる。換言すれば、抵抗値の異なる複数の抵抗体Rを組み合わせることによって、様々な抵抗値のチップ抵抗器c1を共通の設計で実現することができる。
以上のように、このチップ抵抗器c1では、トリミング対象領域Xにおいて、複数の抵抗体R(抵抗回路)の接続状態が変更可能である。
図63は、チップ抵抗器の模式的な断面図である。
次に、図63を参照して、チップ抵抗器c1についてさらに詳しく説明する。なお、説明の便宜上、図63では、前述した素子c5については簡略化して示しているとともに、基板c2以外の各要素にはハッチングを付している。
ここでは、前述したパッシベーション膜c23および樹脂膜c24について説明する。
パッシベーション膜c23は、たとえばSiN(窒化シリコン)からなり、その厚さは、1000Å~5000Å(ここでは、約3000Å)である。パッシベーション膜c23は、表面c2Aおよび側面c2C~c2Fのそれぞれにおける全域に亘って設けられている。表面c2A上のパッシベーション膜c23は、抵抗体膜c21および抵抗体膜c21上の各配線膜c22(つまり、素子c5)を表面(図63の上側)から被覆していて、素子c5における各抵抗体Rの上面を覆っている。そのため、パッシベーション膜c23は、前述したトリミング対象領域Xにおける配線膜c22(ヒューズF)も覆っている(図59(b)参照)。また、パッシベーション膜c23は、素子c5(配線膜c22および抵抗体膜c21)に接しており、抵抗体膜c21以外の領域では絶縁層c20にも接している。これにより、表面c2A上のパッシベーション膜c23は、素子c5、ヒューズFおよび絶縁層c20の上から表面c2A全域を覆っている。そのため、パッシベーション膜c23によって、基板c2の表面c2A、抵抗体RおよびヒューズFを保護することができる。また、表面c2Aでは、パッシベーション膜c23によって、抵抗体R間における配線膜c22以外での短絡(隣り合う抵抗体膜ラインc21A間における短絡)が防止されている。
一方、側面c2C~c2Fのそれぞれに設けられたパッシベーション膜c23は、側面c2C~c2Fのそれぞれを保護する保護層として機能している。側面c2C~c2Fのそれぞれと表面c2Aとの境界は、前述した周縁部c85であるが、パッシベーション膜c23は、当該境界(周縁部c85)も覆っている。パッシベーション膜c23において、周縁部c85を覆っている部分(周縁部c85に重なっている部分)を端部c23Aということにする。なお、パッシベーション膜c23は極めて薄い膜なので、本実施形態では、側面c2C~c2Fのそれぞれを覆うパッシベーション膜c23を、基板c2の一部とみなすことにする。そのため、側面c2C~c2Fのそれぞれを覆うパッシベーション膜c23を、側面c2C~c2Fそのものとみなすことにしている。
樹脂膜c24は、パッシベーション膜c23とともにチップ抵抗器c1の表面c2Aを保護するものであり、ポリイミド等の樹脂からなる。樹脂膜c24の厚みは、約5μmである。
樹脂膜c24は、表面c2A上のパッシベーション膜c23上に形成されていて、パッシベーション膜c23の表面(パッシベーション膜c23に被覆された抵抗体膜c21および配線膜c22も含む)の全域を被覆している。そのため、パッシベーション膜c23および樹脂膜c24によって、基板c2の表面c2A、抵抗体RおよびヒューズFを二重に保護することができる。樹脂膜c24の周縁部は、平面視において、パッシベーション膜c23の端部c23A(表面c2Aの周縁部c85)と一致している。
樹脂膜c24において、平面視で離れた2つの位置には、開口c25が1つずつ形成されている。各開口c25は、樹脂膜c24およびパッシベーション膜c23を、それぞれの厚さ方向において連続して貫通する貫通孔である。そのため、開口c25は、樹脂膜c24だけでなくパッシベーション膜c23にも形成されている。各開口c25からは、配線膜c22の一部が露出されている。配線膜c22において各開口c25から露出された部分は、外部接続用のパッド領域c22Aとなっている。
2つの開口c25のうち、一方の開口c25は、第1接続電極c3によって埋め尽くされ、他方の開口c25は、第2接続電極c4によって埋め尽くされている。
ここで、第1接続電極c3および第2接続電極c4のそれぞれは、Ni層c33、Pd層c34およびAu層c35を表面c2A側からこの順で有している。そのため、第1接続電極c3および第2接続電極c4のそれぞれにおいて、Ni層c33とAu層c35との間にPd層c34が介装されている。第1接続電極c3および第2接続電極c4のそれぞれにおいて、Ni層c33は各接続電極の大部分を占めており、Pd層c34およびAu層c35は、Ni層c33に比べて格段に薄く形成されている。Ni層c33は、チップ抵抗器c1が実装基板c9に実装された際に(図55(b)参照)、各開口c25のパッド領域c22Aにおける配線膜c22のAlと、前述した半田c13とを中継する役割を有している。
このように、第1接続電極c3および第2接続電極c4では、Ni層c33の表面がAu層c35によって覆われているので、Ni層c33が酸化することを防止できる。また、第1接続電極c3および第2接続電極c4では、Au層c35を薄くすることによってAu層c35に貫通孔(ピンホール)ができてしまっても、Ni層c33とAu層c35との間に介装されたPd層c34が当該貫通孔を塞いでいるので、当該貫通孔からNi層c33が外部に露出されて酸化することを防止できる。
そして、第1接続電極c3および第2接続電極c4のそれぞれでは、Au層c35が、最表面に露出しており、樹脂膜c24の開口c25から外部を臨んでいる。第1接続電極c3は、一方の開口c25を介して、この開口c25におけるパッド領域c22Aにおいて配線膜c22に対して電気的に接続されている。第2接続電極c4は、他方の開口c25を介して、この開口c25におけるパッド領域c22Aにおいて配線膜c22に対して電気的に接続されている。第1接続電極c3および第2接続電極c4のそれぞれでは、Ni層c33がパッド領域c22Aに対して接続されている。これにより、第1接続電極c3および第2接続電極c4のそれぞれは、素子c5に対して電気的に接続されている。ここで、配線膜c22は、抵抗体Rのまとまり(抵抗c56)、第1接続電極c3および第2接続電極c4のそれぞれに接続された配線を形成している。
このように、開口c25が形成された樹脂膜c24およびパッシベーション膜c23は、開口c25から第1接続電極c3および第2接続電極c4を露出させた状態で表面c2Aを覆っている。そのため、樹脂膜c24の表面において開口c25からはみ出した第1接続電極c3および第2接続電極c4を介して、チップ抵抗器c1と実装基板c9との間における電気的接続を達成することができる(図55(b)参照)。
図64A~図64Gは、図63に示すチップ抵抗器の製造方法を示す図解的な断面図である。
まず、図64Aに示すように、基板c2の元となる基板c30を用意する。この場合、基板c30の表面c30Aは、基板c2の表面c2Aであり、基板c30の裏面c30Bは、基板c2の裏面c2Bである。
そして、基板c30の表面c30Aを熱酸化して、表面c30AにSiO等からなる絶縁層c20を形成し、絶縁層c20上に素子c5(抵抗体Rおよび抵抗体Rに接続された配線膜c22)を形成する。
図65は、素子の製造工程を説明するための図である。
具体的には、図65を参照して、スパッタリングにより、絶縁層c20の上に、TiONまたはTiONSiの抵抗体膜c21を全面に形成する(ステップS1)。スパッタリングは、酸素および窒素を流しながら行われる。この際、Tiのターゲットに対して窒素や酸素が衝突することで、Tiの原子がターゲットから弾き飛ばされる。Tiの原子と窒素原子や酸素原子とが結合することによって、TiONが生成され、抵抗体膜c21となって絶縁層c20上に付着する。この際、絶縁層c20に付着したTiONと、絶縁層c20下の基板c30(ここでは、Siからなるシリコン基板)のSiとが結合すると、絶縁層c20上には、TiONSiからなる抵抗体膜c21が形成される。
スパッタリング中に流す酸素の流量は、目標とする抵抗温度係数に応じて調整される。
図66は、素子の製造工程におけるスパッタリングでの酸素流量と完成した抵抗体膜の抵抗温度係数との関係を示すグラフである。
ここで、抵抗温度係数とは、抵抗体膜c21(抵抗体R)の温度特性の1つであり、抵抗体膜c21を構成する物質に専ら依存するものである。スパッタリング中の酸素流量を調整することによって、抵抗体膜c21を構成するTiONまたはTiONSiの組成を調整して抵抗温度係数を所望の値となるように制御することができる。
具体的には、スパッタリング中での酸素流量を増やすと、その分、Ti原子と酸素原子との結合が促進されるので、完成した抵抗体膜c21のTiONまたはTiONSiにおける酸素の組成比が増加する。図66を参照して、酸素の組成比(換言すれば、酸素流量)が増加するのに応じて、抵抗体膜c21では抵抗温度係数が正の値から負の値まで低下する。ここで、抵抗温度係数の絶対値が200ppm/℃以上である場合には(図66において太い実線で示したカーブの領域参照)、温度変化に対する抵抗体膜c21(換言すれば、抵抗体R)の抵抗値の変動量が大きくなることが分かった。つまり、抵抗温度係数の絶対値が200ppm/℃以上である場合には、抵抗体Rの温度に対する感度が向上されること(抵抗体Rの温度特性が良好になること)が分かった。また、酸素流量を調整することによって抵抗体Rの温度特性(抵抗温度係数)の制御が可能となることも分かった。
そこで、スパッタリングの際、完成した抵抗体膜c21の抵抗温度係数の絶対値が200ppm/℃以上になるように、酸素流量が調整される(前述したステップS1)。具体的には、図66では、抵抗温度係数を+200ppm/℃以上にしたい場合には、酸素流量が7sccm(SI単位では、11.83×10-4Pa・m/sec)以下となるように調整される。また、抵抗温度係数を-200ppm/℃以下にしたい場合には、酸素流量が15scc(SI単位では、25.35×10-4Pa・m/sec)以上となるように調整される。これにより、完成した抵抗体膜c21は、抵抗温度係数の絶対値が200ppm/℃以上となるよう酸素の組成比が制御されたTiONまたはTiONSiからなる。換言すれば、酸素の組成比を制御したTiONまたはTiONSiによって、抵抗温度係数の絶対値が200ppm/℃以上となる抵抗体膜c21を構成することができる。
図65を参照して、このように抵抗体膜c21を形成した後、ステップS1とは別のスパッタリングによって、抵抗体膜c21に接するように抵抗体膜c21の上にアルミニウム(Al)の配線膜c22を積層する(ステップS2)。
その後、フォトリソグラフィプロセスを用い、たとえばRIE(Reactive Ion Etching:反応性イオンエッチング)等のドライエッチングにより抵抗体膜c21および配線膜c22を選択的に除去してパターニングする(ステップS3)。これにより、図57Aに示すように、平面視で、抵抗体膜c21が積層された一定幅の抵抗体膜ラインc21Aが一定間隔をあけて列方向に配列される構成を得る。このとき、部分的に抵抗体膜ラインc21Aおよび配線膜c22が切断された領域も形成されるとともに、前述したトリミング対象領域XにおいてヒューズFおよび導体膜Dが形成される(図56参照)。ここで、ドライエッチングによって、抵抗体膜ラインc21A(換言すれば、複数の抵抗体Rとなる部分)およびヒューズFを高精度に形成することができる。
図65に戻り、続いて、たとえばウェットエッチングにより抵抗体膜ラインc21Aの上に積層された配線膜c22を選択的に除去する(ステップS4)。この結果、抵抗体膜ラインc21A上に一定間隔Rをあけて配線膜c22が積層された構成の素子c5(複数の抵抗体R)が得られる。この際、抵抗体膜c21および配線膜c22が目標寸法で形成されたか否かを確かめるために、素子c5全体の抵抗値を測定してもよい。
図64Aを参照して、素子c5は、1枚の基板c30に形成するチップ抵抗器c1の数に応じて、基板c30の表面c30A上における多数の箇所に形成される。基板c30において素子c5(前述した抵抗c56)が形成された1つの領域をチップ部品領域Yというと、基板c30の表面c30Aには、抵抗c56をそれぞれ有する複数のチップ部品領域Y(つまり、素子c5)が形成(設定)される。1つのチップ部品領域Yは、完成した1つのチップ抵抗器c1(図63参照)を平面視したものと一致する。そして、基板c30の表面c30Aにおいて、隣り合うチップ部品領域Yの間の領域を、境界領域Zということにする。境界領域Zは、帯状をなしていて、平面視で格子状に延びている。境界領域Zによって区画された1つの格子の中にチップ部品領域Yが1つ配置されている。境界領域Zの幅は、1μm~60μm(たとえば20μm)と極めて狭いので、基板c30では多くのチップ部品領域Yを確保でき、結果としてチップ抵抗器c1の大量生産が可能になる。
次いで、図64Aに示すように、CVD(Chemical Vapor Deposition:化学的気相成長)法によって、SiNからなる絶縁膜c45を、基板c30の表面c30Aの全域に亘って形成する。絶縁膜c45は、絶縁層c20および絶縁層c20上の素子c5(抵抗体膜c21や配線膜c22)を全て覆っていて、これらに接している。そのため、絶縁膜c45は、前述したトリミング対象領域X(図56参照)における配線膜c22も覆っている。また、絶縁膜c45は、基板c30の表面c30Aにおいて全域に亘って形成されることから、表面c30Aにおいて、トリミング対象領域X以外の領域にまで延びて形成される。これにより、絶縁膜c45は、表面c30A(表面c30A上の素子c5も含む)全域を保護する保護膜となる。
次いで、図64Bに示すように、絶縁膜c45を全て覆うように、基板c30の表面c30Aの全域に亘ってレジストパターンc41を形成する。レジストパターンc41には、開口c42が形成されている。
図67は、図64Bの工程において溝を形成するために用いられるレジストパターンの一部の模式的な平面図である。
図67を参照して、レジストパターンc41の開口c42は、多数のチップ抵抗器c1(換言すれば、前述したチップ部品領域Y)を行列状(格子状でもある)に配置した場合において平面視で隣り合うチップ抵抗器c1の輪郭の間の領域(図67においてハッチングを付した部分であり、換言すれば、境界領域Z)に一致(対応)している。そのため、開口c42の全体形状は、互いに直交する直線部分c42Aおよびc42Bを複数有する格子状になっている。
レジストパターンc41では、開口c42において互いに直交する直線部分c42Aおよびc42Bは、互いに直交した状態を保ちながら(湾曲することなく)つながっている。そのため、直線部分c42Aおよびc42Bの交差部分c43は、平面視で略90°をなすように尖っている。
図64Bを参照して、レジストパターンc41をマスクとするプラズマエッチングにより、絶縁膜c45、絶縁層c20および基板c30のそれぞれを選択的に除去する。これにより、隣り合う素子c5(チップ部品領域Y)の間の境界領域Zにおいて基板c30の材料が除去される。その結果、平面視においてレジストパターンc41の開口c42と一致する位置(境界領域Z)には、絶縁膜c45および絶縁層c20を貫通して基板c30の表面c30Aから基板c30の厚さ途中まで到達する所定深さの溝c44が形成される。溝c44は、互いに対向する1対の側壁c44Aと、当該1対の側壁c44Aの下端(基板c30の裏面c30B側の端)の間を結ぶ底壁c44Bとによって区画されている。基板c30の表面c30Aを基準とした溝c44の深さは約100μmであり、溝c44の幅(対向する側壁c44Aの間隔)は約20μmであって、深さ方向全域に渡って一定である。
基板c30における溝c44の全体形状は、平面視でレジストパターンc41の開口c42(図67参照)と一致する格子状になっている。そして、基板c30の表面c30Aでは、各素子c5が形成されたチップ部品領域Yのまわりを溝c44における矩形枠体部分(境界領域Z)が取り囲んでいる。基板c30において素子c5が形成された部分は、チップ抵抗器c1の半製品c50である。基板c30の表面c30Aでは、溝c44に取り囲まれたチップ部品領域Yに半製品c50が1つずつ位置していて、これらの半製品c50は、行列状に整列配置されている。このように溝c44を形成することによって、基板c30を複数のチップ部品領域Y毎の基板c2に分離する。
図64Bに示すように溝c44が形成された後、レジストパターンc41を除去し、図64Cに示すようにマスクc65を用いたエッチングによって、絶縁膜c45を選択的に除去する。マスクc65では、絶縁膜c45において平面視で各パッド領域c22A(図63参照)に一致する部分に、開口c66が形成されている。これにより、エッチングによって、絶縁膜c45において開口c66と一致する部分が除去され、当該部分には、開口c25が形成される。これにより、絶縁膜c45は、開口c25において各パッド領域c22Aを露出させるように形成されたことになる。1つの半製品c50につき、開口c25は2つ形成される。
各半製品c50において、絶縁膜c45に2つの開口c25を形成した後に、抵抗測定装置(図示せず)のプローブc70を各開口c25のパッド領域c22Aに接触させて、素子c5の全体の抵抗値(複数の抵抗体Rの全抵抗値)を測定する。ここでの測定結果(前述した全抵抗値)に基づいて、複数のヒューズFのなかから切断すべきヒューズFを選択する。
そして、絶縁膜c45越しにレーザ光(図示せず)を(先程選択された)ヒューズF(図56参照)に照射することによって、前述したトリミング対象領域Xの配線膜c22をレーザ光でトリミングして、当該ヒューズFを切断(溶断)する。このようにして、必要な抵抗値となるようにヒューズFを溶断(トリミング)することによって、前述したように、半製品c50(換言すれば、チップ抵抗器c1)全体の抵抗値を調整できる。このとき、絶縁膜c45が素子c5を覆うカバー膜となっているので、溶断の際に生じた破片などが素子c5に付着して短絡が生じることを防止できる。また、絶縁膜c45がヒューズF(抵抗体膜c21)を覆っていることから、レーザ光のエネルギーをヒューズFに蓄えてヒューズFを確実に溶断することができる。
その後、CVD法によって絶縁膜c45上にSiNを形成し、絶縁膜c45を厚くする。このとき、図64Dに示すように、溝c44の内周面(前述した側壁c44Aの区画面44Cや底壁c44Bの上面)の全域にも絶縁膜c45が形成される。最終的な絶縁膜c45(図64Dに示された状態)は、1000Å~5000Å(ここでは、約3000Å)の厚さを有している。このとき、絶縁膜c45の一部は、各開口c25に入り込んで開口c25を塞いでいる。
その後、ポリイミドからなる感光性樹脂の液体を、基板c30に対して、絶縁膜c45の上からスプレー塗布して、図64Dに示すように感光性樹脂の樹脂膜c46を形成する。この際、当該液体が溝c44内に入り込まないように、平面視で溝c44だけを覆うパターンを有するマスク(図示せず)越しに、当該液体が基板c30に対して塗布される。その結果、当該液状の感光性樹脂は、基板c30上だけに形成され、基板c30上において、樹脂膜c46となる。表面c30A上の樹脂膜c46の表面は、表面c30Aに沿って平坦になっている。
なお、当該液体が溝c44内に入り込んでいないので、溝c44内には、樹脂膜c46が形成されていない。また、感光性樹脂の液体をスプレー塗布する以外に、当該液体をスピン塗布したり、感光性樹脂からなるシートを基板c30の表面c30Aに貼り付けたりすることによって、樹脂膜c46を形成してもよい。
次いで、樹脂膜c46に熱処理(キュア処理)を施す。これにより、樹脂膜c46の厚みが熱収縮するとともに、樹脂膜c46が硬化して膜質が安定する。
次いで、図64Eに示すように、樹脂膜c46をパターニングし、表面c30A上の樹脂膜c46において平面視で配線膜c22の各パッド領域c22A(開口c25)と一致する部分を選択的に除去する。具体的には、平面視で各パッド領域c22Aに整合(一致)するパターンの開口c61が形成されたマスクc62を用いて、樹脂膜c46を、当該パターンで露光して現像する。これにより、各パッド領域c22Aの上方で樹脂膜c46が分離される。次いで、図示しないマスクを用いたRIEによって各パッド領域c22A上の絶縁膜c45が除去されることで、各開口c25が開放されてパッド領域c22Aが露出される。
次いで、無電解めっきによって、Ni、PdおよびAuを積層することで構成されたNi/Pd/Au積層膜を各開口c25におけるパッド領域c22A上に形成することによって、図64Fに示すように、パッド領域c22A上に第1接続電極c3および第2接続電極c4を形成する。
図68は、第1接続電極および第2接続電極の製造工程を説明するための図である。
詳しくは、図68を参照して、まず、パッド領域c22Aの表面が浄化されることで、当該表面の有機物(炭素のしみ等のスマットや油脂性の汚れも含む)が除去(脱脂)される(ステップS11)。次いで、当該表面の酸化膜が除去される(ステップS12)。次いで、当該表面においてジンケート処理が実施されて、当該表面における(配線膜c22の)AlがZnに置換される(ステップS13)。次いで、当該表面上のZnが硝酸等で剥離されて、パッド領域c22Aでは、新しいAlが露出される(ステップS14)。
次いで、パッド領域c22Aをめっき液に浸けることによって、パッド領域c22Aにおける新しいAlの表面にNiめっきが施される。これにより、めっき液中のNiが化学的に還元析出されて、当該表面にNi層c33が形成される(ステップS15)。
次いで、Ni層c33を別のめっき液に浸けることによって、当該Ni層c33の表面にPdめっきが施される。これにより、めっき液中のPdが化学的に還元析出されて、当該Ni層c33の表面にPd層c34が形成される(ステップS16)。
次いで、Pd層c34をさらに別のめっき液に浸けることによって、当該Pd層c34の表面にAuめっきが施される。これにより、めっき液中のAuが化学的に還元析出されて、当該Pd層c34の表面にAu層c35が形成される(ステップS17)。これによって、第1接続電極c3および第2接続電極c4が形成され、形成後の第1接続電極c3および第2接続電極c4を乾燥させると(ステップS18)、第1接続電極c3および第2接続電極c4の製造工程が完了する。なお、前後するステップの間には、半製品c50を水で洗浄する工程が適宜実施される。また、ジンケート処理は複数回実施されてもよい。
図64Fでは、各半製品c50において第1接続電極c3および第2接続電極c4が形成された後の状態を示している。
以上のように、第1接続電極c3および第2接続電極c4を無電解めっきによって形成するので、第1接続電極c3および第2接続電極c4を電解めっきによって形成する場合に比べて、第1接続電極c3および第2接続電極c4についての形成工程の工程数(たとえば、電解めっきで必要となるリソグラフィ工程やレジストマスクの剥離工程等)を削減してチップ抵抗器c1の生産性を向上できる。さらに、無電解めっきの場合には、電解めっきで必要とされるレジストマスクが不要であることから、レジストマスクの位置ずれによる第1接続電極c3および第2接続電極c4についての形成位置にずれが生じないので、第1接続電極c3および第2接続電極c4の形成位置精度を向上して歩留まりを向上できる。
このように第1接続電極c3および第2接続電極c4が形成されてから、第1接続電極c3および第2接続電極c4間での通電検査が行われた後に、基板c30が裏面c30Bから研削される。
具体的には、溝c44を形成した後に、図64Gに示すように、PET(ポリエチレンテレフタレート)からなる薄板状であって粘着面c72を有する支持テープc71が、粘着面c72において、各半製品c50における第1接続電極c3および第2接続電極c4側(つまり、表面c30A)に貼着される。これにより、各半製品c50が支持テープc71に支持される。ここで、支持テープc71として、たとえば、ラミネートテープを用いることができる。
各半製品c50が支持テープc71に支持された状態で、基板c30を裏面c30B側から研削する。研削によって、溝c44の底壁c44B(図64F参照)の上面に達するまで基板c30が薄型化されると、隣り合う半製品c50を連結するものがなくなるので、溝c44を境界として基板c30が分割され、半製品c50が個別に分離してチップ抵抗器c1の完成品となる。つまり、溝c44(換言すれば、境界領域Z)において基板c30が切断(分断)され、これによって、個々のチップ抵抗器c1が切り出される。なお、基板c30を裏面c30B側から溝c44の底壁c44Bまでエッチングすることによってチップ抵抗器c1を切り出しても構わない。
完成した各チップ抵抗器c1では、溝c44の側壁c44Aの区画面44Cをなしていた部分が、基板c2の側面c2C~c2Fのいずれかとなり、裏面c30Bが裏面c2Bとなる。つまり、前述したようにエッチングによって溝c44を形成する工程(図64B参照)は、側面c2C~c2Fを形成する工程に含まれる。また、絶縁膜c45がパッシベーション膜c23となり、分離した樹脂膜c46が樹脂膜c24となる。
以上のように、溝c44を形成してから基板c30を裏面c30B側から研削すれば、基板c30に形成された複数のチップ部品領域Yを一斉に個々のチップ抵抗器c1(チップ部品)に分割できる(複数のチップ抵抗器c1の個片を一度に得ることができる)。よって、複数のチップ抵抗器c1の製造時間の短縮によってチップ抵抗器c1の生産性の向上を図ることができる。
なお、完成したチップ抵抗器c1における基板c2の裏面c2Bを研磨やエッチングすることによって鏡面化して裏面c2Bを綺麗にしてもよい。
以上のように、一つまたは複数のヒューズFを選択して切断することにより、第1接続電極c3および第2接続電極c4間の素子c5から任意の数の抵抗体Rを切り離したり、当該素子c5に任意の数の抵抗体Rを組み込んだりすることができる。これにより、チップ抵抗器c1全体(素子c5全体)の抵抗値を目標値に正確に合わせ込むことができる。さらに、抵抗体Rを構成する抵抗体膜c21は、抵抗温度係数の絶対値が200ppm/℃以上の材料からなることから、チップ抵抗器c1では、抵抗体Rの温度に対する感度が向上されている。以上の結果、より正確に抵抗値を合わせ込むことができ、かつ温度の検出に適したチップ抵抗器c1を提供できる。
このように、チップ抵抗器c1は、温度の検出に適していることから、チップ抵抗器c1を温度センサとして用いることができる。詳しくは、チップ抵抗器c1において第1接続電極c3と第2接続電極c4との間に電圧を印加した状態で、素子c5(抵抗体Rのまとまりをなす抵抗c56)の抵抗値が温度に応じて変化するので、当該抵抗値を測定することによって、温度を検出することができる。
以上、第3参考例のチップ抵抗器c1について説明してきたが、第3参考例はさらに他の形態で実施することもできる。
たとえば、チップ抵抗器c1を温度センサとして用いたい場合、抵抗体Rを構成する抵抗体膜c21は、抵抗温度係数の絶対値が200ppm/℃以上の材料からなればよく、当該材料として、前述したTiONおよびTiONSi以外に、Pt、Ni、およびCuのいずれかと用いることもできる。つまり、抵抗体膜c21は、TiON、TiONSi、Pt、Ni、およびCuのうちの1種以上を含んでいればよい。ただし、Pt、Ni、およびCuのいずれかを用いる場合には、TiONおよびTiONSiの場合と異なり、酸素流量の調整による抵抗体Rの温度特性(抵抗温度係数)の制御が困難である。
また、前述の実施形態では、チップ抵抗器c1の場合、複数の抵抗回路が公比r(0<r、r≠1)=2の等比数列をなす抵抗値を有する複数の抵抗回路を有している例を示したが、当該等比数列の公比は2以外の数であってもよい。
また、基板c2の表面に絶縁層c20が形成されているが、基板c2が絶縁性の基板であれば、絶縁層c20を省くこともできる。
また、前述した第1接続電極c3および第2接続電極c4において、Ni層c33とAu層c35との間に介装されていたPd層c34を省略することもできる。Ni層c33とAu層c35との接着性が良好なので、Au層c35に前述したピンホールができないのであれば、Pd層c34を省略しても構わない。
図69は、第3参考例のチップ部品が用いられる電子機器の一例であるスマートフォンの外観を示す斜視図である。スマートフォンc201は、扁平な直方体形状の筐体c202の内部に電子部品を収納して構成されている。筐体c202は表側および裏側に長方形状の一対の主面を有しており、その一対の主面が4つの側面で結合されている。筐体c202の一つの主面には、液晶パネルや有機ELパネル等で構成された表示パネルc203の表示面が露出している。表示パネルc203の表示面は、タッチパネルを構成しており、使用者に対する入力インターフェースを提供している。
表示パネルc203は、筐体c202の一つの主面の大部分を占める長方形形状に形成されている。表示パネルc203の一つの短辺に沿うように、操作ボタンc204が配置されている。この実施形態では、複数(3つ)の操作ボタンc204が表示パネルc203の短辺に沿って配列されている。使用者は、操作ボタンc204およびタッチパネルを操作することによって、スマートフォンc201に対する操作を行い、必要な機能を呼び出して実行させることができる。
表示パネルc203の別の一つの短辺の近傍には、スピーカc205が配置されている。スピーカc205は、電話機能のための受話口を提供するとともに、音楽データ等を再生するための音響化ユニットとしても用いられる。一方、操作ボタンc204の近くには、筐体c202の一つの側面にマイクロフォンc206が配置されている。マイクロフォンc206は、電話機能のための送話口を提供するほか、録音用のマイクロフォンとして用いることもできる。
図70は、筐体c202の内部に収容された回路アセンブリc100の構成を示す図解的な平面図である。回路アセンブリc100は、前述した実装基板c9と、実装基板c9の実装面c9Aに実装された回路部品とを含む。複数の回路部品は、複数の集積回路素子(IC)212-220と、複数のチップ部品とを含む。複数のICは、伝送処理ICc212、ワンセグTV受信ICc213、GPS受信ICc214、FMチューナICc215、電源ICc216、フラッシュメモリc217、マイクロコンピュータc218、電源ICc219およびベースバンドICc220を含む。複数のチップ部品は、チップインダクタc221,c225,c235、チップ抵抗器(第3参考例のチップ抵抗器に相当する)c222,c224,c233、チップキャパシタc227,c230,c234、およびチップダイオードc228,c231を含む。
伝送処理ICc212は、表示パネルc203に対する表示制御信号を生成し、かつ表示パネルc203の表面のタッチパネルからの入力信号を受信するための電子回路を内蔵している。表示パネルc203との接続のために、伝送処理ICc212には、フレキシブル配線c209が接続されている。
ワンセグTV受信ICc213は、ワンセグ放送(携帯機器を受信対象とする地上デジタルテレビ放送)の電波を受信するための受信機を構成する電子回路を内蔵している。ワンセグTV受信ICc213の近傍には、複数のチップインダクタc221と、複数のチップ抵抗器c222とが配置されている。ワンセグTV受信ICc213、チップインダクタc221およびチップ抵抗器c222は、ワンセグ放送受信回路c223を構成している。チップインダクタc221およびチップ抵抗器c222は、正確に合わせ込まれたインダクタンスおよび抵抗をそれぞれ有し、ワンセグ放送受信回路c223に高精度な回路定数を与える。
GPS受信ICc214は、GPS衛星からの電波を受信してスマートフォンc201の位置情報を出力する電子回路を内蔵している。
FMチューナICc215は、その近傍において実装基板c9に実装された複数のチップ抵抗器c224および複数のチップインダクタc225とともに、FM放送受信回路c226を構成している。チップ抵抗器c224およびチップインダクタc225は、正確に合わせ込まれた抵抗値およびインダクタンスをそれぞれ有し、FM放送受信回路c226に高精度な回路定数を与える。
電源ICc216の近傍には、複数のチップキャパシタc227および複数のチップダイオードc228が実装基板c9の実装面に実装されている。電源ICc216は、チップキャパシタc227およびチップダイオードc228とともに、電源回路c229を構成している。
フラッシュメモリc217は、オペレーティングシステムプログラム、スマートフォンc201の内部で生成されたデータ、通信機能によって外部から取得したデータおよびプログラムなどを記録するための記憶装置である。
マイクロコンピュータc218は、CPU、ROMおよびRAMを内蔵しており、各種の演算処理を実行することにより、スマートフォンc201の複数の機能を実現する演算処理回路である。より具体的には、マイクロコンピュータc218の働きにより、画像処理や各種アプリケーションプログラムのための演算処理が実現されるようになっている。
電源ICc219の近くには、複数のチップキャパシタc230および複数のチップダイオードc231が実装基板c9の実装面に実装されている。電源ICc219は、チップキャパシタc230およびチップダイオードc231とともに、電源回路c232を構成している。
ベースバンドICc220の近くには、複数のチップ抵抗器c233、複数のチップキャパシタc234、および複数のチップインダクタc235が、実装基板c9の実装面c9Aに実装されている。ベースバンドICc220は、チップ抵抗器c233、チップキャパシタc234およびチップインダクタc235とともに、ベースバンド通信回路c236を構成している。ベースバンド通信回路c236は、電話通信およびデータ通信のための通信機能を提供する。
このような構成によって、電源回路c229,c232によって適切に調整された電力が、伝送処理ICc212、GPS受信ICc214、ワンセグ放送受信回路c223、FM放送受信回路c226、ベースバンド通信回路c236、フラッシュメモリc217およびマイクロコンピュータc218に供給される。マイクロコンピュータc218は、伝送処理ICc212を介して入力される入力信号に応答して演算処理を行い、伝送処理ICc212から表示パネルc203に表示制御信号を出力して表示パネルc203に各種の表示を行わせる。
タッチパネルまたは操作ボタンc204の操作によってワンセグ放送の受信が指示されると、ワンセグ放送受信回路c223の働きによってワンセグ放送が受信される。そして、受信された画像を表示パネルc203に出力し、受信された音声をスピーカc205から音響化させるための演算処理が、マイクロコンピュータc218によって実行される。
また、スマートフォンc201の位置情報が必要とされるときには、マイクロコンピュータc218は、GPS受信ICc214が出力する位置情報を取得し、その位置情報を用いた演算処理を実行する。
さらに、タッチパネルまたは操作ボタンc204の操作によってFM放送受信指令が入力されると、マイクロコンピュータc218は、FM放送受信回路c226を起動し、受信された音声をスピーカc205から出力させるための演算処理を実行する。
フラッシュメモリc217は、通信によって取得したデータの記憶や、マイクロコンピュータc218の演算や、タッチパネルからの入力によって作成されたデータを記憶するために用いられる。マイクロコンピュータc218は、必要に応じて、フラッシュメモリc217に対してデータを書き込み、またフラッシュメモリc217からデータを読み出す。
電話通信またはデータ通信の機能は、ベースバンド通信回路c236によって実現される。マイクロコンピュータc218は、ベースバンド通信回路c236を制御して、音声またはデータを送受信するための処理を行う。
10、30 チップ抵抗器
11 基板(シリコン基板)
12 第1接続電極(外部接続電極)
13 第2接続電極(外部接続電極)
14 抵抗回路網
20、103 抵抗体膜(抵抗体膜ライン)
21 導体膜(配線膜)
F ヒューズ膜
C 接続用導体膜

Claims (10)

  1. 基板と、
    前記基板上に形成された抵抗体膜、および前記抵抗体膜に接するように積層された配線膜をそれぞれ有する複数の抵抗体と、
    前記基板上に設けられた電極と、
    前記複数の抵抗体を前記電極にそれぞれ接続する切断可能な複数のヒューズとを含み、
    前記抵抗体膜が、NiCr、NiCrAl、NiCrSi、NiCrSiAl、TaN、TaSiO、TiN、TiNO、およびTiSiONからなる群から選択した1種以上を含む材料からなり、
    前記基板は、
    前記抵抗体、前記電極および前記ヒューズが設けられた表面と、
    前記基板の厚さ方向において前記表面とは反対側に位置し、前記表面に平行な裏面と、
    前記表面および前記裏面のそれぞれに交差して延びて前記表面と前記裏面との間を繋ぎ、前記表面と前記裏面との間の全域において直線状に形成された側面とを有し、
    前記複数のヒューズは、前記表面において前記電極に沿う直線状のみに配列されていて、一定距離の倍数の間隔をあけて並んでいて、
    前記抵抗体が、1μm~1.5μmの線幅を有する線状要素を含み、
    前記抵抗体は、抵抗体膜上に、前記線状方向に一定間隔を開けて積層された導体膜を備え、
    前記導体膜が積層されていない前記一定間隔部分の抵抗体膜が1個の単位抵抗体を構成していることを特徴とする、チップ抵抗器。
  2. 前記抵抗体膜の温度係数が、1000ppm/℃未満であることを特徴とする、請求項1に記載のチップ抵抗器。
  3. 前記抵抗体膜の温度係数が、50ppm/℃~200ppm/℃であることを特徴とする、請求項2に記載のチップ抵抗器。
  4. 前記抵抗体膜の膜厚が、300Å~1μmであることを特徴とする、請求項1~3のいずれか一項に記載のチップ抵抗器。
  5. 前記抵抗体膜上に積層された前記導体膜と、前記ヒューズとは、同一レイヤーに形成された同一材料の金属膜を含むことを特徴とする、請求項1~4のいずれか一項に記載のチップ抵抗器。
  6. 前記単位抵抗体が複数個直列に接続され、抵抗回路が形成されていることを特徴とする、請求項1~5のいずれか一項に記載のチップ抵抗器。
  7. 前記抵抗回路は、複数種類形成されており、複数種類の抵抗回路は、等しい抵抗値を有する単位抵抗体が直列に等比数列的に増加されて接続された複数種類の直列抵抗回路を含むことを特徴とする、請求項に記載のチップ抵抗器。
  8. 前記抵抗回路は、複数種類形成されており、複数種類の抵抗回路は、等しい抵抗値を有する単位抵抗体が並列に等比数列的に増加されて接続された複数種類の並列抵抗回路を含むことを特徴とする、請求項に記載のチップ抵抗器。
  9. 前記抵抗回路は、複数種類形成されており、複数種類の抵抗回路は、等しい抵抗値を有する単位抵抗体が直列に等比数列的に増加されて接続された複数種類の直列抵抗回路、および、等しい抵抗値を有する単位抵抗体が並列に等比数列的に増加されて接続された複数種類の並列抵抗回路を含むことを特徴とする、請求項に記載のチップ抵抗器。
  10. 前記側面は、前記表面および前記裏面のそれぞれに対して傾斜していることを特徴とする、請求項1~のいずれか一項に記載のチップ抵抗器。
JP2019090979A 2012-02-03 2019-05-13 チップ抵抗器 Active JP7063845B2 (ja)

Applications Claiming Priority (8)

Application Number Priority Date Filing Date Title
JP2012022296 2012-02-03
JP2012022296 2012-02-03
JP2012042300 2012-02-28
JP2012042300 2012-02-28
JP2012067970 2012-03-23
JP2012067970 2012-03-23
JP2012081627 2012-03-30
JP2012081627 2012-03-30

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2017236447A Division JP2018037693A (ja) 2012-02-03 2017-12-08 チップ抵抗器

Publications (2)

Publication Number Publication Date
JP2019149571A JP2019149571A (ja) 2019-09-05
JP7063845B2 true JP7063845B2 (ja) 2022-05-09

Family

ID=61564739

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2017236447A Pending JP2018037693A (ja) 2012-02-03 2017-12-08 チップ抵抗器
JP2019090979A Active JP7063845B2 (ja) 2012-02-03 2019-05-13 チップ抵抗器

Family Applications Before (1)

Application Number Title Priority Date Filing Date
JP2017236447A Pending JP2018037693A (ja) 2012-02-03 2017-12-08 チップ抵抗器

Country Status (1)

Country Link
JP (2) JP2018037693A (ja)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001044001A (ja) 1999-07-30 2001-02-16 Rohm Co Ltd 薄膜型抵抗器の構造及び抵抗値調整方法
JP2003158002A (ja) 2001-11-22 2003-05-30 Matsushita Electric Ind Co Ltd チップ型電子部品とその製造方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2256688B2 (de) * 1972-11-18 1976-05-06 Robert Bosch Gmbh, 7000 Stuttgart Verfahren zum auftrennen von leiterbahnen auf integrierten schaltkreisen
JPS5636103U (ja) * 1979-08-27 1981-04-07
JPS6077403A (ja) * 1983-10-05 1985-05-02 株式会社富士通ゼネラル 膜抵抗器の抵抗値調整方法
JPS636804A (ja) * 1986-06-26 1988-01-12 日本電気株式会社 ネツトワ−ク抵抗の製造方法
JPH10163013A (ja) * 1996-11-29 1998-06-19 Hokuriku Electric Ind Co Ltd 抵抗体のトリミング方法
JP2004071865A (ja) * 2002-08-07 2004-03-04 Toyo Kohan Co Ltd 抵抗層積層材および抵抗層積層材を用いた部品
DE10260852B4 (de) * 2002-12-23 2011-05-05 Robert Bosch Gmbh Verfahren zum Abgleichen des elektrischen Widerstands einer Widerstandsbahn
US7598841B2 (en) * 2005-09-20 2009-10-06 Analog Devices, Inc. Film resistor and a method for forming and trimming a film resistor
JP2009038281A (ja) * 2007-08-03 2009-02-19 Hitachi Ulsi Systems Co Ltd 半導体装置およびその製造方法
JP2011204925A (ja) * 2010-03-25 2011-10-13 Seiko Instruments Inc 半導体装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001044001A (ja) 1999-07-30 2001-02-16 Rohm Co Ltd 薄膜型抵抗器の構造及び抵抗値調整方法
JP2003158002A (ja) 2001-11-22 2003-05-30 Matsushita Electric Ind Co Ltd チップ型電子部品とその製造方法

Also Published As

Publication number Publication date
JP2018037693A (ja) 2018-03-08
JP2019149571A (ja) 2019-09-05

Similar Documents

Publication Publication Date Title
JP6259184B2 (ja) チップ部品およびその製造方法
WO2013111497A1 (ja) チップ部品
US10312002B2 (en) Chip component and production method therefor
JP2015144241A (ja) チップ部品およびその製造方法、ならびに当該チップ部品を備えた回路アセンブリおよび電子機器
JP2015181155A (ja) 半導体装置および半導体装置の製造方法
JP6584574B2 (ja) チップ部品およびその製造方法
US10426032B1 (en) Multilayer wiring structure and its manufacturing method
JP2014072241A (ja) チップ部品
JP2017130671A (ja) チップ部品
JP7063845B2 (ja) チップ抵抗器
JP6852120B2 (ja) チップ抵抗器
JP6184088B2 (ja) チップ抵抗器の製造方法
JP6535073B2 (ja) チップ部品
JP6101465B2 (ja) チップ部品
JP7178982B2 (ja) チップ抵抗器およびチップ部品
TWI598790B (zh) 觸控模組及其製造方法
JP2014072239A (ja) チップ部品
TWI464754B (zh) 電阻器模組及其製造方法
JP3351876B2 (ja) 半導体装置の実装構造およびその製造方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20190515

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20200709

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20200730

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20201007

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20201124

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20210114

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20210325

C60 Trial request (containing other claim documents, opposition documents)

Free format text: JAPANESE INTERMEDIATE CODE: C60

Effective date: 20210325

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20210405

C21 Notice of transfer of a case for reconsideration by examiners before appeal proceedings

Free format text: JAPANESE INTERMEDIATE CODE: C21

Effective date: 20210408

A912 Re-examination (zenchi) completed and case transferred to appeal board

Free format text: JAPANESE INTERMEDIATE CODE: A912

Effective date: 20210423

C211 Notice of termination of reconsideration by examiners before appeal proceedings

Free format text: JAPANESE INTERMEDIATE CODE: C211

Effective date: 20210506

C22 Notice of designation (change) of administrative judge

Free format text: JAPANESE INTERMEDIATE CODE: C22

Effective date: 20210819

C13 Notice of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: C13

Effective date: 20211125

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20211227

C23 Notice of termination of proceedings

Free format text: JAPANESE INTERMEDIATE CODE: C23

Effective date: 20220310

C03 Trial/appeal decision taken

Free format text: JAPANESE INTERMEDIATE CODE: C03

Effective date: 20220414

C30A Notification sent

Free format text: JAPANESE INTERMEDIATE CODE: C3012

Effective date: 20220414

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20220421

R150 Certificate of patent or registration of utility model

Ref document number: 7063845

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150