JP6180815B2 - ボルテージレギュレータ - Google Patents

ボルテージレギュレータ Download PDF

Info

Publication number
JP6180815B2
JP6180815B2 JP2013130493A JP2013130493A JP6180815B2 JP 6180815 B2 JP6180815 B2 JP 6180815B2 JP 2013130493 A JP2013130493 A JP 2013130493A JP 2013130493 A JP2013130493 A JP 2013130493A JP 6180815 B2 JP6180815 B2 JP 6180815B2
Authority
JP
Japan
Prior art keywords
voltage
output
differential amplifier
amplifier circuit
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2013130493A
Other languages
English (en)
Other versions
JP2015005171A (ja
Inventor
敏之 津崎
敏之 津崎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ablic Inc
Original Assignee
Ablic Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority to JP2013130493A priority Critical patent/JP6180815B2/ja
Application filed by Ablic Inc filed Critical Ablic Inc
Priority to PCT/JP2014/064268 priority patent/WO2014203704A1/ja
Priority to EP14813171.7A priority patent/EP3012706B1/en
Priority to KR1020157035678A priority patent/KR20160022822A/ko
Priority to CN201480035321.3A priority patent/CN105393184B/zh
Priority to TW103119880A priority patent/TWI631807B/zh
Publication of JP2015005171A publication Critical patent/JP2015005171A/ja
Priority to US14/968,002 priority patent/US9645593B2/en
Application granted granted Critical
Publication of JP6180815B2 publication Critical patent/JP6180815B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/56Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
    • G05F1/565Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices sensing a condition of the system or its load in addition to means responsive to deviations in the output of the system, e.g. current, voltage, power factor
    • G05F1/569Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices sensing a condition of the system or its load in addition to means responsive to deviations in the output of the system, e.g. current, voltage, power factor for protection
    • G05F1/573Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices sensing a condition of the system or its load in addition to means responsive to deviations in the output of the system, e.g. current, voltage, power factor for protection with overcurrent detector
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/56Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
    • G05F1/575Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices characterised by the feedback circuit
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/32Means for protecting converters other than automatic disconnection

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Power Engineering (AREA)
  • Continuous-Control Power Sources That Use Transistors (AREA)

Description

本発明は、定電圧を出力するボルテージレギュレータに関し、より詳しくは、出力端子に過電流が流れたときに、出力電流を小さく絞って回路を保護する過電流保護回路に関する。
ボルテージレギュレータは、リチウムイオン2次電池やバッテリーなどの高い電源電圧を入力し、マイコンなどのデバイスへ電源電圧よりも低い電圧を出力する。仮に、何らかの理由によりボルテージレギュレータの出力端子がGND電圧(0V)にショートされた場合、ボルテージレギュレータは、出力トランジスタの抵抗値を下げるように制御するので、出力端子に大電流が流れる。ボルテージレギュレータは、出力端子に大電流が流れることから回路を保護するために、過電流保護回路が必要となる。
図3は、従来のボルテージレギュレータのブロック図である。従来のボルテージレギュレータは、定電圧制御回路320と過電流保護回路321を備えている。
電源端子10と接地端子11の間に入力電圧源101が接続される。出力端子12と接地端子11の間に負荷抵抗103が接続される。電源端子10と出力端子12の間に、抵抗111と出力トランジスタ102が直列に接続される。
定電圧制御回路320について説明する。差動増幅回路304は、反転入力端子に出力電圧Voutを分圧抵抗回路306により分圧した帰還電圧Vfbが入力され、非反転入力端子に基準電圧回路305の基準電圧Vrefが入力され、出力端子から電流I1を出力する。NPNトランジスタ308と抵抗307は、ソース接地増幅回路を構成する。出力トランジスタ102は、ゲートにソース接地増幅回路の出力電圧Vdrvが入力されことにより、出力電圧Voutを制御する負帰還が構成され、出力電圧Voutを設定電圧に制御する。
過電流保護回路321について説明する。差動増幅回路312は、非反転入力端子に入力電圧源101の電圧Vinが入力され、反転入力端子に抵抗111に発生する電圧VRが入力される。差動増幅回路313は、非反転入力端子に差動増幅回路312の出力電圧が入力され、反転入力端子に基準電圧回路314の基準電圧Vref2が入力され、電流I2を出力する。電流I2は、NPNトランジスタ315とNPNトランジスタ316によりミラーされ電流I3となる。NPNトランジスタ316のコレクタは、差動増幅回路304の出力に接続される。
ここで、出力端子12が接地端子11にショートされたような場合、帰還電圧Vfbは接地電圧Vssになっていくので、ソース接地増幅回路の出力電圧Vdrvが低下し、出力トランジスタ102がオンしていき、出力電流Ioutが増加する。従って、抵抗111による電圧降下により電圧VRは低くなるので、差動増幅回路312の出力電圧は高くなる。差動増幅回路312の出力電圧が基準電圧Vref2よりも電圧が高くなると、差動増幅器313はNPNトランジスタ315のコレクタに流す電流I2を増加する。従って、ミラー回路によりミラーされた電流I3が増加するので、NPNトランジスタ308のベース電流(I1−I3)は減少する。NPNトランジスタ308のベース電流が減少するため、ソース接地増幅回路の出力電圧Vdrvが上昇し、出力電流Ioutは減少する。このように、出力電流を制御する負帰還が構成され、出力電流Ioutは過電流保護設定電流に制御される。
特開2006−31672号公報
しかしながら、上述したような従来のボルテージレギュレータは、過電流保護回路の動作時に、出力電圧制御の負帰還と出力電流制御の負帰還が動作している。従って、出力電流制御の負帰還のゲインが出力電圧制御の負帰還のゲインより大きい場合は、出力電圧Voutが発振しやすいため、大きい容量の位相補償回路を必要とするので、チップ面積が増加してしまう。また、出力電流制御の負帰還のゲインが出力電圧制御の負帰還のゲインより小さい場合は、出力電圧制御の負帰還の影響が強いため、出力電流Ioutの過電流保護が効きにくい、という課題があった。
従来の課題を解決するために、本発明の過電流保護回路を備えたボルテージレギュレータは、第一基準電圧と帰還電圧を比較する第一差動増幅回路と、第一差動増幅回路の出力電圧で制御される出力トランジスタを備えた定電圧制御回路と、出力電流を測定するための抵抗と、抵抗の両端の電圧の差を測定する第二差動増幅回路と、第二差動増幅回路の出力電圧と第二基準電圧を比較するコンパレータと、コンパレータの検出信号によって制御されるスイッチを備えた過電流保護回路と、を備え、出力電流が過電流保護設定値以上流れた時に、第二差動増幅回路の出力電圧がスイッチを介して第一差動増幅回路に入力され、出力トランジスタの制御を定電圧制御回路による制御から過電流保護回路による制御に切り替える構成とした。
本発明過電流保護回路を備えたボルテージレギュレータによれば、面積の大きな素子の位相補償回路を必要とせず、出力電流を過電流保護設定値に精度良く安定して制御することが可能となる。
本実施形態のボルテージレギュレータを示すブロック図である。 本実施形態のボルテージレギュレータの差動増幅回路の一例を示す回路図である。 従来のボルテージレギュレータのブロック図である。
以下、本実施形態のボルテージレギュレータについて、図面を参照して説明する。
図1は、本実施形態のボルテージレギュレータを示すブロック図である。
本実施形態のボルテージレギュレータは、定電圧制御回路120と過電流保護回路121を備えている。電源端子10と接地端子11の間に入力電圧源101が接続される。出力端子12と接地端子11の間に負荷抵抗103が接続される。電源端子10と出力端子12の間に、抵抗111と出力トランジスタ102が直列に接続される。
定電圧制御回路120は、差動増幅回路104と、基準電圧回路105と、分圧抵抗回路106を備えている。分圧抵抗回路106は、出力端子12と接地端子11の間に接続される。差動増幅回路104は、第一非反転入力端子に分圧抵抗回路106の出力端子が接続され、第二非反転入力端子に過電流保護回路121の出力端子が接続され、反転入力端子に基準電圧回路105が接続され、出力端子は出力トランジスタ102のゲートに接続される。
過電流保護回路121は、差動増幅回路112と、コンパレータ113と、基準電圧回路114と、スイッチ115及び116と、インバーター117を備えている。差動増幅回路112は、非反転入力端子に電源端子10と抵抗111の一方の端子の接続点が接続され、反転入力端子に抵抗111の他方の端子が接続される。コンパレータ113は、差動増幅回路112の出力端子が接続され、反転入力端子に基準電圧回路114が接続される。スイッチ115は、差動増幅回路112の出力端子と過電流保護回路121の出力端子の間に接続され、制御端子はコンパレータ113の出力端子が接続される。スイッチ116は、差動増幅回路112の出力端子と接地端子11の間に接続され、制御端子はコンパレータ113の出力端子がインバーター117を介して接続される。
分圧抵抗回路106は、出力電圧Voutを分圧した帰還電圧Vfbを出力する。基準電圧回路105は、基準電圧Vrefを出力する。差動増幅回路104は、帰還電圧Vfbと基準電圧Vrefの差を増幅して、出力電圧Vdrvを出力トランジスタ102のゲートに出力する。これにより、出力電圧を制御する負帰還が構成され、出力電圧Voutは設定電圧に制御される。
差動増幅回路112は、抵抗111の両端の電圧の差を増幅して出力する。コンパレータ113は、差動増幅回路112の出力電圧と基準電圧Vref2を比較し、その信号Vdを出力する。スイッチ115は、差動増幅回路112の出力電圧が基準電圧Vref2より高い、すなわち信号VdがHighの時にショートする。スイッチ116は、差動増幅回路112の出力電圧が基準電圧Vref2より低い、すなわち信号VdがLowの時にオンする。差動増幅回路112の出力電圧は、スイッチ115を介して、過電流保護回路121の出力端子から出力電圧V121として差動増幅回路104の第二非反転入力端子に入力される。差動増幅回路104は、帰還電圧Vfbと出力電圧V121の差を増幅して、出力電圧Vdrvを出力トランジスタ102のゲートに出力する。これにより、出力電流を制御する負帰還が構成され、出力電流Ioutは過電流保護設定電流に制御される。
図2は、差動増幅回路104の一例を示す回路図である。
差動増幅回路104は、第一非反転入力端子201と、第二非反転入力端子202と、反転入力端子203と、出力端子204と、NMOSトランジスタ205、206、207と、PMOSトランジスタ208、209と、電流源210と、反転増幅回路211を備えている。
NMOSトランジスタ205は、ゲートが第一非反転入力端子201に接続される。NMOSトランジスタ206は、ゲートが第二非反転入力端子202に接続される。NMOSトランジスタ207は、ゲートが反転入力端子203に接続される。各々のソースは、共通に電流源210と接続される。PMOSトランジスタ208は、ドレインがNMOSトラジスタ205及びNMOSトランジスタ206のドレインと反転増幅回路211の入力端子に接続される。PMOSトランジスタ209は、ドレインとゲートが共通にNMOSトラジスタ207のドレイン及びPMOSトランジスタ208のゲートに接続される。反転増幅回路211は、出力端子が出力端子204に接続される。
第一非反転入力端子201に帰還電圧Vfb、第二非反転入力端子202に電圧V121、反転入力端子203に基準電圧Vrefが入力され、出力端子204は出力電圧Vdrvを出力する。
上述したように構成した差動増幅回路104は、入力される電圧に対して以下のように動作する。
基準電圧Vrefに対して帰還電圧Vfbと電圧V121の両方が低い場合、PMOSトランジスタ208の流す電流がNMOSトラジスタ205とNMOSトラジスタ206の流す電流よりも大きい。従って、PMOSトランジスタ208のドレイン電圧は上昇し、出力電圧Vdrvは低下する。
基準電圧Vrefに対して帰還電圧Vfbが高い場合、PMOSトランジスタ208の流す電流がNMOSトラジスタ205の流す電流よりも小さい。従って、PMOSトランジスタ208のドレイン電圧は低下し、出力電圧Vdrvは上昇する。このとき、NMOSトラジスタ206よりもNMOSトラジスタ205の抵抗が小さくなるため、NMOSトラジスタ205が支配的に電流を流す。
基準電圧Vrefに対して電圧V121が高い場合、PMOSトランジスタ208の流す電流がNMOSトラジスタ206の流す電流よりも小さい。従って、PMOSトランジスタ208のドレイン電圧は低下し、出力電圧Vdrvは上昇する。このとき、NMOSトラジスタ205よりもNMOSトラジスタ206の抵抗が小さくなるため、NMOSトラジスタ206が支配的に電流を流す。
次に、本実施形態のボルテージレギュレータの過電流保護動作について説明する。
通常動作時は、差動増幅回路112の出力電圧が基準電圧Vref2よりも低いので、コンパレータ113の出力VdetはLo出力となり、スイッチ115はオープンし、スイッチ116はショートする。従って、差動増幅回路104は、第二非反転入力端子に接地電圧Vssが入力されるので、第一非反転入力端子と反転入力端子の電圧、すなわち帰還電圧Vfbと基準電圧Vrefに基づいた電圧を出力する。
出力端子12が接地端子11にショートされたような場合、帰還電圧Vfbは接地電圧Vssになっていくので、差動増幅回路104の出力電圧Vdrvが低下する。出力トランジスタ102はオンしていくので、出力電流Ioutは増加する。出力電流Ioutが増加すると、抵抗111の電圧降下により電圧VRは低くなっていき、差動増幅回路112の出力電圧は高くなっていく。差動増幅回路112の出力電圧が基準電圧Vref2よりも高くなると、コンパレータ113の出力VdetはHigh出力となり、スイッチ115はショートし、スイッチ116はオープンする。よって、差動増幅回路104の第二非反転入力端子には、差動増幅回路112の出力電圧と同じ電圧が入力される。このときの差動増幅回路112の出力電圧は、基準電圧Vref2と同じ値である。出力電流Ioutが更に増加すると、差動増幅回路112の出力電圧は帰還電圧Vfbよりも高くなるので、差動増幅回路104は第二非反転入力端子と反転入力端子の電圧、すなわち差動増幅回路112の出力電圧と基準電圧Vrefに基づいた電圧を出力する。従って、差動増幅回路104は、過電流保護回路121の出力電圧に基づいて、出力トランジスタ102のゲートを制御して、過電流を防止する。
ここで、コンパレータ113は、チャタリング防止のために、ヒステリシスが付加されていることが好ましい。また、基準電圧Vrefと基準電圧Vref2は、差動増幅回路104が第一非反転入力端子の制御から第二非反転入力端子の制御に滑らかに切り替わるために、同じ電圧であることが好ましい。
先ず、出力電流Ioutが過電流保護設定値よりも小さい場合を説明する。
差動増幅回路112の出力電圧は、出力電流Ioutに比例して上昇するが、基準電圧Vref2よりも低いので、コンパレータ113の出力VdetはLow出力となる。従って、スイッチ115はオープン、スイッチ116はショートとなるので、過電流保護回路121の出力端子は接地端子Vssへ接続され、出力電圧V121は0Vとなる。従って、差動増幅回路104は帰還電圧Vfbが非反転入力信号として働き、定電圧制御回路120の負帰還により出力電圧Voutは設定電圧に制御される。このとき、差動増幅回路104の働きによって、第一非反転入力端子の電圧は反転入力端子の電圧と等しくなるので、帰還電圧Vfbは基準電圧Vrefと等しくなる。
次に、出力電流Ioutに過電流保護設定値以上の出力電流が流れた場合を説明する。
差動増幅回路112の出力電圧が上昇して基準電圧Vref2よりも高くなると、コンパレータ113の出力VdetはHigh出力となる。従って、スイッチ115はショート、スイッチ116はオープンとなるので、過電流保護回路121の出力電圧V121は差動増幅回路112の出力電圧と同じ電圧となる。ここで、基準電圧VrefとVref2を同じ電圧に設定しておくと、出力電圧V121は帰還Vfbよりも高いので、出力電圧V121が差動増幅回路104の非反転入力信号として働き、過電流保護回路121の負帰還121により出力電流Ioutは過電流保護設定電流に制御される。
以上説明したように、本実施形態の過電流保護回路を備えたボルテージレギュレータによれば、過電流保護設定値以上の出力電流が流れた時に、出力電圧制御の負帰還を切断し、出力電流制御の負帰還のみで動作するように構成したので、出力電流を過電流保護設定値に精度良く安定して制御することが可能となる。
104、112 差動増幅回路
113 コンパレータ
106 分圧抵抗回路
120 定電圧制御回路
121 過電流保護回路
210 電流源
211 反転増幅回路

Claims (3)

  1. 出力電圧を制御する負帰還回路を構成する定電圧制御回路と、出力電流を制御する負帰還回路を構成する過電流保護回路と、を備えたボルテージレギュレータであって、
    前記定電圧制御回路は、
    第一基準電圧と帰還電圧を比較する第一差動増幅回路と、前記第一差動増幅回路の出力電圧で制御される出力トランジスタを備え、
    前記過電流保護回路は、
    出力電流を測定するための抵抗と、前記抵抗の両端の電圧の差を測定する第二差動増幅回路と、前記第二差動増幅回路の出力電圧と第二基準電圧を比較するコンパレータと、前記コンパレータの検出信号によって制御されるスイッチと、を備え、
    前記出力電流が過電流保護設定値以上流れた時に、前記第二差動増幅回路の出力電圧が前記スイッチを介して前記第一差動増幅回路に入力され、前記出力トランジスタの制御を、前記定電圧制御回路の前記帰還電圧による制御から、前記過電流保護回路の前記第二差動増幅回路の出力電圧による制御に切り替える、
    ことを特徴とするボルテージレギュレータ。
  2. 前記第一基準電圧と前記第二基準電圧は等しい電圧である、
    ことを特徴とする請求項1に記載のボルテージレギュレータ。
  3. 前記第一差動増幅回路は、第一非反転入力端子と第二非反転入力端子と反転入力端子を有し、
    前記第一非反転入力端子に前記帰還電圧が入力され、前記第二非反転入力端子に前記第二差動増幅回路の出力電圧または接地電圧が入力され、前記反転入力端子に前記第一基準電圧が入力される、
    ことを特徴とする請求項1に記載のボルテージレギュレータ。

JP2013130493A 2013-06-21 2013-06-21 ボルテージレギュレータ Expired - Fee Related JP6180815B2 (ja)

Priority Applications (7)

Application Number Priority Date Filing Date Title
JP2013130493A JP6180815B2 (ja) 2013-06-21 2013-06-21 ボルテージレギュレータ
EP14813171.7A EP3012706B1 (en) 2013-06-21 2014-05-29 Voltage regulator
KR1020157035678A KR20160022822A (ko) 2013-06-21 2014-05-29 볼티지 레귤레이터
CN201480035321.3A CN105393184B (zh) 2013-06-21 2014-05-29 稳压器
PCT/JP2014/064268 WO2014203704A1 (ja) 2013-06-21 2014-05-29 ボルテージレギュレータ
TW103119880A TWI631807B (zh) 2013-06-21 2014-06-09 電壓調節器
US14/968,002 US9645593B2 (en) 2013-06-21 2015-12-14 Voltage regulator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2013130493A JP6180815B2 (ja) 2013-06-21 2013-06-21 ボルテージレギュレータ

Publications (2)

Publication Number Publication Date
JP2015005171A JP2015005171A (ja) 2015-01-08
JP6180815B2 true JP6180815B2 (ja) 2017-08-16

Family

ID=52104446

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2013130493A Expired - Fee Related JP6180815B2 (ja) 2013-06-21 2013-06-21 ボルテージレギュレータ

Country Status (7)

Country Link
US (1) US9645593B2 (ja)
EP (1) EP3012706B1 (ja)
JP (1) JP6180815B2 (ja)
KR (1) KR20160022822A (ja)
CN (1) CN105393184B (ja)
TW (1) TWI631807B (ja)
WO (1) WO2014203704A1 (ja)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6663103B2 (ja) 2015-08-24 2020-03-11 ミツミ電機株式会社 レギュレータ用半導体集積回路
US9984624B2 (en) * 2015-12-28 2018-05-29 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, driver IC, and electronic device
JP6784918B2 (ja) 2016-09-30 2020-11-18 ミツミ電機株式会社 レギュレータ用半導体集積回路
CN106656056B (zh) * 2016-12-31 2022-09-20 唯捷创芯(天津)电子技术股份有限公司 用于运算放大器的动态电流源电路、芯片及通信终端
JP6761361B2 (ja) * 2017-02-08 2020-09-23 株式会社東芝 電源装置
US10678282B1 (en) * 2018-01-09 2020-06-09 Maxim Integrated Products, Inc. Linear voltage regulators and associated methods
US10345838B1 (en) * 2018-06-26 2019-07-09 Nxp B.V. Voltage regulation circuits with separately activated control loops
TWI697751B (zh) * 2019-05-22 2020-07-01 群光電能科技股份有限公司 電壓補償電路以及電壓補償方法
US11853093B2 (en) * 2020-03-18 2023-12-26 Nisshinbo Micro Devices Inc. Power supply device provided with voltage controller using reference voltage circuit and current controller, and electronic apparatus with the power supply device
GB2599474B (en) * 2020-05-08 2023-04-05 Cirrus Logic Int Semiconductor Ltd Circuitry for providing an output voltage
JP7494556B2 (ja) * 2020-05-14 2024-06-04 Toppanホールディングス株式会社 安定化電源回路

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3932776A1 (de) * 1989-09-30 1991-04-11 Philips Patentverwaltung Stromversorgungseinrichtung mit spannungsregelung und strombegrenzung
US5578916A (en) * 1994-05-16 1996-11-26 Thomson Consumer Electronics, Inc. Dual voltage voltage regulator with foldback current limiting
US5844440A (en) * 1996-12-20 1998-12-01 Ericsson, Inc. Circuit for inrush and current limiting
JP3807901B2 (ja) * 1999-07-13 2006-08-09 ローム株式会社 電源装置
JP3666383B2 (ja) * 2000-11-13 2005-06-29 株式会社デンソー 電圧レギュレータ
JP4742454B2 (ja) * 2001-06-25 2011-08-10 日本テキサス・インスツルメンツ株式会社 レギュレータ回路
JP2005051854A (ja) * 2003-07-30 2005-02-24 Mitsumi Electric Co Ltd 起動処理回路
JP4628176B2 (ja) 2004-06-14 2011-02-09 ローム株式会社 電源装置および電子機器
CN1716142A (zh) * 2004-06-14 2006-01-04 罗姆股份有限公司 具有过电流保护功能的电源装置
US7106032B2 (en) * 2005-02-03 2006-09-12 Aimtron Technology Corp. Linear voltage regulator with selectable light and heavy load paths
TW200744284A (en) * 2006-05-24 2007-12-01 Asustek Comp Inc Voltage regulating circuit with over-current protection
JP2009176008A (ja) * 2008-01-24 2009-08-06 Seiko Instruments Inc ボルテージレギュレータ
JP5099505B2 (ja) * 2008-02-15 2012-12-19 セイコーインスツル株式会社 ボルテージレギュレータ
TWI357204B (en) * 2008-09-25 2012-01-21 Advanced Analog Technology Inc A low drop out regulator with over-current protect
JP2011191992A (ja) * 2010-03-15 2011-09-29 Toshiba Corp 電源装置
JP2012159870A (ja) * 2011-01-28 2012-08-23 Seiko Instruments Inc ボルテージレギュレータ
US9041367B2 (en) * 2013-03-14 2015-05-26 Freescale Semiconductor, Inc. Voltage regulator with current limiter
EP2876521B1 (en) * 2013-11-26 2016-05-25 Dialog Semiconductor GmbH Circuit with Controlled Inrush Current

Also Published As

Publication number Publication date
EP3012706B1 (en) 2019-06-26
KR20160022822A (ko) 2016-03-02
TW201524101A (zh) 2015-06-16
EP3012706A4 (en) 2017-04-05
JP2015005171A (ja) 2015-01-08
TWI631807B (zh) 2018-08-01
CN105393184B (zh) 2017-05-17
US9645593B2 (en) 2017-05-09
EP3012706A1 (en) 2016-04-27
CN105393184A (zh) 2016-03-09
WO2014203704A1 (ja) 2014-12-24
US20160099644A1 (en) 2016-04-07

Similar Documents

Publication Publication Date Title
JP6180815B2 (ja) ボルテージレギュレータ
WO2014208261A1 (ja) ボルテージレギュレータ
US12079018B2 (en) Voltage regulator
TWI489239B (zh) 電壓調節器
US7268523B2 (en) Constant voltage power supply circuit and method of testing the same
US7196504B2 (en) Constant-voltage circuit, semiconductor device using the same, and constant-voltage outputting method
US20120194947A1 (en) Voltage regulator
JP5806853B2 (ja) ボルテージレギュレータ
JP2017523530A (ja) 電圧レギュレータのための短絡保護
TWI666845B (zh) 充放電控制電路及電池裝置
JP2013156926A (ja) ボルテージレギュレータ
JP2009069964A (ja) 定電圧回路
US20140084994A1 (en) Current Limiting Circuitry and Method for Pass Elements and Output Stages
KR20160090251A (ko) 볼티지 레귤레이터
US20160033984A1 (en) Voltage regulator having source voltage protection function
US9071047B2 (en) Voltage regulator
US9740222B2 (en) Overcurrent protection circuit for controlling a gate of an output transistor based on an output current
KR20150024272A (ko) 전압 레귤레이터
US7772815B2 (en) Constant voltage circuit with higher speed error amplifier and current limiting
US20110221424A1 (en) Wide Range Current Sensing
US10505438B2 (en) Overcurrent protection circuit and voltage regulator
TWI479292B (zh) 電壓穩壓電路及其方法
JP6250418B2 (ja) ボルテージレギュレータ
JP2014215733A (ja) 定電流保護回路
JP2011205180A (ja) 電流検出回路

Legal Events

Date Code Title Description
A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20160112

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20160418

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20170328

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20170525

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20170711

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20170719

R150 Certificate of patent or registration of utility model

Ref document number: 6180815

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees