JP5916168B2 - 中電圧デバイスを使用する高電圧ドライバ - Google Patents
中電圧デバイスを使用する高電圧ドライバ Download PDFInfo
- Publication number
- JP5916168B2 JP5916168B2 JP2014518636A JP2014518636A JP5916168B2 JP 5916168 B2 JP5916168 B2 JP 5916168B2 JP 2014518636 A JP2014518636 A JP 2014518636A JP 2014518636 A JP2014518636 A JP 2014518636A JP 5916168 B2 JP5916168 B2 JP 5916168B2
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- transistors
- transistor
- capacitors
- gate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/08—Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters
- H02M1/088—Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters for the simultaneous control of series or parallel connected semiconductor devices
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/10—Modifications for increasing the maximum permissible switched voltage
- H03K17/102—Modifications for increasing the maximum permissible switched voltage in field-effect transistor switches
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/56—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
- H03K17/687—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
- H03K17/6871—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors the output circuit comprising more than one controlled field-effect transistor
- H03K17/6872—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors the output circuit comprising more than one controlled field-effect transistor using complementary field-effect transistors
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Electronic Switches (AREA)
- Power Conversion In General (AREA)
Description
そのため、NMOSトランジスタの数及びPMOSトランジスタの数は、以下の方程式2でそれぞれ規定される。
Claims (10)
- 第1のソースノードと出力ノードとの間で直列に接続された第1の複数のトランジスタと、
前記第1の複数のトランジスタの少なくとも1つに電圧を供給するように構成された複数の電圧源と、
前記第1の複数のトランジスタのゲートを横断して結合された複数のコンデンサであって、各コンデンサが、前記トランジスタのゲートでの変化と関連する電荷を蓄えるように構成される、複数のコンデンサと、を備える電圧駆動回路であって、
前記複数のコンデンサが、前記第1の複数のトランジスタでの電圧変化を同期させるように選択されたキャパシタンスを有し、
前記電圧駆動回路が、第1の電圧を生成するための第1の定常状態から第2の電圧を生成するための第2の定常状態に推移するように構成され、
前記複数のコンデンサが、前記第1の定常状態から前記第2の定常状態に推移する間に電荷を蓄えるように構成され、
前記第1及び第2の電圧間の差が、前記第1の複数のトランジスタの少なくとも一つの絶縁破壊電圧よりも大きい、電圧駆動回路。 - 前記複数の電圧源のそれぞれが、前記第1の複数のトランジスタの少なくとも1つのゲートでの電圧を切り替えて維持するように構成される、請求項1に記載の電圧駆動回路。
- 第2のソースノードと前記出力ノードとの間に直列の第2の複数のトランジスタをさらに備える、請求項1に記載の電圧駆動回路。
- 直列の前記第1の複数のトランジスタが、複数のPMOSトランジスタを備え、直列の前記第2の複数のトランジスタが、複数のNMOSトランジスタを備え、前記第1及び第2の複数のトランジスタのトランジスタが、前記トランジスタのそれぞれのドレインが前記トランジスタの次の1つのソースと接続されるように配列され、
前記PMOSトランジスタの少なくとも1つのドレイン及び前記NMOSトランジスタの少なくとも1つのドレインが、前記出力ノードに接続される、請求項3に記載の電圧駆動回路。 - 第1の電圧を生成するように構成された電圧駆動回路であって、
第1のソースノードと出力ノードとの間で直列に接続された第1の複数のトランジスタと、
前記第1の複数のトランジスタの少なくとも1つに電圧を供給するように構成された複数の電圧源であり、各電圧源が、前記第1の複数のトランジスタの少なくとも1つのゲートでの電圧を切り替えて維持するように構成される、複数の電圧源と、
前記第1の複数のトランジスタのゲートを横断して結合された複数のコンデンサであり、各コンデンサが、前記トランジスタのゲートでの変化と関連する電荷を蓄えるように構成され、前記複数のコンデンサが、前記第1の複数のトランジスタでの電圧変化を同期させるように選択されたキャパシタンスを有する、複数のコンデンサと、
前記複数のコンデンサの少なくとも1つに接続され、前記接続されたコンデンサが放電するのを抑えるように構成された少なくとも1つの弱いレベルシフタと、を備える、電圧駆動回路と、
前記電圧駆動回路に結合され、前記第1の電圧に対応する第1の論理信号を前記電圧駆動回路に送るように構成された処理システムと、を備える、表示デバイス。 - 前記電圧駆動回路が、前記第1の電圧を生成するための第1の定常状態から第2の電圧を生成するための第2の定常状態に推移するように構成され、
前記複数のコンデンサが、前記第1の定常状態から前記第2の定常状態に推移する間に電荷を蓄えるように構成され、
前記第1及び第2の電圧間の差が、前記第1の複数のトランジスタのそれぞれの個別絶縁破壊電圧よりも大きい、請求項5に記載の表示デバイス。 - 高出力を生成するための方法であって、
第1のソース信号を直列に接続された第1の複数のトランジスタの第1のソースノードに印加するステップと、
前記第1の複数のトランジスタの状態変化を同期させることができる速度で直列に接続された前記第1の複数のトランジスタの隣接トランジスタのゲート間に結合された第1の複数のコンデンサを充電するステップと、を含み、
前記第1の複数のトランジスタの前記状態変化が、第1の電圧を生成する第1の定常状態から第2の電圧を生成する第2の定常状態への変化を有し、
前記複数のコンデンサが、前記第1の定常状態から前記第2の定常状態に推移する間に電荷を蓄えるように構成され、
前記第1及び第2の電圧間の差が、前記第1の複数のトランジスタの少なくとも一つの絶縁破壊電圧よりも大きい、方法。 - 前記第1の複数のトランジスタと共通の出力ノードに直列に接続された第2の複数のトランジスタの第2のソースノードに第2のソース信号を印加するステップと、
前記第2の複数のトランジスタの状態変化を同期させることができる速度で直列に接続された前記第2の複数のトランジスタの隣接トランジスタのゲート間に結合された第2の複数のコンデンサを充電するステップと、をさらに含む、請求項7に記載の方法。 - 前記複数のコンデンサを充電する前記ステップが、直列に接続された前記第1の複数のトランジスタのそれぞれのドレイン及びソースを横断する電圧を6.6VDC未満に制限するステップを含む、請求項7に記載の方法。
- 前記第1のソース信号を印加する前記ステップが、前記第1の複数のトランジスタの少なくとも1つの絶縁破壊電圧を越える電圧を前記第1のソースノードに印加するステップを含む、請求項7に記載の方法。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201161502718P | 2011-06-29 | 2011-06-29 | |
US61/502,718 | 2011-06-29 | ||
PCT/US2012/043129 WO2013003116A2 (en) | 2011-06-29 | 2012-06-19 | High voltage driver using medium voltage devices |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2014522153A JP2014522153A (ja) | 2014-08-28 |
JP5916168B2 true JP5916168B2 (ja) | 2016-05-11 |
Family
ID=47389928
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014518636A Expired - Fee Related JP5916168B2 (ja) | 2011-06-29 | 2012-06-19 | 中電圧デバイスを使用する高電圧ドライバ |
Country Status (5)
Country | Link |
---|---|
US (1) | US9252651B2 (ja) |
JP (1) | JP5916168B2 (ja) |
KR (1) | KR20140053148A (ja) |
CN (1) | CN103765777B (ja) |
WO (1) | WO2013003116A2 (ja) |
Families Citing this family (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7719343B2 (en) | 2003-09-08 | 2010-05-18 | Peregrine Semiconductor Corporation | Low noise charge pump method and apparatus |
JP4659826B2 (ja) * | 2004-06-23 | 2011-03-30 | ペレグリン セミコンダクター コーポレーション | Rfフロントエンド集積回路 |
US8098088B1 (en) * | 2007-10-16 | 2012-01-17 | Synopsys, Inc. | High-voltage switch using three FETS |
JP6088331B2 (ja) * | 2013-04-10 | 2017-03-01 | 富士通株式会社 | 充放電信号回路およびdcdcコンバータ |
JP6171861B2 (ja) * | 2013-11-07 | 2017-08-02 | 富士通株式会社 | 充放電信号回路およびdcdcコンバータ |
KR20150093347A (ko) * | 2014-02-07 | 2015-08-18 | 삼성전기주식회사 | 저전압 트랜지스터를 이용한 고전압 드라이버 |
CN104009041B (zh) * | 2014-06-13 | 2016-08-24 | 苏州锋驰微电子有限公司 | 与cmos工艺兼容的nand闪存结构的逻辑mtp |
KR102268712B1 (ko) * | 2014-06-23 | 2021-06-28 | 삼성전자주식회사 | 자동 초점 이미지 센서 및 이를 포함하는 디지털 영상 처리 장치 |
KR102212560B1 (ko) * | 2014-11-25 | 2021-02-05 | 삼성전자주식회사 | 고전압 드라이버 |
US9791970B2 (en) * | 2014-12-22 | 2017-10-17 | Synaptics Incorporated | Method and system for dual node sensing |
US10389240B2 (en) * | 2015-02-23 | 2019-08-20 | Empower Semiconductor | Switching regulator with multiple MOSFET types |
US10833584B2 (en) | 2015-11-12 | 2020-11-10 | Empower Semiconductor, Inc. | Boot-strapping systems and techniques for circuits |
US9793892B2 (en) * | 2016-03-10 | 2017-10-17 | Peregrine Semiconductor Corporation | High speed and high voltage driver |
US10135240B2 (en) * | 2016-06-27 | 2018-11-20 | Intel IP Corporation | Stacked switch circuit having shoot through current protection |
US9985526B1 (en) * | 2017-06-30 | 2018-05-29 | Empower Semiconductor | Switching regulator with self biasing high voltage swing switch stack |
TWI654842B (zh) * | 2017-10-20 | 2019-03-21 | 立積電子股份有限公司 | 反相器 |
US10795392B1 (en) * | 2019-04-16 | 2020-10-06 | Novatek Microelectronics Corp. | Output stage circuit and related voltage regulator |
US11495540B2 (en) * | 2019-10-22 | 2022-11-08 | Tokyo Electron Limited | Semiconductor apparatus having stacked devices and method of manufacture thereof |
GB2612094A (en) * | 2021-10-21 | 2023-04-26 | Sheffield Hallam Univ | High voltage series MOSFET switching circuit |
Family Cites Families (34)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3651517A (en) | 1970-07-13 | 1972-03-21 | Information Int Inc | Digital-to-analog converter with isolated current sources |
US4079336A (en) | 1976-12-22 | 1978-03-14 | National Semiconductor Corporation | Stacked transistor output amplifier |
US4906904A (en) * | 1989-06-27 | 1990-03-06 | Digital Equipment Corporation | Cathode ray tube deflection circuit with solid state switch |
US5546040A (en) | 1993-01-22 | 1996-08-13 | Motorola, Inc. | Power efficient transistor and method therefor |
JP3304636B2 (ja) * | 1994-09-01 | 2002-07-22 | オリジン電気株式会社 | 高電圧スイッチ回路 |
US5717560A (en) | 1996-08-23 | 1998-02-10 | Intel Corporation | ESD protection device using static capacitance coupling between drain and gate |
US6137339A (en) * | 1997-08-28 | 2000-10-24 | Lucent Technologies Inc. | High voltage integrated CMOS driver circuit |
US6137367A (en) | 1998-03-24 | 2000-10-24 | Amcom Communications, Inc. | High power high impedance microwave devices for power applications |
JP4298012B2 (ja) * | 1998-08-05 | 2009-07-15 | 株式会社エヌエフ回路設計ブロック | 高耐圧増幅装置 |
US6690098B1 (en) * | 2000-01-31 | 2004-02-10 | Litton Systems, Inc. | Method and system for gating a power supply in a radiation detector |
KR100696266B1 (ko) * | 2000-08-11 | 2007-03-19 | 엘지.필립스 엘시디 주식회사 | 아날로그 버퍼 및 그의 구동방법 |
US6760381B2 (en) * | 2001-01-05 | 2004-07-06 | Centillium Communications Inc. | High-voltage differential driver using stacked low-breakdown transistors and nested-miller compensation |
TW200306062A (en) * | 2002-03-11 | 2003-11-01 | California Inst Of Techn | Multi-cascode transistors |
US7046057B1 (en) | 2003-11-03 | 2006-05-16 | Hewlett-Packard Development Company, L.P. | System and method for synchronizing devices |
JP3841083B2 (ja) * | 2004-01-20 | 2006-11-01 | セイコーエプソン株式会社 | 昇圧回路、電源回路及び液晶駆動装置 |
US7046067B2 (en) * | 2004-03-24 | 2006-05-16 | Taiwan Semiconductor Manufacturing Co., Ltd. | Thin-oxide devices for high voltage I/O drivers |
US7248120B2 (en) | 2004-06-23 | 2007-07-24 | Peregrine Semiconductor Corporation | Stacked transistor method and apparatus |
WO2006033638A1 (en) * | 2004-09-22 | 2006-03-30 | Infineon Technologies Ag. | A digital voltage level shifter |
JP4757476B2 (ja) | 2004-10-29 | 2011-08-24 | 富士通セミコンダクター株式会社 | 半導体装置 |
SG127783A1 (en) * | 2005-05-12 | 2006-12-29 | Taiwan Semiconductor Mfg | Thin-oxide devices for high voltage i/o drivers |
JP2007074191A (ja) * | 2005-09-06 | 2007-03-22 | Fujitsu Ltd | 半導体装置 |
EP1806846B1 (en) * | 2006-01-10 | 2015-03-18 | Dialog Semiconductor GmbH | High voltage digital driver with dynamically biased cascode transistors |
CN101569091B (zh) * | 2006-11-17 | 2012-05-02 | Nxp股份有限公司 | 功率放大器 |
US8610470B2 (en) * | 2008-12-10 | 2013-12-17 | Seiko Epson Corporation | Inverter circuit |
DE102009005120B4 (de) * | 2009-01-19 | 2014-08-07 | Intel Mobile Communications GmbH | Elektronischer Schaltkreis und elektronische Schaltkreis-Anordnung |
JP5396335B2 (ja) | 2009-05-28 | 2014-01-22 | 株式会社半導体エネルギー研究所 | タッチパネル |
US8310283B2 (en) * | 2009-10-29 | 2012-11-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | Over-drive circuit having stacked transistors |
US8350624B2 (en) | 2010-09-01 | 2013-01-08 | Peregrine Semiconductor Corporation | Amplifiers and related biasing methods and devices |
US20120081165A1 (en) | 2010-09-30 | 2012-04-05 | Taiwan Semiconductor Manufacturing Co., Ltd. | High voltage tolerative driver |
US8330504B2 (en) * | 2011-02-04 | 2012-12-11 | Peregrine Semiconductor Corporation | Dynamic biasing systems and methods |
US8476940B2 (en) * | 2011-12-02 | 2013-07-02 | Stmicroelectronics International N.V. | Stress reduced cascoded CMOS output driver circuit |
US8847658B2 (en) * | 2012-08-31 | 2014-09-30 | Taiwan Semiconductor Manufacturing Company, Ltd. | Overdrive circuits and related method |
EP2779457B1 (en) * | 2013-03-15 | 2018-08-29 | Dialog Semiconductor B.V. | Method for charge sharing/reuse of electronic circuits |
JP6088331B2 (ja) * | 2013-04-10 | 2017-03-01 | 富士通株式会社 | 充放電信号回路およびdcdcコンバータ |
-
2012
- 2012-06-19 KR KR20147002535A patent/KR20140053148A/ko not_active Application Discontinuation
- 2012-06-19 CN CN201280041981.3A patent/CN103765777B/zh not_active Expired - Fee Related
- 2012-06-19 JP JP2014518636A patent/JP5916168B2/ja not_active Expired - Fee Related
- 2012-06-19 WO PCT/US2012/043129 patent/WO2013003116A2/en active Application Filing
- 2012-06-20 US US13/528,324 patent/US9252651B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
KR20140053148A (ko) | 2014-05-07 |
US20130002149A1 (en) | 2013-01-03 |
US9252651B2 (en) | 2016-02-02 |
CN103765777B (zh) | 2017-06-06 |
CN103765777A (zh) | 2014-04-30 |
JP2014522153A (ja) | 2014-08-28 |
WO2013003116A3 (en) | 2013-02-28 |
WO2013003116A2 (en) | 2013-01-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5916168B2 (ja) | 中電圧デバイスを使用する高電圧ドライバ | |
US10268313B2 (en) | Display guarding techniques | |
US9509308B2 (en) | Supply-modulation cross domain data interface | |
US9280231B2 (en) | Disabling display lines during input sensing periods | |
US9760194B2 (en) | Reducing display artifacts after non-display update periods | |
US9608613B2 (en) | Efficient high voltage square wave generator | |
US20170090615A1 (en) | Two-dimensional absolute capacitance sensing using electrode guarding techniques | |
JP2019066485A (ja) | 多段階フィードバックコンデンサスイッチングスキーム | |
US20130176276A1 (en) | Virtual geometries for integrated display and sensing devices | |
US8970188B2 (en) | Adaptive frequency compensation for high speed linear voltage regulator | |
CN105005422B (zh) | 使用频率调制的干扰检测 | |
US9128713B2 (en) | Method and circuit to optimize N-line LCD power consumption | |
JP6156886B2 (ja) | 送信器の電力消費を低減させるシステム及び方法 | |
US8975962B2 (en) | Slew-enhanced operational transconductance amplifier | |
US9582099B2 (en) | Serrated input sensing intervals | |
US9715291B2 (en) | Pre-charging a gate electrode before resuming display updating | |
US9459367B2 (en) | Capacitive sensor driving technique that enables hybrid sensing or equalization | |
US10191584B2 (en) | Reducing connections from a sensing module | |
US10055045B2 (en) | Current feedback digital charge accumulator |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20150609 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20151027 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20151117 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160212 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20160308 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20160401 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5916168 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |