JP5799053B2 - リングアンプ及びそのスイッチトキャパシタ回路 - Google Patents
リングアンプ及びそのスイッチトキャパシタ回路 Download PDFInfo
- Publication number
- JP5799053B2 JP5799053B2 JP2013110990A JP2013110990A JP5799053B2 JP 5799053 B2 JP5799053 B2 JP 5799053B2 JP 2013110990 A JP2013110990 A JP 2013110990A JP 2013110990 A JP2013110990 A JP 2013110990A JP 5799053 B2 JP5799053 B2 JP 5799053B2
- Authority
- JP
- Japan
- Prior art keywords
- amplifier
- terminal
- inverter
- switch
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000003990 capacitor Substances 0.000 title claims description 84
- 230000010354 integration Effects 0.000 claims description 8
- 238000005070 sampling Methods 0.000 claims description 7
- 238000010586 diagram Methods 0.000 description 16
- 230000010355 oscillation Effects 0.000 description 7
- 101100508840 Daucus carota INV3 gene Proteins 0.000 description 5
- 238000000034 method Methods 0.000 description 5
- 238000006243 chemical reaction Methods 0.000 description 4
- 101150110971 CIN7 gene Proteins 0.000 description 2
- 101150110298 INV1 gene Proteins 0.000 description 2
- 101100397044 Xenopus laevis invs-a gene Proteins 0.000 description 2
- 238000013459 approach Methods 0.000 description 2
- 101100452680 Arabidopsis thaliana INVC gene Proteins 0.000 description 1
- 101100286980 Daucus carota INV2 gene Proteins 0.000 description 1
- 101100397045 Xenopus laevis invs-b gene Proteins 0.000 description 1
Images
Landscapes
- Amplifiers (AREA)
Description
図1は、従来のリングアンプをスイッチトキャパシタ回路に適用した場合の基本的な回路構成図である。このスイッチトキャパシタ回路は、リングアンプ1と、このリングアンプ1が駆動する負荷容量CLp及びCLnと、リングアンプ1の非反転入力端子(入力信号Vinp)と出力端子(出力信号Voutp)間に接続された積分容量Cfpと、リングアンプ1の反転入力端子(入力信号Vinn)と出力端子(出力信号Voutn)間に接続された積分容量Cfnと、一端がリングアンプ1の非反転入力端子(入力信号Vinp)に接続され、他端がスイッチSW1とSW2とに接続されたサンプリング容量Cspと、一端がリングアンプ1の反転入力端子(入力信号Vinn)に接続され、他端がスイッチSW5とSW6とに接続されたサンプリング容量Csnと、リングアンプ1の非反転入力端子(入力信号Vinp)とアナログコモン電圧VCMとの間に接続されたスイッチSW3と、リングアンプ1の反転入力端子(入力信号Vinn)とアナログコモン電圧VCMとの間に接続されたスイッチSW7とからなり、スイッチSW1及びSW5の他端には、それぞれ入力信号Vsignalp及びVsignalnが接続され、スイッチSW2及びSW6の他端には、アナログコモン電圧が接続されている。
同様に、入力端子(Vinn)とインバータINV1Nとの間に接続された直流カット用容量C1Nと、インバータINV1Nの入出力間に接続されたスイッチSW12と、インバータINV1Nの出力端子と、インバータINV2NA,INV2NBそれぞれとの間に接続された直流カット用容量C2N,C3Nと、インバータINV2NAの入力端子にオフセット電圧Vof1を与えるためのスイッチSW13と、インバータINV2NBの入力端子にオフセット電圧Vof2を与えるためのスイッチSW14と、出力端子がリングアンプの出力端子(Voutn)となるインバータINV3Nとから構成されている。
次に、図1及び図2を用いて、リングアンプの動作について説明する。
スイッチトキャパシタ回路は、大きくサンプルフェーズφ1とホールドフェーズφ2の2つの位相を繰り返すことで動作を行う。φ1の位相の時、図1のスイッチSW1,SW3,SW4,SW5,SW7,SW8が短絡し、スイッチSW2,SW6は開放される。これにより、サンプル容量Csp及びCsnには、入力信号Vsignalp及びVsignalnがサンプルされ、積分容量Cfp及びCfnは、両端がアナログコモン電圧となって初期化される。
特許文献1に記載のものは、広い発振周波数範囲を有し、かつ電源ノイズの影響を抑制することが可能な電圧制御発振回路に関するもので、この電圧制御発振回路は、制御電圧に応じて駆動電圧を出力する駆動電圧生成回路と、駆動電圧の供給を受けて動作するリングオシレータ回路とを備え、駆動電圧生成部は、電源電圧の供給を受けて動作する演算増幅器によって形成される帰還回路を用いて駆動電圧を生成する。したがって、電源電圧に重畳された高周波成分、すなわち、ノイズの影響を抑制して、位相変動の小さい出力クロックを安定的に生成することができるというものである。
図3(a),(b)は、リングアンプをスイッチトキャパシタ回路に適用した場合の、リングアンプ出力信号の出力特性をグラフに示す図である。
リングアンプのMOSサイズが小さいとき、アンプの帯域が低いため出力波形に大きなリンギングは見られない。しかし、出力段インバータのスルーレートが不足し、ホールドフェーズの目標時間内に収束ターゲット電圧に達していない(図3(a))。一方、リングアンプのMOSサイズが大きいときは、出力段インバータのスルーレートは高いが、アンプの帯域が高くなる。そのため、ループの安定性が確保できず、出力電圧のリンギングが激しくなってしまい、収束ターゲット電圧に達するのに長い時間を要している(図3b))。
また、請求項3に記載の発明は、請求項1に記載の発明において、前記第1のアンプ(21)が、第1の入力端子(Vinp)と、第1のインバータ(INV1P)との間に接続された第1の直流カット用容量(C1P)と、前記第1のインバータ(INV1P)の入出力間に接続された第1のスイッチ(SW9)と、前記第1のインバータ(INV1P)の第1の出力端子(Moutn)とから構成されているとともに、第2の入力端子(Vinn)と、第2のインバータ(INV1N)との間に接続された第2の直流カット用容量(C1N)と、前記第2のインバータ(INV1N)の入出力間に接続された第2のスイッチ(SW12)と、前記第2のインバータ(INV1N)の第2の出力端子(Moutp)とから構成されていることを特徴とする。(図5)
また、請求項5に記載の発明は、請求項4に記載の発明において、前記第3のインバータ(INVCP)が、第1の電源端子に接続される第3のスイッチ(SW17)と、該第3のスイッチ(SW17)と第3の出力端子の間に接続される第1のPMOSトランジスタ(MPCP)と、第2の電源端子に接続される第4のスイッチ(SW18)と、該第4のスイッチ(SW18)と第3の出力端子(Voutp)の間に接続される第1のNMOSトランジスタ(MNCP)と、入出力端子の間に接続される第5のスイッチ(SW15)と、第3の入力端子(Moutp)と前記第3のインバータ(INVCP)との間に接続された第3の直流カット用容量(C4P)とから構成され、第4のインバータ(INVCN)が、前記第1の電源端子に接続される第6のスイッチ(SW19)と、該第6のスイッチ(SW19)と第4の出力端子(Voutn)の間に接続される第2のPMOSトランジスタ(MPCN)と、前記第2の電源端子に接続される第7のスイッチ(SW20)と、該第7のスイッチ(SW20)と前記第4の出力端子(Voutn)の間に接続される第2のNMOSトランジスタ(MNCN)と、入出力端の間に接続される第8のスイッチ(SW16)と、第4の入力端子(Moutn)と前記第4のインバータ(INVCN)との間に接続された第4の直流カット用容量(C4N)とから構成されていることを特徴とする。(図6)
また、請求項10に記載の発明は、請求項1乃至9のいずれかに記載のリングアンプを備えたことを特徴とするスイッチトキャパシタ回路である。
また、請求項13に記載の発明は、請求項12に記載の発明において、前記ホールドフェーズのときには、前記リングアンプが、前記第1のアンプ及び前記第2のアンプが従属接続され、その後、所定時間経過後に前記第1のアンプ及び前記第3のアンプが従属接続されることを特徴とする。
また、請求項15に記載の発明は、請求項12,13又は14に記載の発明において、前記第1のアンプが、1段のインバータで構成されることを特徴とする。
また、請求項17に記載の発明は、請求項12乃至16のいずれかに記載の発明において、前記第2のアンプが、1段のインバータで構成されていることを特徴とする。
また、請求項18に記載の発明は、請求項12乃至16のいずれかに記載の発明において、前記第2のアンプが、AB級アンプで構成されていることを特徴とする。
また、リングアンプにおいて初段アンプを共通にし、CoarseアンプとFineアンプに分割し、Coarseアンプでスルーを向上させ、Fineアンプでデッドゾーンを形成してセットリング特性を改善することで高速動作を実現できる。
また、本実施例2によれば、初段アンプの消費電流を増大させることなくリングアンプの入力換算ノイズを小さくすることが可能である。
また、第2のアンプ22は、図6において説明するように、第3のインバータINVCPと第4のインバータINVCNとからなる1段のインバータで構成されている。
また、第3のアンプ23は、図7において説明するように、第5乃至第8のインバータINVFP(A,B),INVFN(A,B)からなる1段目のインバータと、第9及び第10のインバータINV3P,INV3Nからなる2段目のインバータからなる従属接続された2段のインバータで構成されている。
図5は、本発明に係るリングアンプの実施例1における初段アンプを説明するための回路構成図である。図2に示す従来のリングアンプのINV1(P,N)のみの構成となっている。
また、第2の入力端子Vinnと、第2のインバータINV1Nとの間に接続された第2の直流カット用容量C1Nと、第2のインバータINV1Nの入出力間に接続された第2のスイッチSW12と、第2のインバータINV1Nの第2の出力端子Moutpとから構成されている。
Coarseアンプ(第2のアンプ)22は、第3のインバータ(INVCP)と第4のインバータ(INVCN)とからなる1段のインバータで構成されている。
第3のインバータINVCPは、第1の電源端子に接続される第3のスイッチSW17と、この第3のスイッチSW17と第3の出力端子の間に接続される第1のPMOSトランジスタMPCPと、第2の電源端子に接続される第4のスイッチSW18と、この第4のスイッチSW18と第3の出力端子Voutpの間に接続される第1のNMOSトランジスタMNCPと、入出力端子の間に接続される第5のスイッチSW15と、第3の入力端子Moutpと第3のインバータINVCPとの間に接続された第3の直流カット用容量C4Pとから構成されている。
また、第3のアンプ23は、第5及び第6のインバータINVFPA,INVFPBのそれぞれとの間に接続された第5及び第6の直流カット用容量C2P,C3Pと、第5のインバータINVFPAの入力に第1のオフセット電圧Vof1を与えるための第9のスイッチSW10と、第6のインバータINVFPBの入力に第2のオフセット電圧Vof2を与えるための第10のスイッチSW11と、第5及び第6のインバータINVFPA,INVFPBと第5の出力端子Voutpの間に接続された第9のインバータINV3Pとから構成されている。
また、第7及び第8のインバータINVFNA,INVFNBのそれぞれとの間に接続された第7及び第8の直流カット用容量C2N,C3Nと、第7のインバータINVFNAの入力に第1のオフセット電圧Vof1を与えるための第11のスイッチSW13と、第8のインバータINVFNBの入力に第2のオフセット電圧Vof2を与えるための第12のスイッチSW14と、第7及び第8のインバータINVFPA,INVFNBと第6の出力端子Voutpの間に接続された第10のインバータINV3Nとから構成されている。
図8(a)乃至(d)は、本発明に係るリングアンプの実施例1を説明するためのタイミングチャートを示す図で、図示しない制御部で生成される制御信号φ1,φ2,φ3,φ4の出力タイミングをタイミングチャートに示す図である。
制御信号φ1がHighレベルのとき、すなわち、サンプルフェーズのとき、初段アンプではSW9,SW12が短絡され、容量C1P及びC1NにはインバータINV1P及びINV1Nの閾値電圧がサンプルされる。Coarseアンプ22では、SW15,SW16,SW17,SW18,SW19,SW20が短絡される。容量C4P及びC4NにはインバータINVCP及びINVCNの閾値電圧がサンプルされる。
スイッチSW25乃至28は、制御信号φ4がLowレベルのとき開放され、φ4がHighレベルのとき短絡される。サンプル及びホールドフェーズにおける動作は、上述した実施例1と全く同じである。しかし、インバータからAB級タイプの構成に置き換えたことで、上述した実施例1よりも電流効率を向上させることができる。
次に、本発明のリングアンプを備えたスイッチトキャパシタ回路について説明する。本発明のスイッチトキャパシタ回路は、上述した各実施例のリングアンプを備えたスイッチトキャパシタ回路で、複数のインバータINV1P,INV1N,INVCP,INVCN,INVFP(A,B),INVFN(A,B),INV3P,INV3Nを縦列接続したリングアンプ20を備えたスイッチトキャパシタ回路である。
また、リングアンプ20は、1段構成の初段アンプである第1のアンプ21と、この第1のアンプ21の後段に接続された1段構成の第2のアンプ22と、この第2のアンプ22と並列に接続された2段構成の第3のアンプ23とを備えている。
また、第2のアンプを構成するトランジスタのサイズが、第1のアンプを構成するトランジスタのサイズよりも大きいことが好ましい。
21,31 初段アンプ(第1のアンプ)
22,32 Coarseアンプ(第2のアンプ)
23 Fineアンプ(第3のアンプ)
INV1,INV2,INV3,INVC,INVF インバータ
Cs,Cf,C1乃至C4 容量
SW1乃至SW28 スイッチ
MPP,MPN,MPCP,MPCN,MP1乃至MP6 PMOSトランジスタ
MNP,MNN,MNCP,MNCN,MNT,MN1乃至MN6 NMOSトランジスタ
Claims (19)
- 複数のインバータを縦列接続したリングアンプにおいて、
1段構成の初段アンプである第1のアンプと、
該第1のアンプの後段に接続された1段構成の第2のアンプと、
該第2のアンプと並列に接続された2段構成の第3のアンプと
を備えていることを特徴とするリングアンプ。 - 前記第1のアンプが、第1のインバータと第2のインバータとからなる1段のインバータで構成されていることを特徴とする請求項1に記載のリングアンプ。
- 前記第1のアンプが、
第1の入力端子と、第1のインバータとの間に接続された第1の直流カット用容量と、前記第1のインバータの入出力間に接続された第1のスイッチと、前記第1のインバータの第1の出力端子とから構成されているとともに、
第2の入力端子と、第2のインバータとの間に接続された第2の直流カット用容量と、前記第2のインバータの入出力間に接続された第2のスイッチと、前記第2のインバータの第2の出力端子とから構成されていることを特徴とする請求項1に記載のリングアンプ。 - 第2のアンプが、第3のインバータと第4のインバータとからなる1段のインバータで構成されていることを特徴とする請求項1,2又は3に記載のリングアンプ。
- 前記第3のインバータが、第1の電源端子に接続される第3のスイッチと、該第3のスイッチと第3の出力端子の間に接続される第1のPMOSトランジスタと、第2の電源端子に接続される第4のスイッチと、該第4のスイッチと第3の出力端子の間に接続される第1のNMOSトランジスタと、入出力端子の間に接続される第5のスイッチと、第3の入力端子と前記第3のインバータとの間に接続された第3の直流カット用容量とから構成され、
第4のインバータが、前記第1の電源端子に接続される第6のスイッチと、該第6のスイッチと第4の出力端子の間に接続される第2のPMOSトランジスタと、前記第2の電源端子に接続される第7のスイッチと、該第7のスイッチと前記第4の出力端子の間に接続される第2のNMOSトランジスタと、入出力端の間に接続される第8のスイッチと、第4の入力端子と前記第4のインバータとの間に接続された第4の直流カット用容量とから構成されていることを特徴とする請求項4に記載のリングアンプ。 - 第3のアンプが、第5乃至第8のインバータからなる1段目のインバータと、第9及び第10のインバータからなる2段目のインバータからなる従属接続された2段のインバータで構成されていることを特徴とする請求項1乃至5のいずれかに記載のリングアンプ。
- 第3のアンプが、
前記第5及び第6のインバータのそれぞれとの間に接続された第5及び第6の直流カット用容量と、前記第5のインバータの入力に第1のオフセット電圧を与えるための第9のスイッチと、前記第6のインバータの入力に第2のオフセット電圧を与えるための第10のスイッチと、前記第5及び第6のインバータと第5の出力端子の間に接続された第9のインバータとから構成されているとともに、
前記第7及び第8のインバータのそれぞれとの間に接続された第7及び第8の直流カット用容量と、前記第7のインバータの入力に前記第1のオフセット電圧を与えるための第11のスイッチと、前記第8のインバータの入力に前記第2のオフセット電圧を与えるための第12のスイッチと、前記第7及び第8のインバータと第6の出力端子の間に接続された第10のインバータとから構成されていることを特徴とする請求項6に記載のリングアンプ。 - 前記第1のアンプが、
第1の入力端子がゲート端子に接続され、他の端子が第1の出力端子に接続された第1のMOSトランジスタと、
第2の入力端子がゲート端子に接続され、他の端子が第2の出力端子に接続された第2のMOSトランジスタと、
前記第1の出力端子と第1の電源端子の間に接続された第3のMOSトランジスタと、
前記第2の出力端子と前記第1の電源端子の間に接続された第4のMOSトランジスタと、
前記第1のMOSトランジスタ及び前記第2のMOSトランジスタの他方の端子と第2の電源端子の間に接続された第5のMOSトランジスタとから構成されていることを特徴とする請求項1に記載のリングアンプ。 - 前記第2のアンプが、
第3の出力端子に接続された第25及び第26のスイッチと、
第4の出力端子に接続された第27及び第28のスイッチと、
第3の入力端子がゲート端子に接続され、他の端子が第2の電源端子と第26のスイッチの一端に接続された第5のMOSトランジスタと、
前記第3の入力端子がゲート端子に接続され、他の端子が前記第2の電源端子に接続された第6のMOSトランジスタと、
第4の入力端子がゲート端子に接続され、他の端子が前記第2の電源端子と第28のスイッチの一端に接続された第7のMOSトランジスタと、
前記第4の入力端子がゲート端子に接続され、他の端子が前記第2の電源端子に接続された第8のMOSトランジスタと、
第1の電源端子と第25のスイッチの一端に接続された第9のMOSトランジスタと、
前記第1の電源端子と第27のスイッチの一端に接続された第10のMOSトランジスタと、
ゲート端子が第9のMOSトランジスタと共通で、他の端子が前記第1の電源端子に接続された第11のMOSトランジスタと、
ゲート端子が第10のMOSトランジスタと共通で、他の端子が前記第1の電源端子に接続された第12のMOSトランジスタとから構成されていることを特徴とする請求項1に記載のリングアンプ。 - 請求項1乃至9のいずれかに記載のリングアンプを備えたことを特徴とするスイッチトキャパシタ回路。
- 複数のインバータを縦列接続したリングアンプを備えたスイッチトキャパシタ回路において、
前記リングアンプの入力端子のそれぞれ接続されたサンプリング容量素子と、前記リングアンプの入力端子と出力端子間に接続された積分容量素子と、前記リングアンプと前記サンプリング容量素子と前記積分容量素子とを電気的に接続可能に設けられた複数のスイッチ素子とを備え、
サンプルフェーズとホールドフェーズの2つの位相を繰り返すことで動作を行うようにするために、前記ホールドフェーズのときには、前記リングアンプの構成を2段構成にした後に、所定時間経過後に3段構成にするようなされていることを特徴とするスイッチトキャパシタ回路。 - 前記リングアンプが、1段構成の初段アンプである第1のアンプと、該第1のアンプの後段に接続された1段構成の第2のアンプと、該第2のアンプと並列に接続された2段構成の第3のアンプとを備えていることを特徴とする請求項11に記載のスイッチトキャパシタ回路。
- 前記ホールドフェーズのときには、前記リングアンプが、前記第1のアンプ及び前記第2のアンプが従属接続され、その後、所定時間経過後に前記第1のアンプ及び前記第3のアンプが従属接続されることを特徴とする請求項12に記載のスイッチトキャパシタ回路。
- 前記第2のアンプを構成するトランジスタのサイズが、前記第1のアンプを構成するトランジスタのサイズよりも大きいことを特徴とする請求項12又は13に記載のスイッチトキャパシタ回路。
- 前記第1のアンプが、1段のインバータで構成されることを特徴とする請求項12,13又は14に記載のスイッチトキャパシタ回路。
- 前記第1のアンプが、A級アンプで構成されていることを特徴とする請求項12,13又は14に記載のスイッチトキャパシタ回路。
- 前記第2のアンプが、1段のインバータで構成されていることを特徴とする請求項12乃至16のいずれかに記載のスイッチトキャパシタ回路。
- 前記第2のアンプが、AB級アンプで構成されていることを特徴とする請求項12乃至16のいずれかに記載のスイッチトキャパシタ回路。
- 前記第3のアンプが、従属接続された2段のインバータで構成されていることを特徴とする請求項12乃至18のいずれかに記載のスイッチトキャパシタ回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013110990A JP5799053B2 (ja) | 2013-05-27 | 2013-05-27 | リングアンプ及びそのスイッチトキャパシタ回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013110990A JP5799053B2 (ja) | 2013-05-27 | 2013-05-27 | リングアンプ及びそのスイッチトキャパシタ回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2014230246A JP2014230246A (ja) | 2014-12-08 |
JP5799053B2 true JP5799053B2 (ja) | 2015-10-21 |
Family
ID=52129680
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2013110990A Expired - Fee Related JP5799053B2 (ja) | 2013-05-27 | 2013-05-27 | リングアンプ及びそのスイッチトキャパシタ回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5799053B2 (ja) |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62230105A (ja) * | 1986-03-31 | 1987-10-08 | Toshiba Electric Equip Corp | 電力増幅回路 |
US5961577A (en) * | 1996-12-05 | 1999-10-05 | Texas Instruments Incorporated | Random binary number generator |
JPH11234061A (ja) * | 1998-02-09 | 1999-08-27 | New Japan Radio Co Ltd | 基準電圧発生回路 |
US6961577B2 (en) * | 2001-05-25 | 2005-11-01 | Ntt Docomo, Inc. | Radio communication system for reducing interferences with respect to other communication system using close frequency band |
JP6178096B2 (ja) * | 2013-04-03 | 2017-08-09 | 旭化成エレクトロニクス株式会社 | リングアンプ |
-
2013
- 2013-05-27 JP JP2013110990A patent/JP5799053B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2014230246A (ja) | 2014-12-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103095302B (zh) | 一种应用于高速高精度电路的采样保持电路 | |
US10158334B2 (en) | Fast settling capacitive gain amplifier circuit | |
Kinget | Scaling analog circuits into deep nanoscale CMOS: Obstacles and ways to overcome them | |
WO2010050515A1 (ja) | 比較器及びアナログデジタル変換器 | |
US10554186B2 (en) | Analog-to-digital converters and methods | |
US20090185406A1 (en) | Switched-Capacitor Circuit Having Two Feedback Capacitors | |
CN105958948A (zh) | 一种低功耗宽范围跨导运算放大器 | |
EP1315290B1 (en) | Pseudo-differential amplifier and analog-to-digital converter using the same | |
Baschirotto | A low-voltage sample-and-hold circuit in standard CMOS technology operating at 40 Ms/s | |
JP5986295B2 (ja) | 信号出力回路 | |
JP4624221B2 (ja) | 差動型オペアンプ | |
JP2014107651A (ja) | リングアンプ | |
EP3228012B1 (en) | Load current compensation for analog input buffers | |
JP5799053B2 (ja) | リングアンプ及びそのスイッチトキャパシタ回路 | |
Sauerbrey et al. | A 0.7 V MOSFET-only switched-opamp/spl Sigma//spl Delta/modulator | |
JP3907633B2 (ja) | Nic回路及びadc回路 | |
KR102012504B1 (ko) | 적분기-전달함수의 폴-오차를 보상하는 스위치드-커패시터 적분기회로 | |
JP6178096B2 (ja) | リングアンプ | |
JP2006203362A (ja) | スイッチ制御回路 | |
JP6189619B2 (ja) | リングアンプ | |
CN113676159B (zh) | 振荡器、芯片及电子设备 | |
JP2008099225A (ja) | 増幅器、およびフィルタ | |
JP5200263B2 (ja) | 半導体集積回路 | |
JP2008011051A (ja) | 差動演算増幅器 | |
Tajalli et al. | A 1.5-V supply, video range frequency, Gm-C filter |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20141113 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20150519 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150526 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150722 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150818 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150824 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5799053 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |