JP5633096B2 - 半導体パッケージ - Google Patents
半導体パッケージ Download PDFInfo
- Publication number
- JP5633096B2 JP5633096B2 JP2013028673A JP2013028673A JP5633096B2 JP 5633096 B2 JP5633096 B2 JP 5633096B2 JP 2013028673 A JP2013028673 A JP 2013028673A JP 2013028673 A JP2013028673 A JP 2013028673A JP 5633096 B2 JP5633096 B2 JP 5633096B2
- Authority
- JP
- Japan
- Prior art keywords
- chip
- insulating material
- semiconductor package
- photosensitive insulating
- resin
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Production Of Multi-Layered Print Wiring Board (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
Description
2 粘着材
3、3a、3b チップ
4 接続端子
5 モールド樹脂
6 絶縁膜
7 ビア穴
8 ビア
9、10、11 配線層
12、13 ビア
14、15 層間絶縁膜
16 ソルダレジスト層
21 感光性絶縁材
21a 表面(第1面)
21b 背面(第2面)
22 テープ(基材)
23 粘着材
24 治具
25 補強材
25a 開口部
26 接続端子
27 チップ
28 パターン
29 モールド樹脂
30 ビア穴(貫通穴)
31 ビア
32 配線層
33 層間絶縁層
34 配線層
35 層間絶縁層
36 配線層
37 ソルダレジスト層
38 配線構造
Claims (5)
- 第1面とその裏面の第2面を有する感光性絶縁材と、
前記第1面に設けられ、前記第1面の一部を露出する開口部を有する補強材と、
表面に接続端子を有し、該接続端子を前記第1面に向けて前記開口部内に配置された半導体チップと、
前記半導体チップおよび前記補強材を覆うように前記第1面に設けられた封止樹脂と、
前記感光性絶縁材に形成され、前記接続端子に通ずる貫通穴と、
前記貫通穴に形成され、前記接続端子と電気的に接続されたビアと、
前記第2面に設けられ、前記ビアと電気的に接続された多層の配線層および該多層の配線層間の絶縁層と、
を備え、
前記半導体チップおよび前記封止樹脂上に設けられた前記感光性絶縁材、前記絶縁層、および前記多層の配線層を有する配線構造の厚さが、前記半導体チップの厚さよりも薄いことを特徴とする半導体パッケージ。 - 請求項1記載の半導体パッケージにおいて、
前記接続端子が、前記半導体チップの表面から突起しており、
前記接続端子が、前記感光性絶縁材中にめり込んでいることを特徴とする半導体パッケージ。 - 請求項1または2記載の半導体パッケージにおいて、
前記半導体チップの裏面が、前記封止樹脂から露出していることを特徴とする半導体パッケージ。 - 請求項1〜3のいずれか一項に記載の半導体パッケージにおいて、
前記封止樹脂が、モールド樹脂からなり、
前記絶縁層が、樹脂フィルムからなることを特徴とする半導体パッケージ。 - 請求項1〜4のいずれか一項に記載の半導体パッケージにおいて、
前記配線構造には、前記感光性絶縁材側から積層される配線層のうち最上層の配線層に電極パッドが設けられていることを特徴とする半導体パッケージ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013028673A JP5633096B2 (ja) | 2013-02-18 | 2013-02-18 | 半導体パッケージ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013028673A JP5633096B2 (ja) | 2013-02-18 | 2013-02-18 | 半導体パッケージ |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009191844A Division JP5296636B2 (ja) | 2009-08-21 | 2009-08-21 | 半導体パッケージの製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2013093623A JP2013093623A (ja) | 2013-05-16 |
JP5633096B2 true JP5633096B2 (ja) | 2014-12-03 |
Family
ID=48616447
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2013028673A Active JP5633096B2 (ja) | 2013-02-18 | 2013-02-18 | 半導体パッケージ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5633096B2 (ja) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9900976B1 (en) | 2016-12-12 | 2018-02-20 | Intel Corporation | Integrated circuit package including floating package stiffener |
US11227958B2 (en) * | 2020-04-30 | 2022-01-18 | Taiwan Semiconductor Manufacturing Co., Ltd. | Circular grating structure for photonic device |
CN114883440A (zh) * | 2022-05-19 | 2022-08-09 | 史先德 | 一种适用于深海高压强环境下的感光芯片封装结构 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH11233678A (ja) * | 1998-02-16 | 1999-08-27 | Sumitomo Metal Electronics Devices Inc | Icパッケージの製造方法 |
JP3999784B2 (ja) * | 2003-01-16 | 2007-10-31 | 富士通株式会社 | 電子部品搭載基板の製造方法 |
-
2013
- 2013-02-18 JP JP2013028673A patent/JP5633096B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
JP2013093623A (ja) | 2013-05-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5296636B2 (ja) | 半導体パッケージの製造方法 | |
JP4840373B2 (ja) | 半導体装置およびその製造方法 | |
JP5161732B2 (ja) | 半導体装置の製造方法 | |
JP5581519B2 (ja) | 半導体パッケージとその製造方法 | |
KR101077410B1 (ko) | 방열부재를 구비한 전자부품 내장형 인쇄회로기판 및 그 제조방법 | |
US7705245B2 (en) | Electronic device substrate and its fabrication method, and electronic device and its fabrication method | |
KR102673994B1 (ko) | 반도체 패키지 및 그 제조 방법 | |
US9949372B2 (en) | Printed wiring board and method for manufacturing the same | |
CN109509727B (zh) | 一种半导体芯片封装方法及封装结构 | |
US9706663B2 (en) | Printed wiring board, method for manufacturing the same and semiconductor device | |
JPWO2011024939A1 (ja) | 半導体装置およびその製造方法 | |
JP2009272512A (ja) | 半導体装置の製造方法 | |
US10504850B2 (en) | Semiconductor processing method | |
JP5633096B2 (ja) | 半導体パッケージ | |
KR101755814B1 (ko) | 반도체 장치 및 그의 제조방법 | |
JP2016048768A (ja) | 配線板及び半導体装置の製造方法 | |
JP2005019754A (ja) | 複合部品及びその製造方法 | |
KR20150043135A (ko) | 금속막을 포함한 인쇄회로기판 및 그것을 포함한 반도체 패키지 | |
JP2008288481A (ja) | 半導体装置およびその製造方法 | |
JP5370216B2 (ja) | 半導体装置の製造方法 | |
JP4297154B2 (ja) | 半導体装置の製造方法 | |
JP4337859B2 (ja) | 半導体装置 | |
KR101130608B1 (ko) | 반도체 패키지 및 그 제조방법 | |
JP2004320059A (ja) | 半導体装置の製造方法 | |
KR20110121323A (ko) | 반도체 패키지 및 그 제조방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20130218 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130730 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130813 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20131008 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140218 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140401 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140916 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140926 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5633096 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |