JP5569780B2 - 薄膜トランジスタの製造方法 - Google Patents

薄膜トランジスタの製造方法 Download PDF

Info

Publication number
JP5569780B2
JP5569780B2 JP2010033958A JP2010033958A JP5569780B2 JP 5569780 B2 JP5569780 B2 JP 5569780B2 JP 2010033958 A JP2010033958 A JP 2010033958A JP 2010033958 A JP2010033958 A JP 2010033958A JP 5569780 B2 JP5569780 B2 JP 5569780B2
Authority
JP
Japan
Prior art keywords
film transistor
thin film
oxide semiconductor
treatment
semiconductor layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2010033958A
Other languages
English (en)
Other versions
JP2011171516A (ja
Inventor
俊之 鮫島
克行 甕
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Dai Nippon Printing Co Ltd
Tokyo University of Agriculture and Technology NUC
Original Assignee
Dai Nippon Printing Co Ltd
Tokyo University of Agriculture and Technology NUC
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Dai Nippon Printing Co Ltd, Tokyo University of Agriculture and Technology NUC filed Critical Dai Nippon Printing Co Ltd
Priority to JP2010033958A priority Critical patent/JP5569780B2/ja
Publication of JP2011171516A publication Critical patent/JP2011171516A/ja
Application granted granted Critical
Publication of JP5569780B2 publication Critical patent/JP5569780B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Thin Film Transistor (AREA)

Description

本発明は、薄膜トランジスタの製造方法に係わる。具体的には、酸化物半導体のトランスファ特性の改善方法と、トランスファ特性が改善された薄膜トランジスタの製造方法に係る。
薄膜トランジスタとして、スパッタ等の低温成膜技術を用いて、酸化物半導体、例えば、ZnO、SnO、ITO(酸化インジウム錫)、IGZO(インジウムガリウム亜鉛複合酸化物)等による薄膜トランジスタが開発されている(例えば、特許文献1、特許文献2参照)。これら酸化物半導体を用いた薄膜トランジスタは、次世代型液晶大面積ディスプレイデバイス、高機能EL(Electro Luminescence)ディスプレイデバイスの駆動素子として注目されている。このように、酸化物半導体を用いた薄膜トランジスタ産業は、今後大きな市場に成長する可能性がある。
特開2009−302520号公報 特開2003−298062号公報
しかしながら、上述の酸化物半導体を用いた薄膜トランジスタの場合には、ゲート電圧の印加方向によりドレイン電流が変化するヒステリシス特性が発生し、安定な回路を構成することが困難である。このヒステリシス特性の発生は、酸化物半導体基体の組成の不均一性に起因すると考えられている。このため、安定な回路を構成するためには、酸化物半導体の不均一な組成による欠陥を低減し、酸化物半導体のトランスファ特性を改善する必要がある。
上述した問題の解決のため、本発明においては、酸化物半導体のトランスファ特性が改善された薄膜トランジスタを提供するものである。
本発明は、酸化物半導体からなる半導体基体を、水素プラズマ又は水素ラジカルに曝した後、半導体基体を水蒸気雰囲気に曝すことを特徴とする。
また、本発明の薄膜トランジスタの製造方法は、酸化物半導体からなる半導体層を有する薄膜トランジスタを形成する工程と、半導体層を水素プラズマ又は水素ラジカルに曝す工程と、半導体層を水蒸気雰囲気に曝す工程とを有する。そして、酸化物半導体が、インジウムガリウム亜鉛複合酸化物である。
また、薄膜トランジスタを形成する工程が、基体上にゲート電極を形成する工程と、ゲート電極上にゲート絶縁膜を形成する工程と、ゲート絶縁膜上にソースドレイン電極を形成する工程と、ソースドレイン電極上に導体層を形成する工程とからなることを特徴とする。或いは、薄膜トランジスタを形成する工程が、基体上にソースドレイン電極を形成する工程と、ソースドレイン電極上に半導体層を形成する工程と、半導体層上にゲート絶縁膜を形成する工程と、ゲート絶縁膜上にゲート電極を形成する工程とからなることを特徴とする薄膜トランジスタの製造方法。
本発明の薄膜トランジスタの製造方法では、上記水素プラズマ又は水素ラジカル処理の後、水蒸気雰囲気に曝す処理を行うことにより、酸化物半導体の還元処理した後、緩やかに水蒸気熱酸化させる。この処理により、酸化物半導体に均一な酸素欠損を形成し、トランスファ特性を改善することができる。
本発明によれば、トランスファ特性に優れる薄膜トランジスタを提供することができる。
本発明の半導体基体の欠陥低減方法に係る薄膜トランジスタのトランスファ特性を示す図である。 本発明の薄膜トランジスタの製造方法の実施の形態に係る薄膜トランジスタの概略構成図である。 本発明の薄膜トランジスタの製造方法の実施の形態に係る薄膜トランジスタの概略構成図である。 本発明の薄膜トランジスタの製造方法の実施の形態に係る薄膜トランジスタの概略構成図である。 本発明の実施例1に係る薄膜トランジスタのトランスファ特性を示す図である。 本発明の実施例2に係る薄膜トランジスタのトランスファ特性を示す図である。 本発明の実施例3に係る薄膜トランジスタのトランスファ特性を示す図である。
以下、本発明の実施の形態について説明する。
本発明の実施の形態に係る半導体基体の欠陥低減方法は、酸化物半導体からなる半導体基体に対し、水素プラズマ又は水素ラジカルを含む雰囲気中に曝す処理を行う。更に、水素プラズマ又は水素ラジカル処理の後、半導体基体を水蒸気を含む雰囲気中に曝す処理、いわゆる水蒸気熱処理を行う。
一般的に酸化物半導体の導電性は、酸化物の組成の僅かな乱れによる酸素欠損による作用と考えられている。これは、一般的に知られている酸化物半導体であるZnO(酸化亜鉛)、ITO(酸化インジウム錫)、IGZO(インジウムガリウム亜鉛複合酸化物)等に共通した作用と考えられている。
酸化物半導体において、酸素欠損部分は、酸素が少ないため還元状態である。この酸素欠損による還元状態を利用することにより、酸化物半導体がシリコンのような導電性を有すると考えられる。
通常、酸化物半導体を用いてスパッタリング法等で半導体薄膜を形成した場合には、組成の不均一な膜が形成される。従って、酸化物半導体基体には、部分的に酸素欠損が存在しない絶縁性の高い部位が形成される。この絶縁性部位は、半導体基体に電圧を印加した際に帯電しやすい。
半導体基体内で、微小な絶縁性部位に電荷が帯電していると、電位を持って電界を発生する。この絶縁部の電荷は、短時間で帯電又は放電する。そして、トランスファ特性において、ゲート電圧の印加によりドレイン電流が大きく変化する時間内に、絶縁部が帯電又は放電することでトランジスタの特性を変化させる。このように、絶縁部の帯電又は放電が、ヒステリシス特性の発生原因と考えられる。
図1に、酸化物半導体を用いた薄膜トランジスタのトランスファ特性の一例を示す。この図1に示す各トランスファ特性は、後述の実施例1において示す薄膜トランジスタの初期状態のトランスファ特性A、水素プラズマ処理又は水素ラジカル処理後のトランスファ特性B、及び、水蒸気熱処理後のトランスファ特性Cである。
酸化物半導体の初期状態は、図1のAに示すトランスファ特性を有する。このように、酸化物半導体を用いた薄膜トランジスタにはヒステリシス特性が生じる。
本実施の形態の半導体基体の欠陥低減方法では、上述の特性を有する酸化物半導体基体に対して、水素プラズマ処理又は水素ラジカル処理を行う。水素プラズマ処理又は水素ラジカル処理を行うことにより、酸化物半導体基体の還元処理を行う。
スパッタ等により形成されている酸化物半導体基体の全体に、水素プラズマ処理又は水素ラジカル処理による強力な還元処理を行い、多量の酸素欠損を一様に発生させる。この処理により、形成時に酸化物半導体基体内の絶縁性部位にも、他の部位と同じ様に酸素欠損が発生する。このため、酸化物半導体基体全体の導電性が向上し、電圧を印加した際の電流量が増加する。
水素プラズマ処理又は水素ラジカル処理を行った後の酸化物半導体は、図1中のBに示すトランスファ特性を有する。このように、水素プラズマ処理又は水素ラジカル処理により、酸素欠損を一様に発生させた酸化物半導体基体では、導電性が大きく向上し、さらに、印加するゲート電圧に係わらず一定の大きなドレイン電流値を示す。
また、本実施の形態の半導体基体の欠陥低減方法では、水素プラズマ処理又は水素ラジカル処理の後、半導体基体を水蒸気を含む雰囲気中に曝す処理、いわゆる水蒸気熱処理を行う。水素プラズマ処理又は水素ラジカル処理により酸素欠損を発生させた後に水蒸気熱処理を行うことにより、酸化物半導体基体を緩やかに酸化させる。
還元処理後の酸化物半導体基体を緩やかに酸化することで、酸化物半導体基体内の酸素欠損を減少させる。酸化物半導体基体に発生した多量の酸素欠損を低減させることにより、酸化物半導体基体全体の導電性を制御する改質を行う。
水素プラズマ処理又は水素ラジカル処理を行った後、水蒸気熱処理を行った酸化物半導体は、図1中のCに示すトランスファ特性を有する。
図1中のAに示すトランスファ特性を有する初期状態の酸化物半導体がヒステリシス特性を有しているのに対し、図1中のCに示す水蒸気熱処理を行った酸化物半導体のトランスファ特性は、ヒステリシスが殆ど無い優れた特性を有している。
また、図1中のBに示す還元処理により多量の酸素欠損が一様に発生した酸化物半導体基体のトランスファ特性では、オンオフ比が小さくトランジスタとして使用することができない。
これに対して水蒸気熱処理を行った酸化物半導体は、水蒸気熱処理により、酸素欠損が減少し、ドレイン電流が低下する。また、ゲート電圧の変化により急峻なドレイン電流の変化が起きる。このため、ゲート電圧の変化によるドレイン電流の変化大きく、オンオフ比の大きなトランジスタ特性が得られる。
上述のように、水素プラズマ処理又は水素ラジカル処理を行うことにより、例えばスパッタで形成される初期膜が不均一であり、部分的に絶縁性の高い部位が形成される酸化物半導体薄膜においても、酸素欠損を一様に発生させて絶縁性部位と他の部位との酸素欠損を同様にすることができる。これにより、絶縁性の高い部位を、酸化物半導体基体からなくすことができる。さらに、水素プラズマ処理又は水素ラジカル処理後に、水蒸気熱処理を行うことにより酸素欠損を減少させ、酸化物半導体基体に所望のトランスファ特性を付与することができる。このため、ヒステリシス特性の発生の原因と考えられている絶縁性部位を無くし、酸化物半導体基体の欠陥を低減してトランスファ特性を改善することができる。
本実施の形態においては、水素プラズマ処理又は水素ラジカル処理と、水蒸気熱処理を組み合わせることにより、半導体基体の温度を150℃以上に設定することが好ましい。
水素プラズマ処理又は水素ラジカル処理では、高エネルギー水素を生成するので、半導体基体の基板温度によらず、例えば常温であっても酸化物半導体中に水素を導入することが可能である。このため、水素プラズマ又は水素ラジカル処理における半導体基体の基板温度は、任意の温度に設定することができる。
但し、水素プラズマ処理又は水素ラジカル処理を150℃以上で行うことにより、酸化物半導体基体内への水素の拡散速度が向上する。例えば、ボトムゲート型の薄膜トランジスタの動作は、酸化物半導体層のゲート電極側を主として行われる。しかし、水素プラズマ処理又は水素ラジカル処理は、酸化物半導体層のゲート電極形成側の面と反対側の面から行われる。このとき、常温の場合では水素が酸化物半導体層内で、ゲート電極形成側への充分な拡散が難しい。そこで、基体温度を150℃以上とすることにより、ゲート電極形成側へ充分に水素を拡散させることができる。
また、水素プラズマ処理又は水素ラジカル処理では、通常の処理装置の機能上及び酸化物半導体の特性上、半導体基体の温度を300℃以下に設定する。
水蒸気熱処理における半導体基体の温度は100℃以上であり、特に、150℃以上とすることが好ましい。半導体基体の温度が100℃以上であれば、半導体素子として使用できるレベルの電気伝導度が得られる。また、水蒸気を含むガス雰囲気の水蒸気分圧は、1気圧以上で飽和水蒸気圧以下となる。このため、水蒸気熱処理での基体温度を高くする程、反応性が高まる。このため、水蒸気熱処理における半導体基体の温度を150℃以上とすることにより、酸化物半導体基体の改質において反応性を高めることができる。
また、水蒸気熱処理では、通常の処理装置の機能上及び酸化物半導体の特性上、半導体基体の温度を300℃以下に設定する。
次に、上述の半導体基体の欠陥低減方法を用いた薄膜トランジスタの製造方法について説明する。図2に本実施の形態の製造方法に係るトップコンタクト構造の薄膜トランジスタの概略構成図を示す。
図2に示すトップコンタクト構造の薄膜トランジスタ10は、基体11上に設けられたゲート電極12、ゲート電極12を被覆するゲート絶縁膜13、ゲート絶縁膜13上に設けられた半導体層14、及び、半導体層14に設けられたソースドレイン電極からなる。
次に、図2に示す薄膜トランジスタ10の製造方法について説明する。
まず、基体11上にゲート電極12を形成する。基体としては、表面に熱酸化膜を形成したシリコンウエハ等を用いることができる。また、ゲート電極12は、Al,Ta,Cu,Ag,Au,Pt等の金属材料をスパッタリングや蒸着法などにより薄膜した後、所望のパターニングにより形成する。
次に、ゲート電極12上にゲート絶縁膜13を被覆する。ゲート絶縁膜13は、無機材料、有機材料等の種々の絶縁性材料を用いた蒸着法やスパッタリング、又は、ゲート電極12の陽極酸化等により形成する。
ゲート絶縁膜13上に、上述の酸化物半導体からなる半導体層14を形成する。半導体層14は、上述のスパッタリング等を用いて、ZnO(酸化亜鉛)、ITO(酸化インジウム錫)及びIGZO(インジウムガリウム亜鉛複合酸化物)等の酸化物半導体を成膜することにより形成する。
次に、半導体層14上に、ソースドレイン電極15を形成する。ソースドレイン電極15は、上述のゲート電極12と同様に、Al,Ta,Cu,Ag,Au,Pt等の金属材料をスパッタリングや蒸着法などによる薄膜後、所望のパターニングにより形成する。
次に、半導体層14に対して、上述の半導体基体の欠陥低減方法と同様に、水素プラズマ又は水素ラジカルを含む雰囲気中に曝す処理を行った後、半導体基体を水蒸気を含む雰囲気中に曝す処理を行う。
このように、酸化物半導体からなる半導体層を有する薄膜トランジスタを形成した後、酸化物半導体層に水素プラズマ又は水素ラジカル処理と、水蒸気熱処理を行う。
次に、本実施の形態の製造方法に係るボトムコンタクト構造の薄膜トランジスタの概略構成図を図3に示す。
図3に示すボトムコンタクト構造の薄膜トランジスタは、上述のトップコンタクト構造の薄膜トランジスタと同様の工程で、基体11上にゲート電極12及びゲート絶縁膜13を形成する。そして、ゲート絶縁膜13上に、ソースドレイン電極15を形成する。さらに、ソースドレイン電極15上に酸化物半導体からなる半導体層14を形成する。
ソースドレイン電極15及び半導体層14は、上述のトップコンタクト構造の薄膜トランジスタと同様の方法により形成することができる。
そして、酸化物半導体からなる半導体層を有する薄膜トランジスタを形成した後、上述の半導体基体の欠陥低減方法と同様に、水素プラズマ又は水素ラジカルを含む雰囲気中に曝す処理、及び、半導体基体を水蒸気を含む雰囲気中に曝す処理を行う。
次に、本実施の形態の製造方法に係るトップゲート型の薄膜トランジスタの概略構成図を図4に示す。
図4に示すトップゲート型の薄膜トランジスタは、基体11上にソースドレイン電極15が形成され、ソースドレイン電極15を被覆して酸化物半導体からなる半導体層14が形成されている。そして、半導体層14上にゲート絶縁膜13を介してゲート電極12が形成されている。
図4に示すトップゲート型の薄膜トランジスタに、上述のトップコンタクト構造の薄膜トランジスタと同様の手法を用いて、基体11上にソースドレイン電極15を形成し、形成したソースドレイン電極15上に半導体層14を形成する。そして、形成した半導体層14に対して、半導体基体の欠陥低減方法と同様に、水素プラズマ又は水素ラジカルを含む雰囲気中に曝す処理を行った後、半導体基体を水蒸気を含む雰囲気中に曝す処理を行う。そして、処理後の半導体層14上にゲート絶縁膜13及びゲート電極12を形成する。
上述のように、酸化物半導体からなる半導体層を形成した後、上述の水素プラズマ処理又は水素ラジカル処理、及び、水蒸気熱処理を行う。この処理により、上述の半導体基体の欠陥低減方法と同様に、酸化物半導体層中の酸素欠損を減少させ、薄膜トランジスタに所望のトランスファ特性を付与することができる。
従って、トランスファ特性に優れた薄膜トランジスタを製造することができる。
以下、実際に、酸化物半導体を用いて薄膜トランジスタを作製し、上述の欠陥低減方法による薄膜トランジスタのトランスファ特性の変化を評価した。
(実施例1)
〔薄膜トランジスタの作製〕
Al電極上に厚さ300nmのSiOからなるゲート絶縁膜を酸素ガスを用いたRFスパッタ法によって形成した。そして、このゲート絶縁膜上に、厚さ25nmのIGZO膜からなる酸化物半導体層を形成した。IGZO膜は、常温下のRFスパッタ法で酸素、アルゴン混合ガスを用いて形成した。さらに、酸化物半導体層上に、Tiのソースドレイン電極を形成した。その後、厚さ100nmのSiOからなる保護層を酸素、アルゴン混合ガスを用いてRFスパッタ法によって形成した。
以上の方法により、W/L=10μm/10μmのボトムゲート、トップコンタクト構造の薄膜トランジスタを試料として作製した。
作製した薄膜トランジスタを、300℃の大気加熱で1時間処理した後、動作を確認した。この薄膜トランジスタは、図5にAで示すトランスファ特性に示すように、ゲート電圧印加の方向によってドレイン電流が変化する顕著なヒステリシス特性が見られた。これは、上述のように、IGZO膜内で絶縁性部位の存在による電荷の不均一な弱い帯電及び放電が生じているためと考えられる。
〔水素プラズマ処理又は水素ラジカル処理〕
作製した薄膜トランジスタに、250℃、ガス圧2Pa、RF出力100Wで2分間、RF水素プラズマ処理を行いIGZO膜を還元した。
水素プラズマ処理後の薄膜トランジスタは、図5にBで示すトランスファ特性に示すように、IGZO膜伝導率は32S/cmに増大し顕著な還元効果が見られた。これは、還元処理により多量の酸素欠損を一様に発生させたことにより、ドレイン電流が大きくなったと考えられる。また、印加するゲート電圧に係わらず一定のドレイン電流値を示し、オンオフ比が小さくなった。
〔水蒸気熱処理〕
水素プラズマ処理後、薄膜トランジスタを、350℃、1気圧で3時間、水蒸気雰囲気に曝し、IGZO膜の酸化処理を行った。
水蒸気熱処理後の薄膜トランジスタは、図5にCで示すトランスファ特性に示すように、ヒステリシス電圧幅0.1V以下のトランスファ特性が得られた。
図5中のAに示すトランスファ特性を有する初期状態の薄膜トランジスタでは、1V程度のヒステリシス電圧幅を有しているのに対し、水蒸気熱処理を行った後では、0.1V以下のヒステリシスが殆ど無い優れたトランスファ特性を有する薄膜トランジスタとすることができた。
これは、水素プラズマ処理後に水蒸気熱処理を行い、酸化物半導体層中の不均一な絶縁部位が減少して欠陥が低減したことにより、ヒステリシス幅を低減することができたことを示している。
〔環境試験〕
水蒸気熱処理後の薄膜トランジスタを室温(25℃)において、大気中に3週間放置する、薄膜トランジスタの環境試験を行った。
IGZO膜は水を吸着しやすい材料であるため、水蒸気熱処理後のIGZO膜には、水蒸気暴露による水の吸着が大きい。このため、大気中に放置することにより、吸着による水を取り除いたIGZO膜の特性を評価した。
3週間放置後の薄膜トランジスタについて、トランスファ特性を評価したところ、水蒸気熱処理後の薄膜トランジスタからの特性の変化は見られなかった。
さらに、水蒸気熱処理後の薄膜トランジスタに対して、V=V=15V、1000sのストレス試験を施した。ストレス試験後の薄膜トランジスタは、図5にDで示すトランスファ特性のように、V=10Vでの電流が4.5×10−7Aから2.3×10−7Aに低下したものの、ストレス試験前の薄膜トランジスタとサブスレショルド特性は変らなかった。従って、水素プラズマ処理後に水蒸気熱処理を行った薄膜トランジスタでは、ストレス試験後においても安定した半導体特性を保持している結果が得られた。
従って、実施例1の結果から、上述の水素プラズマ処理後に水蒸気熱処理を行うことにより、IGZO膜において、酸素欠損を一様に発生させ、ヒステリシス特性の発生の原因と考えられている絶縁性部位を無くし、酸化物半導体基体の欠陥を低減してトランスファ特性を改善することができた。このため、酸化物半導体層に上述の欠陥低減処理を用いることにより、トランスファ特性に優れた薄膜トランジスタを作製することができた。
(実施例2)
〔薄膜トランジスタの作製〕
上述の実施例1と同様に、実施例2の薄膜トランジスタを作製した。
作製した薄膜トランジスタを、実施例1と同様の条件において測定した。図6にAで示すトランスファ特性に示すように、ヒステリシス特性が見られた。
〔水素プラズマ処理又は水素ラジカル処理〕
作製した薄膜トランジスタに、実施例1と同じ条件でRF水素プラズマ処理を行い、IGZO膜を還元した。
水素プラズマ処理後の薄膜トランジスタは、図6にBで示すトランスファ特性に示すように、IGZO膜の伝導率が増大し顕著な還元効果が見られた。また、オンオフ比が小さくなった。この結果から、還元処理によりIGZO膜に多量の酸素欠損を、一様に発生させたと考えられる。
〔水蒸気熱処理〕
水素プラズマ処理後、薄膜トランジスタを、150℃、ガス圧4.7×10Paで3時間、水蒸気雰囲気に曝し、IGZO膜の酸化処理を行った。
水蒸気熱処理後の薄膜トランジスタは、図6にCで示すトランスファ特性に示すように、Aで示す初期状態の薄膜トランジスタに比べて、ヒステリシス幅を低減することができた。
この結果から、水素プラズマ処理後に水蒸気熱処理を行うことにより、半導体基体中の欠陥を低減することができ、ヒステリシスが殆ど無い優れたトランスファ特性を有する薄膜トランジスタとすることができた。
(実施例3)
上述の実施例1と同様に、実施例3の薄膜トランジスタを作製した。
作製した薄膜トランジスタを、実施例1と同様の条件において測定した。図7にAで示すトランスファ特性に示すように、ヒステリシス特性が見られた。
〔水素プラズマ処理又は水素ラジカル処理〕
作製した薄膜トランジスタに、150℃、ガス圧2Pa、RF出力100Wで2分間、RF水素プラズマ処理を行い、IGZO膜を還元した。
水素プラズマ処理後の薄膜トランジスタは、図7にBで示すトランスファ特性に示すように、IGZO膜の伝導率が増大し顕著な還元効果が見られた。この結果から、水素プラズマ処理における基体温度を150℃としたとき、IGZO膜に還元処理による多量の酸素欠損を発生させることができる
〔水蒸気熱処理〕
水素プラズマ処理後、薄膜トランジスタを、150℃、ガス圧4.7×10Paで3時間、水蒸気雰囲気に曝し、IGZO膜の酸化処理を行った。
水蒸気熱処理後の薄膜トランジスタは、図7にCで示すトランスファ特性に示すように、Aで示す初期状態の薄膜トランジスタのヒステリシス電圧幅は0.5Vと小さかったものの、ヒステリシス幅を低減することができた。さらに、ドレイン電流がゲート電圧ゼロ近くから立ち上がるようになり、良質な結果が得られた。
この結果から、水素プラズマ処理後に水蒸気熱処理を行うことにより、半導体基体中の欠陥を低減することができ、ヒステリシスが殆ど無い優れたトランスファ特性を有する薄膜トランジスタとすることができた。
なお、本発明は上述の実施形態例において説明した構成に限定されるものではなく、その他本発明構成を逸脱しない範囲において種々の変形、変更が可能である。
10 薄膜トランジスタ、11 基体、12 ゲート電極、13 ゲート絶縁膜、14 半導体層、15 ソースドレイン電極

Claims (2)

  1. 酸化物半導体からなる半導体層を有する薄膜トランジスタを形成する工程と、
    前記半導体層を水素プラズマ又は水素ラジカルに曝す工程と、
    前記半導体層を水蒸気雰囲気に曝す工程と、を有し、
    前記酸化物半導体が、インジウムガリウム亜鉛複合酸化物であり、
    前記薄膜トランジスタを形成する工程が、
    基体上にゲート電極を形成する工程と、
    前記ゲート電極上にゲート絶縁膜を形成する工程と、
    前記ゲート絶縁膜上にソースドレイン電極を形成する工程と、
    前記ソースドレイン電極上に前記半導体層を形成する工程とからなる
    ことを特徴とする薄膜トランジスタの製造方法。
  2. 酸化物半導体からなる半導体層を有する薄膜トランジスタを形成する工程と、
    前記半導体層を水素プラズマ又は水素ラジカルに曝す工程と、
    前記半導体層を水蒸気雰囲気に曝す工程と、を有し、
    前記酸化物半導体が、インジウムガリウム亜鉛複合酸化物であり、
    前記薄膜トランジスタを形成する工程が、
    基体上にソースドレイン電極を形成する工程と、
    前記ソースドレイン電極上に前記半導体層を形成する工程と、
    前記半導体層上にゲート絶縁膜を形成する工程と、
    前記ゲート絶縁膜上にゲート電極を形成する工程とからなる
    ことを特徴とする薄膜トランジスタの製造方法。
JP2010033958A 2010-02-18 2010-02-18 薄膜トランジスタの製造方法 Expired - Fee Related JP5569780B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2010033958A JP5569780B2 (ja) 2010-02-18 2010-02-18 薄膜トランジスタの製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2010033958A JP5569780B2 (ja) 2010-02-18 2010-02-18 薄膜トランジスタの製造方法

Publications (2)

Publication Number Publication Date
JP2011171516A JP2011171516A (ja) 2011-09-01
JP5569780B2 true JP5569780B2 (ja) 2014-08-13

Family

ID=44685318

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010033958A Expired - Fee Related JP5569780B2 (ja) 2010-02-18 2010-02-18 薄膜トランジスタの製造方法

Country Status (1)

Country Link
JP (1) JP5569780B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9941324B2 (en) 2015-04-28 2018-04-10 Nlt Technologies, Ltd. Semiconductor device, method of manufacturing semiconductor device, photodiode array, and imaging apparatus

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014175503A (ja) 2013-03-08 2014-09-22 Kobe Steel Ltd 薄膜トランジスタの半導体層用酸化物、薄膜トランジスタおよび表示装置
JP2015056566A (ja) * 2013-09-13 2015-03-23 エルジー ディスプレイ カンパニー リミテッド 薄膜トランジスタ、表示装置用電極基板およびそれらの製造方法
CN111628017A (zh) * 2020-06-16 2020-09-04 深圳先进技术研究院 掺杂氢的铟镓锌氧化物膜层、其制备方法及其应用、晶体管及其制备方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4560502B2 (ja) * 2005-09-06 2010-10-13 キヤノン株式会社 電界効果型トランジスタ
JP2007311404A (ja) * 2006-05-16 2007-11-29 Fuji Electric Holdings Co Ltd 薄膜トランジスタの製造方法
JP4609797B2 (ja) * 2006-08-09 2011-01-12 Nec液晶テクノロジー株式会社 薄膜デバイス及びその製造方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9941324B2 (en) 2015-04-28 2018-04-10 Nlt Technologies, Ltd. Semiconductor device, method of manufacturing semiconductor device, photodiode array, and imaging apparatus

Also Published As

Publication number Publication date
JP2011171516A (ja) 2011-09-01

Similar Documents

Publication Publication Date Title
JP5725698B2 (ja) アモルファス酸化物半導体及び該アモルファス酸化物半導体を用いた薄膜トランジスタ
TWI501403B (zh) A thin film transistor structure, and a thin film transistor and a display device having the same
CN104299915B (zh) 金属氧化物薄膜晶体管制备方法
CN102157564B (zh) 顶栅金属氧化物薄膜晶体管的制备方法
WO2010002803A2 (en) Treatment of gate dielectric for making high performance metal oxide and metal oxynitride thin film transistors
KR20080076747A (ko) 산화물 반도체층 형성 방법 및 이를 이용한 반도체 소자제조방법
TWI515793B (zh) 沉積薄膜電極與薄膜堆疊的方法
CN108376712B (zh) 一种基于碘化亚铜的透明薄膜晶体管及制备方法
JPWO2011151990A1 (ja) 薄膜トランジスタ
CN102157562B (zh) 底栅金属氧化物薄膜晶体管的制备方法
TW201041140A (en) Transistor, transistor manufacturing method, and manufacturing device thereof
JP5291105B2 (ja) 電界効果型トランジスタの製造方法
JP5569780B2 (ja) 薄膜トランジスタの製造方法
CN102723359B (zh) 薄膜晶体管及其制作方法、阵列基板、显示装置
CN102738243B (zh) 晶体管、阵列基板及其制造方法、液晶面板和显示装置
TW201041139A (en) Transistor, method for manufacturing transistor, and apparatus for manufacturing transistor
TWI611483B (zh) 薄膜電晶體製造方法及薄膜電晶體
KR102238749B1 (ko) 인듐아연 산화물 박막 트랜지스터 및 그 제조 방법
CN107369716A (zh) 薄膜晶体管及制作方法、显示装置
US20150014678A1 (en) Semiconductor device, method of manufacturing the same and system for manufacturing the same
CN110349972A (zh) 一种薄膜晶体管基板及其制备方法
JPH03165066A (ja) 多結晶シリコン薄膜トランジスタ及びその製造方法
CN112687554B (zh) 阵列基板制备方法、阵列基板及显示装置
TWI636507B (zh) 薄膜電晶體的製造方法
TWI565080B (zh) 薄膜電晶體的製作方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20130201

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20130201

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20140304

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20140306

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20140501

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20140520

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20140612

R150 Certificate of patent or registration of utility model

Ref document number: 5569780

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees