JP5569780B2 - 薄膜トランジスタの製造方法 - Google Patents
薄膜トランジスタの製造方法 Download PDFInfo
- Publication number
- JP5569780B2 JP5569780B2 JP2010033958A JP2010033958A JP5569780B2 JP 5569780 B2 JP5569780 B2 JP 5569780B2 JP 2010033958 A JP2010033958 A JP 2010033958A JP 2010033958 A JP2010033958 A JP 2010033958A JP 5569780 B2 JP5569780 B2 JP 5569780B2
- Authority
- JP
- Japan
- Prior art keywords
- film transistor
- thin film
- oxide semiconductor
- treatment
- semiconductor layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Thin Film Transistor (AREA)
Description
また、薄膜トランジスタを形成する工程が、基体上にゲート電極を形成する工程と、ゲート電極上にゲート絶縁膜を形成する工程と、ゲート絶縁膜上にソースドレイン電極を形成する工程と、ソースドレイン電極上に導体層を形成する工程とからなることを特徴とする。或いは、薄膜トランジスタを形成する工程が、基体上にソースドレイン電極を形成する工程と、ソースドレイン電極上に半導体層を形成する工程と、半導体層上にゲート絶縁膜を形成する工程と、ゲート絶縁膜上にゲート電極を形成する工程とからなることを特徴とする薄膜トランジスタの製造方法。
本発明の実施の形態に係る半導体基体の欠陥低減方法は、酸化物半導体からなる半導体基体に対し、水素プラズマ又は水素ラジカルを含む雰囲気中に曝す処理を行う。更に、水素プラズマ又は水素ラジカル処理の後、半導体基体を水蒸気を含む雰囲気中に曝す処理、いわゆる水蒸気熱処理を行う。
通常、酸化物半導体を用いてスパッタリング法等で半導体薄膜を形成した場合には、組成の不均一な膜が形成される。従って、酸化物半導体基体には、部分的に酸素欠損が存在しない絶縁性の高い部位が形成される。この絶縁性部位は、半導体基体に電圧を印加した際に帯電しやすい。
酸化物半導体の初期状態は、図1のAに示すトランスファ特性を有する。このように、酸化物半導体を用いた薄膜トランジスタにはヒステリシス特性が生じる。
還元処理後の酸化物半導体基体を緩やかに酸化することで、酸化物半導体基体内の酸素欠損を減少させる。酸化物半導体基体に発生した多量の酸素欠損を低減させることにより、酸化物半導体基体全体の導電性を制御する改質を行う。
図1中のAに示すトランスファ特性を有する初期状態の酸化物半導体がヒステリシス特性を有しているのに対し、図1中のCに示す水蒸気熱処理を行った酸化物半導体のトランスファ特性は、ヒステリシスが殆ど無い優れた特性を有している。
また、図1中のBに示す還元処理により多量の酸素欠損が一様に発生した酸化物半導体基体のトランスファ特性では、オンオフ比が小さくトランジスタとして使用することができない。
これに対して水蒸気熱処理を行った酸化物半導体は、水蒸気熱処理により、酸素欠損が減少し、ドレイン電流が低下する。また、ゲート電圧の変化により急峻なドレイン電流の変化が起きる。このため、ゲート電圧の変化によるドレイン電流の変化大きく、オンオフ比の大きなトランジスタ特性が得られる。
水素プラズマ処理又は水素ラジカル処理では、高エネルギー水素を生成するので、半導体基体の基板温度によらず、例えば常温であっても酸化物半導体中に水素を導入することが可能である。このため、水素プラズマ又は水素ラジカル処理における半導体基体の基板温度は、任意の温度に設定することができる。
但し、水素プラズマ処理又は水素ラジカル処理を150℃以上で行うことにより、酸化物半導体基体内への水素の拡散速度が向上する。例えば、ボトムゲート型の薄膜トランジスタの動作は、酸化物半導体層のゲート電極側を主として行われる。しかし、水素プラズマ処理又は水素ラジカル処理は、酸化物半導体層のゲート電極形成側の面と反対側の面から行われる。このとき、常温の場合では水素が酸化物半導体層内で、ゲート電極形成側への充分な拡散が難しい。そこで、基体温度を150℃以上とすることにより、ゲート電極形成側へ充分に水素を拡散させることができる。
まず、基体11上にゲート電極12を形成する。基体としては、表面に熱酸化膜を形成したシリコンウエハ等を用いることができる。また、ゲート電極12は、Al,Ta,Cu,Ag,Au,Pt等の金属材料をスパッタリングや蒸着法などにより薄膜した後、所望のパターニングにより形成する。
このように、酸化物半導体からなる半導体層を有する薄膜トランジスタを形成した後、酸化物半導体層に水素プラズマ又は水素ラジカル処理と、水蒸気熱処理を行う。
図3に示すボトムコンタクト構造の薄膜トランジスタは、上述のトップコンタクト構造の薄膜トランジスタと同様の工程で、基体11上にゲート電極12及びゲート絶縁膜13を形成する。そして、ゲート絶縁膜13上に、ソースドレイン電極15を形成する。さらに、ソースドレイン電極15上に酸化物半導体からなる半導体層14を形成する。
ソースドレイン電極15及び半導体層14は、上述のトップコンタクト構造の薄膜トランジスタと同様の方法により形成することができる。
そして、酸化物半導体からなる半導体層を有する薄膜トランジスタを形成した後、上述の半導体基体の欠陥低減方法と同様に、水素プラズマ又は水素ラジカルを含む雰囲気中に曝す処理、及び、半導体基体を水蒸気を含む雰囲気中に曝す処理を行う。
図4に示すトップゲート型の薄膜トランジスタは、基体11上にソースドレイン電極15が形成され、ソースドレイン電極15を被覆して酸化物半導体からなる半導体層14が形成されている。そして、半導体層14上にゲート絶縁膜13を介してゲート電極12が形成されている。
従って、トランスファ特性に優れた薄膜トランジスタを製造することができる。
(実施例1)
〔薄膜トランジスタの作製〕
Al電極上に厚さ300nmのSiO2からなるゲート絶縁膜を酸素ガスを用いたRFスパッタ法によって形成した。そして、このゲート絶縁膜上に、厚さ25nmのIGZO膜からなる酸化物半導体層を形成した。IGZO膜は、常温下のRFスパッタ法で酸素、アルゴン混合ガスを用いて形成した。さらに、酸化物半導体層上に、Tiのソースドレイン電極を形成した。その後、厚さ100nmのSiO2からなる保護層を酸素、アルゴン混合ガスを用いてRFスパッタ法によって形成した。
以上の方法により、W/L=10μm/10μmのボトムゲート、トップコンタクト構造の薄膜トランジスタを試料として作製した。
作製した薄膜トランジスタに、250℃、ガス圧2Pa、RF出力100Wで2分間、RF水素プラズマ処理を行いIGZO膜を還元した。
水素プラズマ処理後の薄膜トランジスタは、図5にBで示すトランスファ特性に示すように、IGZO膜伝導率は32S/cmに増大し顕著な還元効果が見られた。これは、還元処理により多量の酸素欠損を一様に発生させたことにより、ドレイン電流が大きくなったと考えられる。また、印加するゲート電圧に係わらず一定のドレイン電流値を示し、オンオフ比が小さくなった。
水素プラズマ処理後、薄膜トランジスタを、350℃、1気圧で3時間、水蒸気雰囲気に曝し、IGZO膜の酸化処理を行った。
水蒸気熱処理後の薄膜トランジスタは、図5にCで示すトランスファ特性に示すように、ヒステリシス電圧幅0.1V以下のトランスファ特性が得られた。
図5中のAに示すトランスファ特性を有する初期状態の薄膜トランジスタでは、1V程度のヒステリシス電圧幅を有しているのに対し、水蒸気熱処理を行った後では、0.1V以下のヒステリシスが殆ど無い優れたトランスファ特性を有する薄膜トランジスタとすることができた。
これは、水素プラズマ処理後に水蒸気熱処理を行い、酸化物半導体層中の不均一な絶縁部位が減少して欠陥が低減したことにより、ヒステリシス幅を低減することができたことを示している。
水蒸気熱処理後の薄膜トランジスタを室温(25℃)において、大気中に3週間放置する、薄膜トランジスタの環境試験を行った。
IGZO膜は水を吸着しやすい材料であるため、水蒸気熱処理後のIGZO膜には、水蒸気暴露による水の吸着が大きい。このため、大気中に放置することにより、吸着による水を取り除いたIGZO膜の特性を評価した。
3週間放置後の薄膜トランジスタについて、トランスファ特性を評価したところ、水蒸気熱処理後の薄膜トランジスタからの特性の変化は見られなかった。
〔薄膜トランジスタの作製〕
上述の実施例1と同様に、実施例2の薄膜トランジスタを作製した。
作製した薄膜トランジスタを、実施例1と同様の条件において測定した。図6にAで示すトランスファ特性に示すように、ヒステリシス特性が見られた。
作製した薄膜トランジスタに、実施例1と同じ条件でRF水素プラズマ処理を行い、IGZO膜を還元した。
水素プラズマ処理後の薄膜トランジスタは、図6にBで示すトランスファ特性に示すように、IGZO膜の伝導率が増大し顕著な還元効果が見られた。また、オンオフ比が小さくなった。この結果から、還元処理によりIGZO膜に多量の酸素欠損を、一様に発生させたと考えられる。
水素プラズマ処理後、薄膜トランジスタを、150℃、ガス圧4.7×105Paで3時間、水蒸気雰囲気に曝し、IGZO膜の酸化処理を行った。
水蒸気熱処理後の薄膜トランジスタは、図6にCで示すトランスファ特性に示すように、Aで示す初期状態の薄膜トランジスタに比べて、ヒステリシス幅を低減することができた。
この結果から、水素プラズマ処理後に水蒸気熱処理を行うことにより、半導体基体中の欠陥を低減することができ、ヒステリシスが殆ど無い優れたトランスファ特性を有する薄膜トランジスタとすることができた。
上述の実施例1と同様に、実施例3の薄膜トランジスタを作製した。
作製した薄膜トランジスタを、実施例1と同様の条件において測定した。図7にAで示すトランスファ特性に示すように、ヒステリシス特性が見られた。
作製した薄膜トランジスタに、150℃、ガス圧2Pa、RF出力100Wで2分間、RF水素プラズマ処理を行い、IGZO膜を還元した。
水素プラズマ処理後の薄膜トランジスタは、図7にBで示すトランスファ特性に示すように、IGZO膜の伝導率が増大し顕著な還元効果が見られた。この結果から、水素プラズマ処理における基体温度を150℃としたとき、IGZO膜に還元処理による多量の酸素欠損を発生させることができる
水素プラズマ処理後、薄膜トランジスタを、150℃、ガス圧4.7×105Paで3時間、水蒸気雰囲気に曝し、IGZO膜の酸化処理を行った。
水蒸気熱処理後の薄膜トランジスタは、図7にCで示すトランスファ特性に示すように、Aで示す初期状態の薄膜トランジスタのヒステリシス電圧幅は0.5Vと小さかったものの、ヒステリシス幅を低減することができた。さらに、ドレイン電流がゲート電圧ゼロ近くから立ち上がるようになり、良質な結果が得られた。
この結果から、水素プラズマ処理後に水蒸気熱処理を行うことにより、半導体基体中の欠陥を低減することができ、ヒステリシスが殆ど無い優れたトランスファ特性を有する薄膜トランジスタとすることができた。
Claims (2)
- 酸化物半導体からなる半導体層を有する薄膜トランジスタを形成する工程と、
前記半導体層を水素プラズマ又は水素ラジカルに曝す工程と、
前記半導体層を水蒸気雰囲気に曝す工程と、を有し、
前記酸化物半導体が、インジウムガリウム亜鉛複合酸化物であり、
前記薄膜トランジスタを形成する工程が、
基体上にゲート電極を形成する工程と、
前記ゲート電極上にゲート絶縁膜を形成する工程と、
前記ゲート絶縁膜上にソースドレイン電極を形成する工程と、
前記ソースドレイン電極上に前記半導体層を形成する工程とからなる
ことを特徴とする薄膜トランジスタの製造方法。 - 酸化物半導体からなる半導体層を有する薄膜トランジスタを形成する工程と、
前記半導体層を水素プラズマ又は水素ラジカルに曝す工程と、
前記半導体層を水蒸気雰囲気に曝す工程と、を有し、
前記酸化物半導体が、インジウムガリウム亜鉛複合酸化物であり、
前記薄膜トランジスタを形成する工程が、
基体上にソースドレイン電極を形成する工程と、
前記ソースドレイン電極上に前記半導体層を形成する工程と、
前記半導体層上にゲート絶縁膜を形成する工程と、
前記ゲート絶縁膜上にゲート電極を形成する工程とからなる
ことを特徴とする薄膜トランジスタの製造方法。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2010033958A JP5569780B2 (ja) | 2010-02-18 | 2010-02-18 | 薄膜トランジスタの製造方法 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2010033958A JP5569780B2 (ja) | 2010-02-18 | 2010-02-18 | 薄膜トランジスタの製造方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2011171516A JP2011171516A (ja) | 2011-09-01 |
| JP5569780B2 true JP5569780B2 (ja) | 2014-08-13 |
Family
ID=44685318
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2010033958A Expired - Fee Related JP5569780B2 (ja) | 2010-02-18 | 2010-02-18 | 薄膜トランジスタの製造方法 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP5569780B2 (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US9941324B2 (en) | 2015-04-28 | 2018-04-10 | Nlt Technologies, Ltd. | Semiconductor device, method of manufacturing semiconductor device, photodiode array, and imaging apparatus |
Families Citing this family (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2014175503A (ja) | 2013-03-08 | 2014-09-22 | Kobe Steel Ltd | 薄膜トランジスタの半導体層用酸化物、薄膜トランジスタおよび表示装置 |
| JP2015056566A (ja) * | 2013-09-13 | 2015-03-23 | エルジー ディスプレイ カンパニー リミテッド | 薄膜トランジスタ、表示装置用電極基板およびそれらの製造方法 |
| CN111628017A (zh) * | 2020-06-16 | 2020-09-04 | 深圳先进技术研究院 | 掺杂氢的铟镓锌氧化物膜层、其制备方法及其应用、晶体管及其制备方法 |
Family Cites Families (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP4560502B2 (ja) * | 2005-09-06 | 2010-10-13 | キヤノン株式会社 | 電界効果型トランジスタ |
| JP2007311404A (ja) * | 2006-05-16 | 2007-11-29 | Fuji Electric Holdings Co Ltd | 薄膜トランジスタの製造方法 |
| JP4609797B2 (ja) * | 2006-08-09 | 2011-01-12 | Nec液晶テクノロジー株式会社 | 薄膜デバイス及びその製造方法 |
-
2010
- 2010-02-18 JP JP2010033958A patent/JP5569780B2/ja not_active Expired - Fee Related
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US9941324B2 (en) | 2015-04-28 | 2018-04-10 | Nlt Technologies, Ltd. | Semiconductor device, method of manufacturing semiconductor device, photodiode array, and imaging apparatus |
Also Published As
| Publication number | Publication date |
|---|---|
| JP2011171516A (ja) | 2011-09-01 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP5725698B2 (ja) | アモルファス酸化物半導体及び該アモルファス酸化物半導体を用いた薄膜トランジスタ | |
| TWI501403B (zh) | A thin film transistor structure, and a thin film transistor and a display device having the same | |
| CN104299915B (zh) | 金属氧化物薄膜晶体管制备方法 | |
| CN102157564B (zh) | 顶栅金属氧化物薄膜晶体管的制备方法 | |
| WO2010002803A2 (en) | Treatment of gate dielectric for making high performance metal oxide and metal oxynitride thin film transistors | |
| KR20080076747A (ko) | 산화물 반도체층 형성 방법 및 이를 이용한 반도체 소자제조방법 | |
| TWI515793B (zh) | 沉積薄膜電極與薄膜堆疊的方法 | |
| CN108376712B (zh) | 一种基于碘化亚铜的透明薄膜晶体管及制备方法 | |
| JPWO2011151990A1 (ja) | 薄膜トランジスタ | |
| CN102157562B (zh) | 底栅金属氧化物薄膜晶体管的制备方法 | |
| TW201041140A (en) | Transistor, transistor manufacturing method, and manufacturing device thereof | |
| JP5291105B2 (ja) | 電界効果型トランジスタの製造方法 | |
| JP5569780B2 (ja) | 薄膜トランジスタの製造方法 | |
| CN102723359B (zh) | 薄膜晶体管及其制作方法、阵列基板、显示装置 | |
| CN102738243B (zh) | 晶体管、阵列基板及其制造方法、液晶面板和显示装置 | |
| TW201041139A (en) | Transistor, method for manufacturing transistor, and apparatus for manufacturing transistor | |
| TWI611483B (zh) | 薄膜電晶體製造方法及薄膜電晶體 | |
| KR102238749B1 (ko) | 인듐아연 산화물 박막 트랜지스터 및 그 제조 방법 | |
| CN107369716A (zh) | 薄膜晶体管及制作方法、显示装置 | |
| US20150014678A1 (en) | Semiconductor device, method of manufacturing the same and system for manufacturing the same | |
| CN110349972A (zh) | 一种薄膜晶体管基板及其制备方法 | |
| JPH03165066A (ja) | 多結晶シリコン薄膜トランジスタ及びその製造方法 | |
| CN112687554B (zh) | 阵列基板制备方法、阵列基板及显示装置 | |
| TWI636507B (zh) | 薄膜電晶體的製造方法 | |
| TWI565080B (zh) | 薄膜電晶體的製作方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20130201 |
|
| A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20130201 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140304 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20140306 |
|
| A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140501 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140520 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140612 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 5569780 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| LAPS | Cancellation because of no payment of annual fees |